]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - glsdk/glsdk-u-boot.git/blob - arch/arm/cpu/arm1136/cpu.c
Merge branch 'u-boot-imx/master' into 'u-boot-arm/master'
[glsdk/glsdk-u-boot.git] / arch / arm / cpu / arm1136 / cpu.c
1 /*
2  * (C) Copyright 2004 Texas Insturments
3  *
4  * (C) Copyright 2002
5  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
6  * Marius Groeger <mgroeger@sysgo.de>
7  *
8  * (C) Copyright 2002
9  * Gary Jennejohn, DENX Software Engineering, <garyj@denx.de>
10  *
11  * See file CREDITS for list of people who contributed to this
12  * project.
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
30 /*
31  * CPU specific code
32  */
34 #include <common.h>
35 #include <command.h>
36 #include <asm/system.h>
38 static void cache_flush(void);
40 int cleanup_before_linux (void)
41 {
42         /*
43          * this function is called just before we call linux
44          * it prepares the processor for linux
45          *
46          * we turn off caches etc ...
47          */
49         disable_interrupts ();
51 #ifdef CONFIG_LCD
52         {
53                 extern void lcd_disable(void);
54                 extern void lcd_panel_disable(void);
56                 lcd_disable(); /* proper disable of lcd & panel */
57                 lcd_panel_disable();
58         }
59 #endif
61         /* turn off I/D-cache */
62         icache_disable();
63         dcache_disable();
64         /* flush I/D-cache */
65         cache_flush();
67         return 0;
68 }
70 static void cache_flush(void)
71 {
72         unsigned long i = 0;
73         /* clean entire data cache */
74         asm volatile("mcr p15, 0, %0, c7, c10, 0" : : "r" (i));
75         /* invalidate both caches and flush btb */
76         asm volatile("mcr p15, 0, %0, c7, c7, 0" : : "r" (i));
77         /* mem barrier to sync things */
78         asm volatile("mcr p15, 0, %0, c7, c10, 4" : : "r" (i));
79 }
81 #ifndef CONFIG_SYS_DCACHE_OFF
83 #ifndef CONFIG_SYS_CACHELINE_SIZE
84 #define CONFIG_SYS_CACHELINE_SIZE       32
85 #endif
87 void invalidate_dcache_all(void)
88 {
89         asm volatile("mcr p15, 0, %0, c7, c6, 0" : : "r" (0));
90 }
92 void flush_dcache_all(void)
93 {
94         asm volatile("mcr p15, 0, %0, c7, c10, 0" : : "r" (0));
95         asm volatile("mcr p15, 0, %0, c7, c10, 4" : : "r" (0));
96 }
98 static int check_cache_range(unsigned long start, unsigned long stop)
99 {
100         int ok = 1;
102         if (start & (CONFIG_SYS_CACHELINE_SIZE - 1))
103                 ok = 0;
105         if (stop & (CONFIG_SYS_CACHELINE_SIZE - 1))
106                 ok = 0;
108         if (!ok)
109                 debug("CACHE: Misaligned operation at range [%08lx, %08lx]\n",
110                         start, stop);
112         return ok;
115 void invalidate_dcache_range(unsigned long start, unsigned long stop)
117         if (!check_cache_range(start, stop))
118                 return;
120         while (start < stop) {
121                 asm volatile("mcr p15, 0, %0, c7, c6, 1" : : "r" (start));
122                 start += CONFIG_SYS_CACHELINE_SIZE;
123         }
126 void flush_dcache_range(unsigned long start, unsigned long stop)
128         if (!check_cache_range(start, stop))
129                 return;
131         while (start < stop) {
132                 asm volatile("mcr p15, 0, %0, c7, c14, 1" : : "r" (start));
133                 start += CONFIG_SYS_CACHELINE_SIZE;
134         }
136         asm volatile("mcr p15, 0, %0, c7, c10, 4" : : "r" (0));
139 void flush_cache(unsigned long start, unsigned long size)
141         flush_dcache_range(start, start + size);
144 #else /* #ifndef CONFIG_SYS_DCACHE_OFF */
145 void invalidate_dcache_all(void)
149 void flush_dcache_all(void)
153 void invalidate_dcache_range(unsigned long start, unsigned long stop)
157 void flush_dcache_range(unsigned long start, unsigned long stop)
161 void flush_cache(unsigned long start, unsigned long size)
164 #endif /* #ifndef CONFIG_SYS_DCACHE_OFF */
166 #if !defined(CONFIG_SYS_ICACHE_OFF) || !defined(CONFIG_SYS_DCACHE_OFF)
167 void enable_caches(void)
169 #ifndef CONFIG_SYS_ICACHE_OFF
170         icache_enable();
171 #endif
172 #ifndef CONFIG_SYS_DCACHE_OFF
173         dcache_enable();
174 #endif
176 #endif