]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - glsdk/glsdk-u-boot.git/blob - arch/powerpc/include/asm/cache.h
Merge branch 'master' of git://git.denx.de/u-boot-ppc4xx
[glsdk/glsdk-u-boot.git] / arch / powerpc / include / asm / cache.h
1 /*
2  * include/asm-ppc/cache.h
3  */
4 #ifndef __ARCH_PPC_CACHE_H
5 #define __ARCH_PPC_CACHE_H
7 #include <linux/config.h>
8 #include <asm/processor.h>
10 /* bytes per L1 cache line */
11 #if defined(CONFIG_8xx) || defined(CONFIG_IOP480)
12 #define L1_CACHE_SHIFT  4
13 #elif defined(CONFIG_PPC64BRIDGE)
14 #define L1_CACHE_SHIFT  7
15 #elif defined(CONFIG_E500MC)
16 #define L1_CACHE_SHIFT  6
17 #else
18 #define L1_CACHE_SHIFT  5
19 #endif
21 #define L1_CACHE_BYTES          (1 << L1_CACHE_SHIFT)
23 /*
24  * For compatibility reasons support the CONFIG_SYS_CACHELINE_SIZE too
25  */
26 #ifndef CONFIG_SYS_CACHELINE_SIZE
27 #define CONFIG_SYS_CACHELINE_SIZE       L1_CACHE_BYTES
28 #endif
30 #define L1_CACHE_ALIGN(x)       (((x)+(L1_CACHE_BYTES-1))&~(L1_CACHE_BYTES-1))
31 #define L1_CACHE_PAGES          8
33 #define SMP_CACHE_BYTES L1_CACHE_BYTES
35 #ifdef MODULE
36 #define __cacheline_aligned __attribute__((__aligned__(L1_CACHE_BYTES)))
37 #else
38 #define __cacheline_aligned                                     \
39   __attribute__((__aligned__(L1_CACHE_BYTES),                   \
40                  __section__(".data.cacheline_aligned")))
41 #endif
43 #if defined(__KERNEL__) && !defined(__ASSEMBLY__)
44 extern void flush_dcache_range(unsigned long start, unsigned long stop);
45 extern void clean_dcache_range(unsigned long start, unsigned long stop);
46 extern void invalidate_dcache_range(unsigned long start, unsigned long stop);
47 extern void flush_dcache(void);
48 extern void invalidate_dcache(void);
49 extern void invalidate_icache(void);
50 #ifdef CONFIG_SYS_INIT_RAM_LOCK
51 extern void unlock_ram_in_cache(void);
52 #endif /* CONFIG_SYS_INIT_RAM_LOCK */
53 #endif /* __ASSEMBLY__ */
55 /* prep registers for L2 */
56 #define CACHECRBA       0x80000823      /* Cache configuration register address */
57 #define L2CACHE_MASK    0x03    /* Mask for 2 L2 Cache bits */
58 #define L2CACHE_512KB   0x00    /* 512KB */
59 #define L2CACHE_256KB   0x01    /* 256KB */
60 #define L2CACHE_1MB     0x02    /* 1MB */
61 #define L2CACHE_NONE    0x03    /* NONE */
62 #define L2CACHE_PARITY  0x08    /* Mask for L2 Cache Parity Protected bit */
64 #ifdef CONFIG_8xx
65 /* Cache control on the MPC8xx is provided through some additional
66  * special purpose registers.
67  */
68 #define IC_CST          560     /* Instruction cache control/status */
69 #define IC_ADR          561     /* Address needed for some commands */
70 #define IC_DAT          562     /* Read-only data register */
71 #define DC_CST          568     /* Data cache control/status */
72 #define DC_ADR          569     /* Address needed for some commands */
73 #define DC_DAT          570     /* Read-only data register */
75 /* Commands.  Only the first few are available to the instruction cache.
76 */
77 #define IDC_ENABLE      0x02000000      /* Cache enable */
78 #define IDC_DISABLE     0x04000000      /* Cache disable */
79 #define IDC_LDLCK       0x06000000      /* Load and lock */
80 #define IDC_UNLINE      0x08000000      /* Unlock line */
81 #define IDC_UNALL       0x0a000000      /* Unlock all */
82 #define IDC_INVALL      0x0c000000      /* Invalidate all */
84 #define DC_FLINE        0x0e000000      /* Flush data cache line */
85 #define DC_SFWT         0x01000000      /* Set forced writethrough mode */
86 #define DC_CFWT         0x03000000      /* Clear forced writethrough mode */
87 #define DC_SLES         0x05000000      /* Set little endian swap mode */
88 #define DC_CLES         0x07000000      /* Clear little endian swap mode */
90 /* Status.
91 */
92 #define IDC_ENABLED     0x80000000      /* Cache is enabled */
93 #define IDC_CERR1       0x00200000      /* Cache error 1 */
94 #define IDC_CERR2       0x00100000      /* Cache error 2 */
95 #define IDC_CERR3       0x00080000      /* Cache error 3 */
97 #define DC_DFWT         0x40000000      /* Data cache is forced write through */
98 #define DC_LES          0x20000000      /* Caches are little endian mode */
99 #endif /* CONFIG_8xx */
101 #endif