]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - glsdk/glsdk-u-boot.git/blob - include/configs/omap4_common.h
Merge branch 'master' of git://git.denx.de/u-boot-avr32
[glsdk/glsdk-u-boot.git] / include / configs / omap4_common.h
1 /*
2  * (C) Copyright 2010
3  * Texas Instruments Incorporated.
4  * Aneesh V       <aneesh@ti.com>
5  * Steve Sakoman  <steve@sakoman.com>
6  *
7  * TI OMAP4 common configuration settings
8  *
9  * See file CREDITS for list of people who contributed to this
10  * project.
11  *
12  * This program is free software; you can redistribute it and/or
13  * modify it under the terms of the GNU General Public License as
14  * published by the Free Software Foundation; either version 2 of
15  * the License, or (at your option) any later version.
16  *
17  * This program is distributed in the hope that it will be useful,
18  * but WITHOUT ANY WARRANTY; without even the implied warranty of
19  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
20  * GNU General Public License for more details.
21  *
22  * You should have received a copy of the GNU General Public License
23  * along with this program; if not, write to the Free Software
24  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
25  * MA 02111-1307 USA
26  */
28 #ifndef __CONFIG_OMAP4_COMMON_H
29 #define __CONFIG_OMAP4_COMMON_H
31 /*
32  * High Level Configuration Options
33  */
34 #define CONFIG_ARMV7            1       /* This is an ARM V7 CPU core */
35 #define CONFIG_OMAP             1       /* in a TI OMAP core */
36 #define CONFIG_OMAP44XX         1       /* which is a 44XX */
37 #define CONFIG_OMAP4430         1       /* which is in a 4430 */
38 #define CONFIG_OMAP_GPIO
40 /* Get CPU defs */
41 #include <asm/arch/cpu.h>
42 #include <asm/arch/omap.h>
44 /* Display CPU and Board Info */
45 #define CONFIG_DISPLAY_CPUINFO          1
46 #define CONFIG_DISPLAY_BOARDINFO        1
48 /* Clock Defines */
49 #define V_OSCK                  38400000        /* Clock output from T2 */
50 #define V_SCLK                   V_OSCK
52 #define CONFIG_MISC_INIT_R
54 #define CONFIG_OF_LIBFDT                1
56 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
57 #define CONFIG_SETUP_MEMORY_TAGS        1
58 #define CONFIG_INITRD_TAG               1
59 #define CONFIG_REVISION_TAG             1
61 /*
62  * Size of malloc() pool
63  * Total Size Environment - 128k
64  * Malloc - add 256k
65  */
66 #define CONFIG_ENV_SIZE                 (128 << 10)
67 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + (256 << 10))
68 /* Vector Base */
69 #define CONFIG_SYS_CA9_VECTOR_BASE      SRAM_ROM_VECT_BASE
71 /*
72  * Hardware drivers
73  */
75 /*
76  * serial port - NS16550 compatible
77  */
78 #define V_NS16550_CLK                   48000000
80 #define CONFIG_SYS_NS16550
81 #define CONFIG_SYS_NS16550_SERIAL
82 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
83 #define CONFIG_SYS_NS16550_CLK          V_NS16550_CLK
84 #define CONFIG_CONS_INDEX               3
85 #define CONFIG_SYS_NS16550_COM3         UART3_BASE
87 #define CONFIG_BAUDRATE                 115200
88 #define CONFIG_SYS_BAUDRATE_TABLE       {4800, 9600, 19200, 38400, 57600,\
89                                         115200}
90 /* I2C  */
91 #define CONFIG_HARD_I2C                 1
92 #define CONFIG_SYS_I2C_SPEED            100000
93 #define CONFIG_SYS_I2C_SLAVE            1
94 #define CONFIG_SYS_I2C_BUS              0
95 #define CONFIG_SYS_I2C_BUS_SELECT       1
96 #define CONFIG_DRIVER_OMAP34XX_I2C      1
97 #define CONFIG_I2C_MULTI_BUS            1
99 /* TWL6030 */
100 #ifndef CONFIG_SPL_BUILD
101 #define CONFIG_TWL6030_POWER            1
102 #endif
104 /* MMC */
105 #define CONFIG_GENERIC_MMC              1
106 #define CONFIG_MMC                      1
107 #define CONFIG_OMAP_HSMMC               1
108 #define CONFIG_DOS_PARTITION            1
111 /* USB */
112 #define CONFIG_MUSB_UDC                 1
113 #define CONFIG_USB_OMAP3                1
115 /* USB device configuration */
116 #define CONFIG_USB_DEVICE               1
117 #define CONFIG_USB_TTY                  1
118 #define CONFIG_SYS_CONSOLE_IS_IN_ENV    1
120 /* Flash */
121 #define CONFIG_SYS_NO_FLASH     1
123 /* commands to include */
124 #include <config_cmd_default.h>
126 /* Enabled commands */
127 #define CONFIG_CMD_EXT2         /* EXT2 Support                 */
128 #define CONFIG_CMD_FAT          /* FAT support                  */
129 #define CONFIG_CMD_I2C          /* I2C serial bus support       */
130 #define CONFIG_CMD_MMC          /* MMC support                  */
132 /* Disabled commands */
133 #undef CONFIG_CMD_NET
134 #undef CONFIG_CMD_NFS
135 #undef CONFIG_CMD_FPGA          /* FPGA configuration Support   */
136 #undef CONFIG_CMD_IMLS          /* List all found images        */
138 /*
139  * Environment setup
140  */
142 #define CONFIG_BOOTDELAY        3
144 #define CONFIG_ENV_OVERWRITE
146 #define CONFIG_EXTRA_ENV_SETTINGS \
147         "loadaddr=0x82000000\0" \
148         "console=ttyO2,115200n8\0" \
149         "fdt_high=0xffffffff\0" \
150         "usbtty=cdc_acm\0" \
151         "vram=16M\0" \
152         "mmcdev=0\0" \
153         "mmcroot=/dev/mmcblk0p2 rw\0" \
154         "mmcrootfstype=ext3 rootwait\0" \
155         "mmcargs=setenv bootargs console=${console} " \
156                 "vram=${vram} " \
157                 "root=${mmcroot} " \
158                 "rootfstype=${mmcrootfstype}\0" \
159         "loadbootscript=fatload mmc ${mmcdev} ${loadaddr} boot.scr\0" \
160         "bootscript=echo Running bootscript from mmc${mmcdev} ...; " \
161                 "source ${loadaddr}\0" \
162         "loaduimage=fatload mmc ${mmcdev} ${loadaddr} uImage\0" \
163         "mmcboot=echo Booting from mmc${mmcdev} ...; " \
164                 "run mmcargs; " \
165                 "bootm ${loadaddr}\0" \
167 #define CONFIG_BOOTCOMMAND \
168         "if mmc rescan ${mmcdev}; then " \
169                 "if run loadbootscript; then " \
170                         "run bootscript; " \
171                 "else " \
172                         "if run loaduimage; then " \
173                                 "run mmcboot; " \
174                         "fi; " \
175                 "fi; " \
176         "fi"
178 #define CONFIG_AUTO_COMPLETE            1
180 /*
181  * Miscellaneous configurable options
182  */
184 #define CONFIG_SYS_LONGHELP     /* undef to save memory */
185 #define CONFIG_SYS_HUSH_PARSER  /* use "hush" command parser */
186 #define CONFIG_SYS_CBSIZE               512
187 /* Print Buffer Size */
188 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
189                                         sizeof(CONFIG_SYS_PROMPT) + 16)
190 #define CONFIG_SYS_MAXARGS              16
191 /* Boot Argument Buffer Size */
192 #define CONFIG_SYS_BARGSIZE             (CONFIG_SYS_CBSIZE)
194 /*
195  * memtest setup
196  */
197 #define CONFIG_SYS_MEMTEST_START        0x80000000
198 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_MEMTEST_START + (32 << 20))
200 /* Default load address */
201 #define CONFIG_SYS_LOAD_ADDR            0x80000000
203 /* Use General purpose timer 1 */
204 #define CONFIG_SYS_TIMERBASE            GPT2_BASE
205 #define CONFIG_SYS_PTV                  2       /* Divisor: 2^(PTV+1) => 8 */
206 #define CONFIG_SYS_HZ                   1000
208 /*
209  * SDRAM Memory Map
210  * Even though we use two CS all the memory
211  * is mapped to one contiguous block
212  */
213 #define CONFIG_NR_DRAM_BANKS    1
215 #define CONFIG_SYS_SDRAM_BASE           0x80000000
216 #define CONFIG_SYS_INIT_SP_ADDR         (NON_SECURE_SRAM_END - \
217                                          GENERATED_GBL_DATA_SIZE)
219 #ifndef CONFIG_SYS_L2CACHE_OFF
220 #define CONFIG_SYS_L2_PL310             1
221 #define CONFIG_SYS_PL310_BASE   0x48242000
222 #endif
223 #define CONFIG_SYS_CACHELINE_SIZE       32
225 /* Defines for SDRAM init */
226 #define CONFIG_SYS_EMIF_PRECALCULATED_TIMING_REGS
228 #ifndef CONFIG_SYS_EMIF_PRECALCULATED_TIMING_REGS
229 #define CONFIG_SYS_AUTOMATIC_SDRAM_DETECTION
230 #define CONFIG_SYS_DEFAULT_LPDDR2_TIMINGS
231 #endif
233 /* Defines for SPL */
234 #define CONFIG_SPL
235 #define CONFIG_SPL_TEXT_BASE            0x40304350
236 #define CONFIG_SPL_MAX_SIZE             (38 * 1024)
237 #define CONFIG_SPL_STACK                CONFIG_SYS_INIT_SP_ADDR
239 /*
240  * 64 bytes before this address should be set aside for u-boot.img's
241  * header. That is 80E7FFC0--0x80E80000 should not be used for any
242  * other needs.
243  */
244 #define CONFIG_SYS_TEXT_BASE            0x80E80000
246 /*
247  * BSS and malloc area 64MB into memory to allow enough
248  * space for the kernel at the beginning of memory
249  */
250 #define CONFIG_SPL_BSS_START_ADDR       0x84000000
251 #define CONFIG_SPL_BSS_MAX_SIZE         0x100000        /* 1 MB */
252 #define CONFIG_SYS_SPL_MALLOC_START     0x84100000
253 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x100000        /* 1 MB */
255 #define CONFIG_SYS_MMCSD_RAW_MODE_U_BOOT_SECTOR 0x300 /* address 0x60000 */
256 #define CONFIG_SYS_U_BOOT_MAX_SIZE_SECTORS      0x200 /* 256 KB */
257 #define CONFIG_SYS_MMC_SD_FAT_BOOT_PARTITION    1
258 #define CONFIG_SPL_FAT_LOAD_PAYLOAD_NAME        "u-boot.img"
260 #define CONFIG_SPL_LIBCOMMON_SUPPORT
261 #define CONFIG_SPL_LIBDISK_SUPPORT
262 #define CONFIG_SPL_I2C_SUPPORT
263 #define CONFIG_SPL_MMC_SUPPORT
264 #define CONFIG_SPL_FAT_SUPPORT
265 #define CONFIG_SPL_LIBGENERIC_SUPPORT
266 #define CONFIG_SPL_SERIAL_SUPPORT
267 #define CONFIG_SPL_GPIO_SUPPORT
268 #define CONFIG_SPL_LDSCRIPT "$(CPUDIR)/omap-common/u-boot-spl.lds"
270 #define CONFIG_SYS_THUMB_BUILD
272 #endif /* __CONFIG_OMAP4_COMMON_H */