PCT: Add support for J6Plus SR1.0 silicon
[glsdk/iodelay-config.git] / XMLFiles / DRA77xP_DRA76xP / CTRL_MODULE_CORE.xml
1 <module name="CTRL_MODULE_CORE" acronym="" XML_version="1.0" HW_revision="n/a" description="">\r
2   <register id="CTRL_CORE_STATUS" acronym="CTRL_CORE_STATUS" offset="0x134" width="32" description="Control Module Status Register">\r
3     <bitfield id="RESERVED" width="23" begin="31" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
4     <bitfield id="DEVICE_TYPE" width="3" begin="8" end="6" resetval="0x3" description="Device type captured at reset time. Read 0x3 = General Purpose (GP)" range="" rwaccess="R"/>\r
5     <bitfield id="RESERVED" width="6" begin="5" end="0" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
6   </register>\r
7   <register id="CTRL_CORE_SEC_ERR_STATUS_FUNC_1" acronym="CTRL_CORE_SEC_ERR_STATUS_FUNC_1" offset="0x148" width="32" description="Firewall Error Status functional Register 1">\r
8     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
9     <bitfield id="EVE3_FW_ERROR" width="1" begin="30" end="30" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] ISS firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
10     <bitfield id="EVE2_FW_ERROR" width="1" begin="29" end="29" resetval="0x0" description="EVE2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
11     <bitfield id="EVE1_FW_ERROR" width="1" begin="28" end="28" resetval="0x0" description="EVE1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
12     <bitfield id="RESERVED" width="4" begin="27" end="24" resetval="0x0" description="" range="" rwaccess="R"/>\r
13     <bitfield id="BB2D_FW_ERROR" width="1" begin="23" end="23" resetval="0x0" description="BB2D firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
14     <bitfield id="L4_WAKEUP_FW_ERROR" width="1" begin="22" end="22" resetval="0x0" description="L4 wakeup firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
15     <bitfield id="RESERVED" width="3" begin="21" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
16     <bitfield id="DEBUGSS_FW_ERROR" width="1" begin="18" end="18" resetval="0x0" description="DebugSS firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
17     <bitfield id="L4_CONFIG_FW_ERROR" width="1" begin="17" end="17" resetval="0x0" description="L4 config firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
18     <bitfield id="L4_PERIPH1_FW_ERROR" width="1" begin="16" end="16" resetval="0x0" description="L4 periph1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
19     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
20     <bitfield id="DSS_FW_ERROR" width="1" begin="14" end="14" resetval="0x0" description="DSS firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
21     <bitfield id="GPU_FW_ERROR" width="1" begin="13" end="13" resetval="0x0" description="GPU firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
22     <bitfield id="RESERVED" width="6" begin="12" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
23     <bitfield id="IVAHD_SL2_FW_ERROR" width="1" begin="6" end="6" resetval="0x0" description="IVAHD SL2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
24     <bitfield id="IPU1_FW_ERROR" width="1" begin="5" end="5" resetval="0x0" description="IPU1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
25     <bitfield id="IVAHD_FW_ERROR" width="1" begin="4" end="4" resetval="0x0" description="IVAHD firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
26     <bitfield id="EMIF_FW_ERROR" width="1" begin="3" end="3" resetval="0x0" description="EMIF firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
27     <bitfield id="GPMC_FW_ERROR" width="1" begin="2" end="2" resetval="0x0" description="GPMC firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
28     <bitfield id="L3RAM1_FW_ERROR" width="1" begin="1" end="1" resetval="0x0" description="L3RAM1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
29     <bitfield id="RESERVED" width="1" begin="0" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
30   </register>\r
31   <register id="CTRL_CORE_SEC_ERR_STATUS_DEBUG_1" acronym="CTRL_CORE_SEC_ERR_STATUS_DEBUG_1" offset="0x150" width="32" description="Firewall Error Status Debug Register 1">\r
32     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
33     <bitfield id="EVE3_DBGFW_ERROR" width="1" begin="30" end="30" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] ISS firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
34     <bitfield id="EVE2_DBGFW_ERROR" width="1" begin="29" end="29" resetval="0x0" description="EVE2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
35     <bitfield id="EVE1_DBGFW_ERROR" width="1" begin="28" end="28" resetval="0x0" description="EVE1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
36     <bitfield id="RESERVED" width="4" begin="27" end="24" resetval="0x0" description="" range="" rwaccess="R"/>\r
37     <bitfield id="BB2D_DBGFW_ERROR" width="1" begin="23" end="23" resetval="0x0" description="BB2D firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
38     <bitfield id="L4_WAKEUP_DBGFW_ERROR" width="1" begin="22" end="22" resetval="0x0" description="L4 wakeup firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
39     <bitfield id="RESERVED" width="3" begin="21" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
40     <bitfield id="DEBUGSS_DBGFW_ERROR" width="1" begin="18" end="18" resetval="0x0" description="DebugSS firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
41     <bitfield id="L4_CONFIG_DBGFW_ERROR" width="1" begin="17" end="17" resetval="0x0" description="L4 config firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
42     <bitfield id="L4_PERIPH1_DBGFW_ERROR" width="1" begin="16" end="16" resetval="0x0" description="L4 periph1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
43     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
44     <bitfield id="DSS_DBGFW_ERROR" width="1" begin="14" end="14" resetval="0x0" description="DSS debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
45     <bitfield id="GPU_DBGFW_ERROR" width="1" begin="13" end="13" resetval="0x0" description="GPU debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
46     <bitfield id="RESERVED" width="6" begin="12" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
47     <bitfield id="IVAHD_SL2_DBGFW_ERROR" width="1" begin="6" end="6" resetval="0x0" description="IVAHD SL2 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
48     <bitfield id="IPU1_DBGFW_ERROR" width="1" begin="5" end="5" resetval="0x0" description="IPU1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
49     <bitfield id="IVAHD_DBGFW_ERROR" width="1" begin="4" end="4" resetval="0x0" description="IVAHD debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
50     <bitfield id="EMIF_DBGFW_ERROR" width="1" begin="3" end="3" resetval="0x0" description="EMIF debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
51     <bitfield id="GPMC_DBGFW_ERROR" width="1" begin="2" end="2" resetval="0x0" description="GPMC debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
52     <bitfield id="L3RAM1_DBGFW_ERROR" width="1" begin="1" end="1" resetval="0x0" description="L3RAM1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
53     <bitfield id="RESERVED" width="1" begin="0" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
54   </register>\r
55   <register id="CTRL_CORE_MPU_FORCEWRNP" acronym="CTRL_CORE_MPU_FORCEWRNP" offset="0x15C" width="32" description="FORCE WRITE NON POSTED">\r
56     <bitfield id="RESERVED" width="31" begin="31" end="1" resetval="0x0" description="" range="" rwaccess="R"/>\r
57     <bitfield id="MPU_FORCEWRNP" width="1" begin="0" end="0" resetval="0x0" description="Force mpu write non posted transactions 0x0 = disable force wrnp 0x1 = force wrnp" range="" rwaccess="RW"/>\r
58   </register>\r
59   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_0" offset="0x194" width="32" description="Standard Fuse OPP VDD_GPU [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
60     <bitfield id="STD_FUSE_OPP_VDD_GPU_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
61   </register>\r
62   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_1" offset="0x198" width="32" description="Standard Fuse OPP VDD_GPU [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
63     <bitfield id="STD_FUSE_OPP_VDD_GPU_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
64   </register>\r
65   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_2" offset="0x19C" width="32" description="Standard Fuse OPP VDD_GPU [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
66     <bitfield id="STD_FUSE_OPP_VDD_GPU_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
67   </register>\r
68   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_3" offset="0x1A0" width="32" description="Standard Fuse OPP VDD_GPU [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
69     <bitfield id="STD_FUSE_OPP_VDD_GPU_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
70   </register>\r
71   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_4" offset="0x1A4" width="32" description="Standard Fuse OPP VDD_GPU [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
72     <bitfield id="STD_FUSE_OPP_VDD_GPU_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
73   </register>\r
74   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_5" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_5" offset="0x1A8" width="32" description="Standard Fuse OPP VDD_GPU [191:160]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
75     <bitfield id="STD_FUSE_OPP_VDD_GPU_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
76   </register>\r
77   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_0" offset="0x1AC" width="32" description="Standard Fuse OPP VDD_MPU [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
78     <bitfield id="STD_FUSE_OPP_VDD_MPU_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
79   </register>\r
80   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_1" offset="0x1B0" width="32" description="Standard Fuse OPP VDD_MPU [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
81     <bitfield id="STD_FUSE_OPP_VDD_MPU_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
82   </register>\r
83   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_2" offset="0x1B4" width="32" description="Standard Fuse OPP VDD_MPU [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
84     <bitfield id="STD_FUSE_OPP_VDD_MPU_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
85   </register>\r
86   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_3" offset="0x1B8" width="32" description="Standard Fuse OPP VDD_MPU [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
87     <bitfield id="STD_FUSE_OPP_VDD_MPU_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
88   </register>\r
89   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_4" offset="0x1BC" width="32" description="Standard Fuse OPP VDD_MPU [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
90     <bitfield id="STD_FUSE_OPP_VDD_MPU_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
91   </register>\r
92   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_5" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_5" offset="0x1C0" width="32" description="Standard Fuse OPP VDD_MPU [191:160]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
93     <bitfield id="STD_FUSE_OPP_VDD_MPU_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
94   </register>\r
95   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_6" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_6" offset="0x1C4" width="32" description="Standard Fuse OPP VDD_MPU [223:192]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
96     <bitfield id="STD_FUSE_OPP_VDD_MPU_6" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
97   </register>\r
98   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_7" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_7" offset="0x1C8" width="32" description="Standard Fuse OPP VDD_MPU [255:224]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
99     <bitfield id="STD_FUSE_OPP_VDD_MPU_7" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
100   </register>\r
101   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_0" offset="0x1CC" width="32" description="Standard Fuse OPP VDD_CORE [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
102     <bitfield id="STD_FUSE_OPP_VDD_CORE_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
103   </register>\r
104   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_1" offset="0x1D0" width="32" description="Standard Fuse OPP VDD_CORE [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
105     <bitfield id="STD_FUSE_OPP_VDD_CORE_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
106   </register>\r
107   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_2" offset="0x1D4" width="32" description="Standard Fuse OPP VDD_CORE [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
108     <bitfield id="STD_FUSE_OPP_VDD_CORE_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
109   </register>\r
110   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_3" offset="0x1D8" width="32" description="Standard Fuse OPP VDD_CORE [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
111     <bitfield id="STD_FUSE_OPP_VDD_CORE_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
112   </register>\r
113   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_CORE_4" offset="0x1DC" width="32" description="Standard Fuse OPP VDD_CORE [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
114     <bitfield id="STD_FUSE_OPP_VDD_CORE_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
115   </register>\r
116   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_GPU" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_GPU" offset="0x1E0" width="32" description="Trim values for GPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use.">\r
117     <bitfield id="STD_FUSE_OPP_BGAP_GPU_0" width="8" begin="31" end="24" resetval="0x0" description="Trim values for GPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
118     <bitfield id="STD_FUSE_OPP_BGAP_GPU_1" width="8" begin="23" end="16" resetval="0x0" description="Trim values for GPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
119     <bitfield id="STD_FUSE_OPP_BGAP_GPU_2" width="8" begin="15" end="8" resetval="0x0" description="Trim values for GPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
120     <bitfield id="STD_FUSE_OPP_BGAP_GPU_3" width="8" begin="7" end="0" resetval="0x0" description="Trim values for GPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
121   </register>\r
122   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_MPU" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_MPU" offset="0x1E4" width="32" description="Trim values for MPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use.">\r
123     <bitfield id="STD_FUSE_OPP_BGAP_MPU_0" width="8" begin="31" end="24" resetval="0x0" description="Trim values for MPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
124     <bitfield id="STD_FUSE_OPP_BGAP_MPU_1" width="8" begin="23" end="16" resetval="0x0" description="Trim values for MPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
125     <bitfield id="STD_FUSE_OPP_BGAP_MPU_2" width="8" begin="15" end="8" resetval="0x0" description="Trim values for MPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
126     <bitfield id="STD_FUSE_OPP_BGAP_MPU_3" width="8" begin="7" end="0" resetval="0x0" description="Trim values for MPU associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
127   </register>\r
128   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_CORE" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_CORE" offset="0x1E8" width="32" description="Trim values for CORE associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use.">\r
129     <bitfield id="STD_FUSE_OPP_BGAP_CORE_0" width="8" begin="31" end="24" resetval="0x0" description="Trim values for CORE associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
130     <bitfield id="STD_FUSE_OPP_BGAP_CORE_1" width="8" begin="23" end="16" resetval="0x0" description="Trim values for CORE associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
131     <bitfield id="STD_FUSE_OPP_BGAP_CORE_2" width="8" begin="15" end="8" resetval="0x0" description="Trim values for CORE associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
132     <bitfield id="STD_FUSE_OPP_BGAP_CORE_3" width="8" begin="7" end="0" resetval="0x0" description="Trim values for CORE associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
133   </register>\r
134   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_MPU23" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_MPU23" offset="0x1EC" width="32" description="Standard Fuse OPP BGAP. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
135     <bitfield id="STD_FUSE_OPP_BGAP_MPU3" width="16" begin="31" end="16" resetval="0x0" description="" range="" rwaccess="R"/>\r
136     <bitfield id="STD_FUSE_OPP_BGAP_MPU2" width="16" begin="15" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
137   </register>\r
138   <register id="CTRL_CORE_STD_FUSE_MPK_0" acronym="CTRL_CORE_STD_FUSE_MPK_0" offset="0x220" width="32" description="Standard Fuse keys. Root_public_key_hash [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
139     <bitfield id="STD_FUSE_MPK_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
140   </register>\r
141   <register id="CTRL_CORE_STD_FUSE_MPK_1" acronym="CTRL_CORE_STD_FUSE_MPK_1" offset="0x224" width="32" description="Standard Fuse keys. Root_public_key_hash [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
142     <bitfield id="STD_FUSE_MPK_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
143   </register>\r
144   <register id="CTRL_CORE_STD_FUSE_MPK_2" acronym="CTRL_CORE_STD_FUSE_MPK_2" offset="0x228" width="32" description="Standard Fuse keys. Root_public_key_hash [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
145     <bitfield id="STD_FUSE_MPK_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
146   </register>\r
147   <register id="CTRL_CORE_STD_FUSE_MPK_3" acronym="CTRL_CORE_STD_FUSE_MPK_3" offset="0x22C" width="32" description="Standard Fuse keys. Root_public_key_hash [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
148     <bitfield id="STD_FUSE_MPK_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
149   </register>\r
150   <register id="CTRL_CORE_STD_FUSE_MPK_4" acronym="CTRL_CORE_STD_FUSE_MPK_4" offset="0x230" width="32" description="Standard Fuse keys. Root_public_key_hash [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
151     <bitfield id="STD_FUSE_MPK_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
152   </register>\r
153   <register id="CTRL_CORE_STD_FUSE_MPK_5" acronym="CTRL_CORE_STD_FUSE_MPK_5" offset="0x234" width="32" description="Standard Fuse keys. Root_public_key_hash [191:160]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
154     <bitfield id="STD_FUSE_MPK_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
155   </register>\r
156   <register id="CTRL_CORE_STD_FUSE_MPK_6" acronym="CTRL_CORE_STD_FUSE_MPK_6" offset="0x238" width="32" description="Standard Fuse keys. Root_public_key_hash [223:192]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
157     <bitfield id="STD_FUSE_MPK_6" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
158   </register>\r
159   <register id="CTRL_CORE_STD_FUSE_MPK_7" acronym="CTRL_CORE_STD_FUSE_MPK_7" offset="0x23C" width="32" description="Standard Fuse keys. Root_public_key_hash [255:224]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
160     <bitfield id="STD_FUSE_MPK_7" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
161   </register>\r
162   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_0" offset="0x240" width="32" description="Standard Fuse OPP VDD_GPU [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
163     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
164   </register>\r
165   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_1" offset="0x244" width="32" description="Standard Fuse OPP VDD_GPU [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
166     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
167   </register>\r
168   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_2" offset="0x248" width="32" description="Standard Fuse OPP VDD_GPU [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
169     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
170   </register>\r
171   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_3" offset="0x24C" width="32" description="Standard Fuse OPP VDD_GPU [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
172     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
173   </register>\r
174   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_4" offset="0x250" width="32" description="Standard Fuse OPP VDD_GPU [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
175     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
176   </register>\r
177   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_5" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_GPU_LVT_5" offset="0x254" width="32" description="Standard Fuse OPP VDD_GPU [191:160]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
178     <bitfield id="STD_FUSE_OPP_VDD_GPU_LVT_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
179   </register>\r
180   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_0" offset="0x258" width="32" description="Standard Fuse OPP VDD_MPU [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
181     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
182   </register>\r
183   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_1" offset="0x25C" width="32" description="Standard Fuse OPP VDD_MPU [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
184     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
185   </register>\r
186   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_2" offset="0x260" width="32" description="Standard Fuse OPP VDD_MPU [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
187     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
188   </register>\r
189   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_3" offset="0x264" width="32" description="Standard Fuse OPP VDD_MPU [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
190     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
191   </register>\r
192   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_4" offset="0x268" width="32" description="Standard Fuse OPP VDD_MPU [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
193     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
194   </register>\r
195   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_5" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_5" offset="0x26C" width="32" description="Standard Fuse OPP VDD_MPU [191:160]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
196     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
197   </register>\r
198   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_6" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_6" offset="0x270" width="32" description="Standard Fuse OPP VDD_MPU [223:192]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
199     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_6" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
200   </register>\r
201   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_7" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_MPU_LVT_7" offset="0x274" width="32" description="Standard Fuse OPP VDD_MPU [255:224]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
202     <bitfield id="STD_FUSE_OPP_VDD_MPU_LVT_7" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
203   </register>\r
204   <register id="CTRL_CORE_CUST_FUSE_SWRV_0" acronym="CTRL_CORE_CUST_FUSE_SWRV_0" offset="0x2BC" width="32" description="Customer Fuse keys. Software Version Control [031:000] (16 bits upper Redundant field) [FIELD OVERFLOW]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
205     <bitfield id="CUST_FUSE_SWRV_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
206   </register>\r
207   <register id="CTRL_CORE_CUST_FUSE_SWRV_1" acronym="CTRL_CORE_CUST_FUSE_SWRV_1" offset="0x2C0" width="32" description="Customer Fuse keys. Software Version Control [063:032] (16 bits upper Redundant field) [FIELD F]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
208     <bitfield id="CUST_FUSE_SWRV_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
209   </register>\r
210   <register id="CTRL_CORE_CUST_FUSE_SWRV_2" acronym="CTRL_CORE_CUST_FUSE_SWRV_2" offset="0x2C4" width="32" description="Customer Fuse keys. Software Version Control [095:064] (16 bits upper Redundant field) [FIELD E]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
211     <bitfield id="CUST_FUSE_SWRV_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
212   </register>\r
213   <register id="CTRL_CORE_CUST_FUSE_SWRV_3" acronym="CTRL_CORE_CUST_FUSE_SWRV_3" offset="0x2C8" width="32" description="Customer Fuse keys. Software Version Control [127:096] (16 bits upper Redundant field) [FIELD D]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
214     <bitfield id="CUST_FUSE_SWRV_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
215   </register>\r
216   <register id="CTRL_CORE_CUST_FUSE_SWRV_4" acronym="CTRL_CORE_CUST_FUSE_SWRV_4" offset="0x2CC" width="32" description="Customer Fuse keys. Software Version Control [159:127] (16 bits upper Redundant field) [FIELD C]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
217     <bitfield id="CUST_FUSE_SWRV_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
218   </register>\r
219   <register id="CTRL_CORE_CUST_FUSE_SWRV_5" acronym="CTRL_CORE_CUST_FUSE_SWRV_5" offset="0x2D0" width="32" description="Customer Fuse keys. Software Version Control [191:160] (16 bits upper Redundant field) [FIELD B]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
220     <bitfield id="CUST_FUSE_SWRV_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
221   </register>\r
222   <register id="CTRL_CORE_CUST_FUSE_SWRV_6" acronym="CTRL_CORE_CUST_FUSE_SWRV_6" offset="0x2D4" width="32" description="Customer Fuse keys. Software Version Control [223:192] (16 bits upper Redundant field) [FIELD A]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
223     <bitfield id="CUST_FUSE_SWRV_6" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
224   </register>\r
225   <register id="CTRL_CORE_BREG_SELECTION" acronym="CTRL_CORE_BREG_SELECTION" offset="0x2E0" width="32" description="DPLL selection">\r
226     <bitfield id="RESERVED" width="17" begin="31" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
227     <bitfield id="SEL_DDR" width="1" begin="14" end="14" resetval="0x0" description="Selection ddr 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
228     <bitfield id="SEL_GPU" width="1" begin="13" end="13" resetval="0x0" description="Selection gpu 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
229     <bitfield id="SEL_GMAC" width="1" begin="12" end="12" resetval="0x0" description="Selection gmac 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
230     <bitfield id="SEL_DSP" width="1" begin="11" end="11" resetval="0x0" description="Selection dsp 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
231     <bitfield id="SEL_EVE" width="1" begin="10" end="10" resetval="0x0" description="Selection eve 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
232     <bitfield id="SEL_USB" width="1" begin="9" end="9" resetval="0x0" description="Selection usb 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
233     <bitfield id="SEL_IVA" width="1" begin="8" end="8" resetval="0x0" description="Selection iva 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
234     <bitfield id="SEL_PCIE" width="1" begin="7" end="7" resetval="0x0" description="Selection pcie 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
235     <bitfield id="SEL_SATA" width="1" begin="6" end="6" resetval="0x0" description="Selection sata 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
236     <bitfield id="SEL_PER" width="1" begin="5" end="5" resetval="0x0" description="Selection per 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
237     <bitfield id="SEL_HDMI" width="1" begin="4" end="4" resetval="0x0" description="Selection hdmi 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
238     <bitfield id="RESERVED" width="2" begin="3" end="2" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
239     <bitfield id="SEL_CORE" width="1" begin="1" end="1" resetval="0x0" description="Selection core 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
240     <bitfield id="SEL_IPU" width="1" begin="0" end="0" resetval="0x0" description="Selection ipu 0x0 = no dpll selected 0x1 = rdpll selected" range="" rwaccess="RW"/>\r
241   </register>\r
242   <register id="CTRL_CORE_DPLL_BCLK" acronym="CTRL_CORE_DPLL_BCLK" offset="0x2E4" width="32" description="DPPL obs">\r
243     <bitfield id="RESERVED" width="30" begin="31" end="2" resetval="0x0" description="" range="" rwaccess="R"/>\r
244     <bitfield id="BRW" width="1" begin="1" end="1" resetval="0x0" description="Reset 0x0 = no reset 0x1 = reset" range="" rwaccess="RW"/>\r
245     <bitfield id="BCLK" width="1" begin="0" end="0" resetval="0x0" description="clock" range="" rwaccess="RW"/>\r
246   </register>\r
247   <register id="CTRL_CORE_DPLL_BADDR_BDATAW" acronym="CTRL_CORE_DPLL_BADDR_BDATAW" offset="0x2E8" width="32" description="DPLL addr and dataw">\r
248     <bitfield id="RESERVED" width="12" begin="31" end="20" resetval="0x0" description="" range="" rwaccess="R"/>\r
249     <bitfield id="BADDR" width="4" begin="19" end="16" resetval="0x0" description="baddr" range="" rwaccess="RW"/>\r
250     <bitfield id="BDATAW" width="16" begin="15" end="0" resetval="0x0" description="bdataw" range="" rwaccess="RW"/>\r
251   </register>\r
252   <register id="CTRL_CORE_DPLL_BDATAR" acronym="CTRL_CORE_DPLL_BDATAR" offset="0x2EC" width="32" description="DPLL datar">\r
253     <bitfield id="RESERVED" width="16" begin="31" end="16" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
254     <bitfield id="BDATAR" width="16" begin="15" end="0" resetval="0x0" description="datar" range="" rwaccess="R"/>\r
255   </register>\r
256   <register id="CTRL_CORE_DEV_CONF" acronym="CTRL_CORE_DEV_CONF" offset="0x300" width="32" description="This register is used to power down the USB2_PHY1">\r
257     <bitfield id="RESERVED" width="31" begin="31" end="1" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
258     <bitfield id="USBPHY_PD" width="1" begin="0" end="0" resetval="0x0" description="Power down the entire USB2_PHY1 (data, common module and UTMI). 0x0: Normal operation 0x1: Power down the USB2_PHY1" range="" rwaccess="RW"/>\r
259   </register>\r
260   <register id="CTRL_CORE_TEMP_SENSOR_MPU" acronym="CTRL_CORE_TEMP_SENSOR_MPU" offset="0x32C" width="32" description="Control VBGAPTS temperature sensor and thermal comparator shutdown register">\r
261     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
262     <bitfield id="BGAP_TMPSOFF_MPU" width="1" begin="11" end="11" resetval="0x1" description="This bit indicates the temperature sensor state." range="" rwaccess="R"/>\r
263     <bitfield id="BGAP_EOCZ_MPU" width="1" begin="10" end="10" resetval="0x0" description="ADC End of Conversion. Active low, when BGAP_DTEMP_MPU is valid." range="" rwaccess="R"/>\r
264     <bitfield id="BGAP_DTEMP_MPU" width="10" begin="9" end="0" resetval="0x0" description="Temperature data from the ADC. Valid if EOCZ is low." range="" rwaccess="R"/>\r
265   </register>\r
266   <register id="CTRL_CORE_TEMP_SENSOR_GPU" acronym="CTRL_CORE_TEMP_SENSOR_GPU" offset="0x330" width="32" description="Control VBGAPTS temperature sensor and thermal comparator shutdown register">\r
267     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
268     <bitfield id="BGAP_TMPSOFF_GPU" width="1" begin="11" end="11" resetval="0x1" description="This bit indicates the temperature sensor state." range="" rwaccess="R"/>\r
269     <bitfield id="BGAP_EOCZ_GPU" width="1" begin="10" end="10" resetval="0x0" description="ADC End of Conversion. Active low, when BGAP_DTEMP_GPU is valid." range="" rwaccess="R"/>\r
270     <bitfield id="BGAP_DTEMP_GPU" width="10" begin="9" end="0" resetval="0x0" description="Temperature data from the ADC. Valid if EOCZ is low." range="" rwaccess="R"/>\r
271   </register>\r
272   <register id="CTRL_CORE_TEMP_SENSOR_CORE" acronym="CTRL_CORE_TEMP_SENSOR_CORE" offset="0x334" width="32" description="Control VBGAPTS temperature sensor and thermal comparator shutdown register">\r
273     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
274     <bitfield id="BGAP_TMPSOFF_CORE" width="1" begin="11" end="11" resetval="0x1" description="This bit indicates the temperature sensor state." range="" rwaccess="R"/>\r
275     <bitfield id="BGAP_EOCZ_CORE" width="1" begin="10" end="10" resetval="0x0" description="ADC End of Conversion. Active low, when BGAP_DTEMP_CORE is valid." range="" rwaccess="R"/>\r
276     <bitfield id="BGAP_DTEMP_CORE" width="10" begin="9" end="0" resetval="0x0" description="Temperature data from the ADC. Valid if EOCZ is low." range="" rwaccess="R"/>\r
277   </register>\r
278   <register id="CTRL_CORE_CORTEX_M4_MMUADDRTRANSLTR" acronym="CTRL_CORE_CORTEX_M4_MMUADDRTRANSLTR" offset="0x358" width="32" description="Cortex M4 register">\r
279     <bitfield id="RESERVED" width="12" begin="31" end="20" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
280     <bitfield id="CORTEX_M4_MMUADDRTRANSLTR" width="20" begin="19" end="0" resetval="0x0" description="Used to save the mmu address boot" range="" rwaccess="RW"/>\r
281   </register>\r
282   <register id="CTRL_CORE_CORTEX_M4_MMUADDRLOGICTR" acronym="CTRL_CORE_CORTEX_M4_MMUADDRLOGICTR" offset="0x35C" width="32" description="">\r
283     <bitfield id="RESERVED" width="12" begin="31" end="20" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
284     <bitfield id="CORTEX_M4_MMUADDRLOGICTR" width="20" begin="19" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
285   </register>\r
286   <register id="CTRL_CORE_HWOBS_CONTROL" acronym="CTRL_CORE_HWOBS_CONTROL" offset="0x360" width="32" description="HW observability control. This register enables or disables HW observability outputs (to save power primarily)">\r
287     <bitfield id="RESERVED" width="13" begin="31" end="19" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
288     <bitfield id="HWOBS_CLKDIV_SEL_2" width="5" begin="18" end="14" resetval="0x0" description="Clock divider selection on po_hwobs(2). 0x1 = output is not divided 0x2 = output is divided by 2 0x4 = output is divided by 4 0x8 = output is divided by 8 0x10 = output is divided by 16" range="" rwaccess="RW"/>\r
289     <bitfield id="HWOBS_CLKDIV_SEL_1" width="5" begin="13" end="9" resetval="0x0" description="Clock divider selection on po_hwobs(1). 0x1 = output is not divided 0x2 = output is divided by 2 0x4 = output is divided by 4 0x8 = output is divided by 8 0x10 = output is divided by 16" range="" rwaccess="RW"/>\r
290     <bitfield id="RESERVED" width="1" begin="8" end="8" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
291     <bitfield id="HWOBS_CLKDIV_SEL" width="5" begin="7" end="3" resetval="0x0" description="Clock divider selection on po_hwobs(0). 0x1 = output is not divided 0x2 = output is divided by 2 0x4 = output is divided by 4 0x8 = output is divided by 8 0x10 = output is divided by 16" range="" rwaccess="RW"/>\r
292     <bitfield id="HWOBS_ALL_ZERO_MODE" width="1" begin="2" end="2" resetval="0x0" description="Used to gate observable signals. When set all outputs are set to zero (can be used to check the path from HW observability to external pads). 0x0 = hw observability ports are not gated 0x1 = hw observability ports are all set to 0" range="" rwaccess="RW"/>\r
293     <bitfield id="HWOBS_ALL_ONE_MODE" width="1" begin="1" end="1" resetval="0x0" description="Used to gate observable signals. When set all outputs are set to one (can be used to check the path from HW observability to external pads). 0x0 = hw observability ports are not gated 0x1 = hw observability ports are all set to 1" range="" rwaccess="RW"/>\r
294     <bitfield id="HWOBS_MACRO_ENABLE" width="1" begin="0" end="0" resetval="0x0" description="Used to gate observable signals coming from macros using the 32:bit HWOBS bus definition. When deasserted all outputs of the HWOBS busdef are set to zero. 0x0 = hw observability ports from macros are gated and set to zero 0x1 = hw observability ports from macros are not gated" range="" rwaccess="RW"/>\r
295   </register>\r
296   <register id="CTRL_CORE_PCS1" acronym="CTRL_CORE_PCS1" offset="0x364" width="32" description="pcs1">\r
297     <bitfield id="USB_TEST_TXDATA" width="10" begin="31" end="22" resetval="0x0" description="" range="" rwaccess="RW"/>\r
298     <bitfield id="USB_ERR_USB_BIT_EN" width="10" begin="21" end="12" resetval="0x0" description="" range="" rwaccess="RW"/>\r
299     <bitfield id="USB_CFG_HOLDOFF" width="8" begin="11" end="4" resetval="0x0" description="" range="" rwaccess="RW"/>\r
300     <bitfield id="USB_DET_DELAY" width="4" begin="3" end="0" resetval="0x1" description="" range="" rwaccess="RW"/>\r
301   </register>\r
302   <register id="CTRL_CORE_PCS2" acronym="CTRL_CORE_PCS2" offset="0x368" width="32" description="pcs2">\r
303     <bitfield id="USB_CFG_SYNC" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="RW"/>\r
304     <bitfield id="USB_CFG_EQ_FUNC" width="4" begin="26" end="23" resetval="0x0" description="" range="" rwaccess="RW"/>\r
305     <bitfield id="USB_CFG_EQ_HOLD" width="4" begin="22" end="19" resetval="0x0" description="" range="" rwaccess="RW"/>\r
306     <bitfield id="USB_CFG_EQ_INIT" width="4" begin="18" end="15" resetval="0x0" description="" range="" rwaccess="RW"/>\r
307     <bitfield id="USB_TEST_OSEL" width="3" begin="14" end="12" resetval="0x0" description="" range="" rwaccess="RW"/>\r
308     <bitfield id="USB_RC_DELAY" width="2" begin="11" end="10" resetval="0x0" description="" range="" rwaccess="RW"/>\r
309     <bitfield id="USB_TEST_LSEL" width="1" begin="9" end="9" resetval="0x0" description="" range="" rwaccess="RW"/>\r
310     <bitfield id="RESERVED" width="1" begin="8" end="8" resetval="0x0" description="" range="" rwaccess="R"/>\r
311     <bitfield id="USB_ERR_USB_MODE" width="2" begin="7" end="6" resetval="0x0" description="" range="" rwaccess="RW"/>\r
312     <bitfield id="USB_L1_SLEEP" width="1" begin="5" end="5" resetval="0x0" description="" range="" rwaccess="RW"/>\r
313     <bitfield id="USB_TEST_MODE" width="1" begin="4" end="4" resetval="0x0" description="" range="" rwaccess="RW"/>\r
314     <bitfield id="USB_ERR_USB_LN_EN" width="1" begin="3" end="3" resetval="0x0" description="" range="" rwaccess="RW"/>\r
315     <bitfield id="RESERVED" width="2" begin="2" end="1" resetval="0x0" description="" range="" rwaccess="R"/>\r
316     <bitfield id="USB_SHORT_TIMES" width="1" begin="0" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
317   </register>\r
318   <register id="CTRL_CORE_PCS_REVISION" acronym="CTRL_CORE_PCS_REVISION" offset="0x36C" width="32" description="pcs_revision">\r
319     <bitfield id="USB_REVISION" width="3" begin="31" end="29" resetval="0x0" description="" range="" rwaccess="R"/>\r
320     <bitfield id="RESERVED" width="29" begin="28" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
321   </register>\r
322   <register id="CTRL_CORE_PHY_POWER_USB" acronym="CTRL_CORE_PHY_POWER_USB" offset="0x370" width="32" description="phy_power_usb">\r
323     <bitfield id="USB_PWRCTL_CLK_FREQ" width="10" begin="31" end="22" resetval="0x0" description="Frequency of SYSCLK1 in MHz (rounded). For example, for 20MHz, program 0x14." range="" rwaccess="RW"/>\r
324     <bitfield id="USB_PWRCTL_CLK_CMD" width="8" begin="21" end="14" resetval="0x0" description="Powers up/down the USB3_PHY_TX and USB3_PHY_RX modules. This bit field is also used for partially power down these TX and RX modules. Each bit has the following meaning: Bit[14] - 0x1: Powers-up the USB3_PHY_RX Bit[15] - 0x1: Powers-up the USB3_PHY_TX Bit[16] - A don&#8217;t care bit. Not used. Bit[17] - A don&#8217;t care bit. Not used. Bit[18] - 0x1: Disables the synchronized power-up of USB3_PHY_TX with USB3_PHY_RX. The TX power-up is independent of the RX power-up. Bit[19] - 0x1: Disables the automatic power-cycling of USB3_PHY_RX in P3 power state when PLL_CLK stops and starts. Bit[20] - 0x1: Partially powers-down the USB3_PHY_RX when it is in P3 power state. DCC, Phase interpolator, Equalizer are disabled. Bit[21] - A don&#8217;t care bit. Not used." range="" rwaccess="RW"/>\r
325     <bitfield id="RESERVED" width="14" begin="13" end="0" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
326   </register>\r
327   <register id="CTRL_CORE_PHY_POWER_SATA" acronym="CTRL_CORE_PHY_POWER_SATA" offset="0x374" width="32" description="phy_power_sata">\r
328     <bitfield id="SATA_PWRCTL_CLK_FREQ" width="10" begin="31" end="22" resetval="0x0" description="Frequency of SYSCLK1 in MHz (rounded). For example, for 20MHz, program 0x14." range="" rwaccess="RW"/>\r
329     <bitfield id="SATA_PWRCTL_CLK_CMD" width="8" begin="21" end="14" resetval="0x0" description="Powers up/down the SATA_PHY_TX and SATA_PHY_RX modules. 0x0: Powers down SATA_PHY_TX and SATA_PHY_RX 0x1: Powers up SATA_PHY_RX 0x2: Powers up SATA_PHY_TX 0x3: Powers up SATA_PHY_TX and SATA_PHY_RX 0x4-0xFF: Reserved" range="" rwaccess="RW"/>\r
330     <bitfield id="RESERVED" width="14" begin="13" end="0" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
331   </register>\r
332   <register id="CTRL_CORE_BANDGAP_MASK_1" acronym="CTRL_CORE_BANDGAP_MASK_1" offset="0x380" width="32" description="bgap_mask">\r
333     <bitfield id="SIDLEMODE" width="2" begin="31" end="30" resetval="0x0" description="sidlemode for bandgap 0x0 = No Idle 0x1 = Force Idle 0x2 = Smart Idle 0x3 = Reserved" range="" rwaccess="RW"/>\r
334     <bitfield id="COUNTER_DELAY" width="3" begin="29" end="27" resetval="0x0" description="Counter delay 0x0 = Imediat 0x1 = Delay of 1ms 0x2 = Delay of 10ms 0x3 = Delay of 100ms 0x4 = Delay of 250ms 0x5 = Delay of 500ms" range="" rwaccess="RW"/>\r
335     <bitfield id="RESERVED" width="3" begin="26" end="24" resetval="0x0" description="" range="" rwaccess="R"/>\r
336     <bitfield id="FREEZE_CORE" width="1" begin="23" end="23" resetval="0x0" description="Freeze the FIFO CORE 0x0 = No operation 0x1 = Freeze the FIFO" range="" rwaccess="RW"/>\r
337     <bitfield id="FREEZE_GPU" width="1" begin="22" end="22" resetval="0x0" description="Freeze the FIFO GPU 0x0 = No operation 0x1 = Freeze the FIFO" range="" rwaccess="RW"/>\r
338     <bitfield id="FREEZE_MPU" width="1" begin="21" end="21" resetval="0x0" description="Freeze the FIFO MPU 0x0 = No operation 0x1 = Freeze the FIFO" range="" rwaccess="RW"/>\r
339     <bitfield id="CLEAR_CORE" width="1" begin="20" end="20" resetval="0x0" description="Reset the FIFO CORE 0x0 = No operation 0x1 = Reset the FIFO" range="" rwaccess="RW"/>\r
340     <bitfield id="CLEAR_GPU" width="1" begin="19" end="19" resetval="0x0" description="Reset the FIFO GPU 0x0 = No operation 0x1 = Reset the FIFO" range="" rwaccess="RW"/>\r
341     <bitfield id="CLEAR_MPU" width="1" begin="18" end="18" resetval="0x0" description="Reset the FIFO MPU 0x0 = No operation 0x1 = Reset the FIFO" range="" rwaccess="RW"/>\r
342     <bitfield id="RESERVED" width="12" begin="17" end="6" resetval="0x0" description="" range="" rwaccess="R"/>\r
343     <bitfield id="MASK_HOT_CORE" width="1" begin="5" end="5" resetval="0x0" description="Mask for hot event CORE 0x0 = hot event is masked 0x1 = hot event is not masked" range="" rwaccess="RW"/>\r
344     <bitfield id="MASK_COLD_CORE" width="1" begin="4" end="4" resetval="0x0" description="Mask for cold event CORE 0x0 = cold event is masked 0x1 = cold event is not masked" range="" rwaccess="RW"/>\r
345     <bitfield id="MASK_HOT_GPU" width="1" begin="3" end="3" resetval="0x0" description="Mask for hot event GPU 0x0 = hot event is masked 0x1 = hot event is not masked" range="" rwaccess="RW"/>\r
346     <bitfield id="MASK_COLD_GPU" width="1" begin="2" end="2" resetval="0x0" description="Mask for cold event GPU 0x0 = cold event is masked 0x1 = cold event is not masked" range="" rwaccess="RW"/>\r
347     <bitfield id="MASK_HOT_MPU" width="1" begin="1" end="1" resetval="0x0" description="Mask for hot event MPU 0x0 = hot event is masked 0x1 = hot event is not masked" range="" rwaccess="RW"/>\r
348     <bitfield id="MASK_COLD_MPU" width="1" begin="0" end="0" resetval="0x0" description="Mask for cold event MPU 0x0 = cold event is masked 0x1 = cold event is not masked" range="" rwaccess="RW"/>\r
349   </register>\r
350   <register id="CTRL_CORE_BANDGAP_THRESHOLD_MPU" acronym="CTRL_CORE_BANDGAP_THRESHOLD_MPU" offset="0x384" width="32" description="BGAP THRESHOLD MPU">\r
351     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
352     <bitfield id="THOLD_HOT_MPU" width="10" begin="25" end="16" resetval="0x0" description="Value for the high temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
353     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
354     <bitfield id="THOLD_COLD_MPU" width="10" begin="9" end="0" resetval="0x0" description="Value for the low temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
355   </register>\r
356   <register id="CTRL_CORE_BANDGAP_THRESHOLD_GPU" acronym="CTRL_CORE_BANDGAP_THRESHOLD_GPU" offset="0x388" width="32" description="BGAP THRESHOLD MM">\r
357     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
358     <bitfield id="THOLD_HOT_GPU" width="10" begin="25" end="16" resetval="0x0" description="Value for the high temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
359     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
360     <bitfield id="THOLD_COLD_GPU" width="10" begin="9" end="0" resetval="0x0" description="Value for the low temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
361   </register>\r
362   <register id="CTRL_CORE_BANDGAP_THRESHOLD_CORE" acronym="CTRL_CORE_BANDGAP_THRESHOLD_CORE" offset="0x38C" width="32" description="BGAP THRESHOLD CORE">\r
363     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
364     <bitfield id="THOLD_HOT_CORE" width="10" begin="25" end="16" resetval="0x0" description="Value for the high temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
365     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
366     <bitfield id="THOLD_COLD_CORE" width="10" begin="9" end="0" resetval="0x0" description="Value for the low temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
367   </register>\r
368   <register id="CTRL_CORE_BANDGAP_TSHUT_MPU" acronym="CTRL_CORE_BANDGAP_TSHUT_MPU" offset="0x390" width="32" description="BGAP TSHUT THRESHOLD MPU">\r
369     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="Software should not modify this bit." range="" rwaccess="RW"/>\r
370     <bitfield id="RESERVED" width="5" begin="30" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
371     <bitfield id="TSHUT_HOT_MPU" width="10" begin="25" end="16" resetval="0x0" description="tshut value hot Software should not modify this bit field." range="" rwaccess="RW"/>\r
372     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
373     <bitfield id="TSHUT_COLD_MPU" width="10" begin="9" end="0" resetval="0x0" description="tshut value cold Software should not modify this bit field." range="" rwaccess="RW"/>\r
374   </register>\r
375   <register id="CTRL_CORE_BANDGAP_TSHUT_GPU" acronym="CTRL_CORE_BANDGAP_TSHUT_GPU" offset="0x394" width="32" description="BGAP TSHUT THRESHOLD GPU">\r
376     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="Software should not modify this bit." range="" rwaccess="RW"/>\r
377     <bitfield id="RESERVED" width="5" begin="30" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
378     <bitfield id="TSHUT_HOT_GPU" width="10" begin="25" end="16" resetval="0x0" description="tshut value hot Software should not modify this bit field." range="" rwaccess="RW"/>\r
379     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
380     <bitfield id="TSHUT_COLD_GPU" width="10" begin="9" end="0" resetval="0x0" description="tshut value cold Software should not modify this bit field." range="" rwaccess="RW"/>\r
381   </register>\r
382   <register id="CTRL_CORE_BANDGAP_TSHUT_CORE" acronym="CTRL_CORE_BANDGAP_TSHUT_CORE" offset="0x398" width="32" description="BGAP TSHUT THRESHOLD CORE">\r
383     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="Software should not modify this bit." range="" rwaccess="RW"/>\r
384     <bitfield id="RESERVED" width="5" begin="30" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
385     <bitfield id="TSHUT_HOT_CORE" width="10" begin="25" end="16" resetval="0x0" description="tshut value hot Software should not modify this bit field." range="" rwaccess="RW"/>\r
386     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
387     <bitfield id="TSHUT_COLD_CORE" width="10" begin="9" end="0" resetval="0x0" description="tshut value cold Software should not modify this bit field." range="" rwaccess="RW"/>\r
388   </register>\r
389   <register id="CTRL_CORE_BANDGAP_STATUS_1" acronym="CTRL_CORE_BANDGAP_STATUS_1" offset="0x3A8" width="32" description="BGAP STATUS">\r
390     <bitfield id="ALERT" width="1" begin="31" end="31" resetval="0x0" description="Alert temperature when '1'" range="" rwaccess="R"/>\r
391     <bitfield id="RESERVED" width="25" begin="30" end="6" resetval="0x0" description="" range="" rwaccess="R"/>\r
392     <bitfield id="HOT_CORE" width="1" begin="5" end="5" resetval="0x0" description="Event for hot temperature mpu bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
393     <bitfield id="COLD_CORE" width="1" begin="4" end="4" resetval="0x0" description="Event for cold temperature mpu bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
394     <bitfield id="HOT_GPU" width="1" begin="3" end="3" resetval="0x0" description="Event for hot temperature gpu bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
395     <bitfield id="COLD_GPU" width="1" begin="2" end="2" resetval="0x0" description="Event for cold temperature gpu bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
396     <bitfield id="HOT_MPU" width="1" begin="1" end="1" resetval="0x0" description="Event for hot temperature core bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
397     <bitfield id="COLD_MPU" width="1" begin="0" end="0" resetval="0x0" description="Event for cold temperature core bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
398   </register>\r
399   <register id="CTRL_CORE_SATA_EXT_MODE" acronym="CTRL_CORE_SATA_EXT_MODE" offset="0x3AC" width="32" description="SATA EXTENDED MODE">\r
400     <bitfield id="RESERVED" width="31" begin="31" end="1" resetval="0x0" description="" range="" rwaccess="R"/>\r
401     <bitfield id="SATA_EXTENDED_MODE" width="1" begin="0" end="0" resetval="0x0" description="sata extended mode 0x0 = no extended mode 0x1 = extended mode" range="" rwaccess="RW"/>\r
402   </register>\r
403   <register id="CTRL_CORE_DTEMP_MPU_0" acronym="CTRL_CORE_DTEMP_MPU_0" offset="0x3C0" width="32" description="TAGGED TEMPERATURE MPU DOMAIN. Most recent sample">\r
404     <bitfield id="DTEMP_TAG_MPU_0" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
405     <bitfield id="DTEMP_TEMPERATURE_MPU_0" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
406   </register>\r
407   <register id="CTRL_CORE_DTEMP_MPU_1" acronym="CTRL_CORE_DTEMP_MPU_1" offset="0x3C4" width="32" description="TAGGED TEMPERATURE MPU DOMAIN">\r
408     <bitfield id="DTEMP_TAG_MPU_1" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
409     <bitfield id="DTEMP_TEMPERATURE_MPU_1" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
410   </register>\r
411   <register id="CTRL_CORE_DTEMP_MPU_2" acronym="CTRL_CORE_DTEMP_MPU_2" offset="0x3C8" width="32" description="TAGGED TEMPERATURE MPU DOMAIN">\r
412     <bitfield id="DTEMP_TAG_MPU_2" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
413     <bitfield id="DTEMP_TEMPERATURE_MPU_2" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
414   </register>\r
415   <register id="CTRL_CORE_DTEMP_MPU_3" acronym="CTRL_CORE_DTEMP_MPU_3" offset="0x3CC" width="32" description="TAGGED TEMPERATURE MPU DOMAIN">\r
416     <bitfield id="DTEMP_TAG_MPU_3" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
417     <bitfield id="DTEMP_TEMPERATURE_MPU_3" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
418   </register>\r
419   <register id="CTRL_CORE_DTEMP_MPU_4" acronym="CTRL_CORE_DTEMP_MPU_4" offset="0x3D0" width="32" description="TAGGED TEMPERATURE MPU DOMAIN. Oldest sample">\r
420     <bitfield id="DTEMP_TAG_MPU_4" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
421     <bitfield id="DTEMP_TEMPERATURE_MPU_4" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
422   </register>\r
423   <register id="CTRL_CORE_DTEMP_GPU_0" acronym="CTRL_CORE_DTEMP_GPU_0" offset="0x3D4" width="32" description="TAGGED TEMPERATURE GPU DOMAIN. Most recent sample.">\r
424     <bitfield id="DTEMP_TAG_GPU_0" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
425     <bitfield id="DTEMP_TEMPERATURE_GPU_0" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
426   </register>\r
427   <register id="CTRL_CORE_DTEMP_GPU_1" acronym="CTRL_CORE_DTEMP_GPU_1" offset="0x3D8" width="32" description="TAGGED TEMPERATURE GPU DOMAIN.">\r
428     <bitfield id="DTEMP_TAG_GPU_1" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
429     <bitfield id="DTEMP_TEMPERATURE_GPU_1" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
430   </register>\r
431   <register id="CTRL_CORE_DTEMP_GPU_2" acronym="CTRL_CORE_DTEMP_GPU_2" offset="0x3DC" width="32" description="TAGGED TEMPERATURE GPU DOMAIN.">\r
432     <bitfield id="DTEMP_TAG_GPU_2" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
433     <bitfield id="DTEMP_TEMPERATURE_GPU_2" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
434   </register>\r
435   <register id="CTRL_CORE_DTEMP_GPU_3" acronym="CTRL_CORE_DTEMP_GPU_3" offset="0x3E0" width="32" description="TAGGED TEMPERATURE GPU DOMAIN.">\r
436     <bitfield id="DTEMP_TAG_GPU_3" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
437     <bitfield id="DTEMP_TEMPERATURE_GPU_3" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
438   </register>\r
439   <register id="CTRL_CORE_DTEMP_GPU_4" acronym="CTRL_CORE_DTEMP_GPU_4" offset="0x3E4" width="32" description="TAGGED TEMPERATURE GPU DOMAIN. Oldest sample.">\r
440     <bitfield id="DTEMP_TAG_GPU_4" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
441     <bitfield id="DTEMP_TEMPERATURE_GPU_4" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
442   </register>\r
443   <register id="CTRL_CORE_DTEMP_CORE_0" acronym="CTRL_CORE_DTEMP_CORE_0" offset="0x3E8" width="32" description="TAGGED TEMPERATURE CORE DOMAIN. Most recent sample.">\r
444     <bitfield id="DTEMP_TAG_CORE_0" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
445     <bitfield id="DTEMP_TEMPERATURE_CORE_0" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
446   </register>\r
447   <register id="CTRL_CORE_DTEMP_CORE_1" acronym="CTRL_CORE_DTEMP_CORE_1" offset="0x3EC" width="32" description="TAGGED TEMPERATURE CORE DOMAIN">\r
448     <bitfield id="DTEMP_TAG_CORE_1" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
449     <bitfield id="DTEMP_TEMPERATURE_CORE_1" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
450   </register>\r
451   <register id="CTRL_CORE_DTEMP_CORE_2" acronym="CTRL_CORE_DTEMP_CORE_2" offset="0x3F0" width="32" description="TAGGED TEMPERATURE CORE DOMAIN">\r
452     <bitfield id="DTEMP_TAG_CORE_2" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
453     <bitfield id="DTEMP_TEMPERATURE_CORE_2" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
454   </register>\r
455   <register id="CTRL_CORE_DTEMP_CORE_3" acronym="CTRL_CORE_DTEMP_CORE_3" offset="0x3F4" width="32" description="TAGGED TEMPERATURE CORE DOMAIN">\r
456     <bitfield id="DTEMP_TAG_CORE_3" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
457     <bitfield id="DTEMP_TEMPERATURE_CORE_3" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
458   </register>\r
459   <register id="CTRL_CORE_DTEMP_CORE_4" acronym="CTRL_CORE_DTEMP_CORE_4" offset="0x3F8" width="32" description="TAGGED TEMPERATURE CORE DOMAIN. Oldest sample.">\r
460     <bitfield id="DTEMP_TAG_CORE_4" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
461     <bitfield id="DTEMP_TEMPERATURE_CORE_4" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
462   </register>\r
463   <register id="CTRL_CORE_SMA_SW_0" acronym="CTRL_CORE_SMA_SW_0" offset="0x3FC" width="32" description="OCP Spare Register">\r
464     <bitfield id="MCAN_CLK_HSDIV_CHANGE_ACK" width="1" begin="31" end="31" resetval="0x1" description="[New DRA7xxP feature versus DRA75x/DRA74x] Acknowledge flag which indicates that the on-the-fly change of H14 divider of DPLL_GMAC is done. This bit changes its state (0 to 1 or 1 to 0) on each on-the-fly change of H14." range="" rwaccess="R"/>\r
465     <bitfield id="MCAN_CLK_HSDIV_EN_ACK" width="1" begin="30" end="30" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] Indicates whether CLKOUTX2_H14 of DPLL_GMAC is enabled or not. 0x0: CLKOUTX2_H14 is disabled 0x1: CLKOUTX2_H14 is enabled" range="" rwaccess="R"/>\r
466     <bitfield id="MCAN_CLK_TENABLEDIV_SEL" width="1" begin="29" end="29" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] TENABLEDIV control select for H14 of DPLL_GMAC 0x0: Control from PRCM 0x1: Control from Control Module (bit [26] MCAN_CLK_HSDIV_LATCH_EN)" range="" rwaccess="RW"/>\r
467     <bitfield id="RESERVED" width="1" begin="28" end="28" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
468     <bitfield id="MCAN_CLK_HSDIV_EN" width="1" begin="27" end="27" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] Output clock (CLKOUTX2_H14) enable for H14 of DPLL_GMAC 0x0: Output clock disabled 0x1: Output clock enabled" range="" rwaccess="RW"/>\r
469     <bitfield id="MCAN_CLK_HSDIV_LATCH_EN" width="1" begin="26" end="26" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] To be toggled (LO-&amp;amp;gt;HI-&amp;amp;gt;LO) to latch MCAN_CLK_HSDIV value in H14 of DPLL_GMAC. This bit takes effect only when bit [29] MCAN_CLK_TENABLEDIV_SEL is set to 0x1." range="" rwaccess="RW"/>\r
470     <bitfield id="MCAN_CLK_HSDIV" width="6" begin="25" end="20" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] Divider value for H14 of DPLL_GMAC" range="" rwaccess="RW"/>\r
471     <bitfield id="RESERVED" width="1" begin="19" end="19" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
472     <bitfield id="SATA_PLL_SOFT_RESET" width="1" begin="18" end="18" resetval="0x0" description="Software reset control for SATA PLL" range="" rwaccess="RW"/>\r
473     <bitfield id="RESERVED" width="11" begin="17" end="7" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
474     <bitfield id="WARM_SFORCE_EN" width="1" begin="6" end="6" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] Enable feature to force self refresh after warm reset 0x0: Feature disabled 0x1: Feature enabled. Upon warm reset the EMIF1 and EMIF2 CKE pads are forced to low state until WARM_SFORCE bit is cleared." range="" rwaccess="RW"/>\r
475     <bitfield id="WARM_SFORCE" width="1" begin="5" end="5" resetval="0x0" description="[New DRA7xxP feature versus DRA75x/DRA74x] Force self refresh after warm reset 0x0: Each EMIF controls the corresponding CKE pad 0x1: If WARM_SFORCE_EN bit is set to 0x1, the EMIF1 and EMIF2 CKE pads are forced to low state." range="" rwaccess="RW"/>\r
476     <bitfield id="RESERVED" width="2" begin="4" end="3" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
477     <bitfield id="ISOLATE" width="1" begin="2" end="2" resetval="0x0" description="This bit is used during the isolation/de-isolation sequence described in, Isolation Requirements." range="" rwaccess="RW"/>\r
478     <bitfield id="EMIF2_CKE_GATING_CTRL" width="1" begin="1" end="1" resetval="0x0" description="Forces the EMIF2 CKE pad to tri-state. 0x0: The CKE pad is not in tri-state and can be controlled by EMIF2 0x1: The CKE pad is in tri-state" range="" rwaccess="RW"/>\r
479     <bitfield id="EMIF1_CKE_GATING_CTRL" width="1" begin="0" end="0" resetval="0x0" description="Forces the EMIF1 CKE pad to tri-state. 0x0: The CKE pad is not in tri-state and can be controlled by EMIF1 0x1: The CKE pad is in tri-state" range="" rwaccess="RW"/>\r
480   </register>\r
481   <register id="CTRL_CORE_SEC_ERR_STATUS_FUNC_2" acronym="CTRL_CORE_SEC_ERR_STATUS_FUNC_2" offset="0x414" width="32" description="Firewall Error Status functional Register 2">\r
482     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
483     <bitfield id="TC1_EDMA_FW_ERROR" width="1" begin="26" end="26" resetval="0x0" description="EDMA TC1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
484     <bitfield id="RESERVED" width="3" begin="25" end="23" resetval="0x0" description="" range="" rwaccess="R"/>\r
485     <bitfield id="QSPI_FW_ERROR" width="1" begin="22" end="22" resetval="0x0" description="QSPI firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
486     <bitfield id="RESERVED" width="4" begin="21" end="18" resetval="0x0" description="" range="" rwaccess="R"/>\r
487     <bitfield id="TPCC_EDMA_FW_ERROR" width="1" begin="17" end="17" resetval="0x0" description="EDMA TPCC firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
488     <bitfield id="TC0_EDMA_FW_ERROR" width="1" begin="16" end="16" resetval="0x0" description="EDMA TC0 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
489     <bitfield id="RESERVED" width="2" begin="15" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
490     <bitfield id="MCASP3_FW_ERROR" width="1" begin="13" end="13" resetval="0x0" description="McASP3 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
491     <bitfield id="MCASP2_FW_ERROR" width="1" begin="12" end="12" resetval="0x0" description="McASP2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
492     <bitfield id="MCASP1_FW_ERROR" width="1" begin="11" end="11" resetval="0x0" description="McASP1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
493     <bitfield id="VCP2_FW_ERROR" width="1" begin="10" end="10" resetval="0x0" description="VCP2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
494     <bitfield id="VCP1_FW_ERROR" width="1" begin="9" end="9" resetval="0x0" description="VCP1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
495     <bitfield id="PCIESS2_FW_ERROR" width="1" begin="8" end="8" resetval="0x0" description="PCIeSS2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
496     <bitfield id="PCIESS1_FW_ERROR" width="1" begin="7" end="7" resetval="0x0" description="PCIeSS1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
497     <bitfield id="IPU2_FW_ERROR" width="1" begin="6" end="6" resetval="0x0" description="IPU2 firewall. 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
498     <bitfield id="L4_PERIPH3_FW_ERROR" width="1" begin="5" end="5" resetval="0x0" description="L4 periph3 init firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
499     <bitfield id="L4_PERIPH2_FW_ERROR" width="1" begin="4" end="4" resetval="0x0" description="L4 periph2 init firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
500     <bitfield id="L3RAM3_FW_ERROR" width="1" begin="3" end="3" resetval="0x0" description="L3RAM3 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
501     <bitfield id="L3RAM2_FW_ERROR" width="1" begin="2" end="2" resetval="0x0" description="L3RAM2 target firewall. 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
502     <bitfield id="DSP2_FW_ERROR" width="1" begin="1" end="1" resetval="0x0" description="DSP2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
503     <bitfield id="DSP1_FW_ERROR" width="1" begin="0" end="0" resetval="0x0" description="DSP1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
504   </register>\r
505   <register id="CTRL_CORE_SEC_ERR_STATUS_DEBUG_2" acronym="CTRL_CORE_SEC_ERR_STATUS_DEBUG_2" offset="0x41C" width="32" description="Firewall Error Status debug Register 2">\r
506     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
507     <bitfield id="TC1_EDMA_DBGFW_ERROR" width="1" begin="26" end="26" resetval="0x0" description="EDMA TC1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
508     <bitfield id="RESERVED" width="3" begin="25" end="23" resetval="0x0" description="" range="" rwaccess="R"/>\r
509     <bitfield id="QSPI_DBGFW_ERROR" width="1" begin="22" end="22" resetval="0x0" description="QSPI debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
510     <bitfield id="RESERVED" width="4" begin="21" end="18" resetval="0x0" description="" range="" rwaccess="R"/>\r
511     <bitfield id="TPCC_EDMA_DBGFW_ERROR" width="1" begin="17" end="17" resetval="0x0" description="EDMA TPCC debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
512     <bitfield id="TC0_EDMA_DBGFW_ERROR" width="1" begin="16" end="16" resetval="0x0" description="EDMA TC0 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
513     <bitfield id="RESERVED" width="2" begin="15" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
514     <bitfield id="MCASP3_DBGFW_ERROR" width="1" begin="13" end="13" resetval="0x0" description="McASP3 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
515     <bitfield id="MCASP2_DBGFW_ERROR" width="1" begin="12" end="12" resetval="0x0" description="McASP2 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
516     <bitfield id="MCASP1_DBGFW_ERROR" width="1" begin="11" end="11" resetval="0x0" description="McASP1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
517     <bitfield id="VCP2_DBGFW_ERROR" width="1" begin="10" end="10" resetval="0x0" description="VCP2 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
518     <bitfield id="VCP1_DBGFW_ERROR" width="1" begin="9" end="9" resetval="0x0" description="VCP1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
519     <bitfield id="PCIESS2_DBGFW_ERROR" width="1" begin="8" end="8" resetval="0x0" description="PCIeSS2 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
520     <bitfield id="PCIESS1_DBGFW_ERROR" width="1" begin="7" end="7" resetval="0x0" description="PCIeSS1 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
521     <bitfield id="IPU2_DBGFW_ERROR" width="1" begin="6" end="6" resetval="0x0" description="IPU2 debug firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
522     <bitfield id="L4_PERIPH3_DBGFW_ERROR" width="1" begin="5" end="5" resetval="0x0" description="L4 periph3 init firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
523     <bitfield id="L4_PERIPH2_DBGFW_ERROR" width="1" begin="4" end="4" resetval="0x0" description="L4 periph2 init firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
524     <bitfield id="L3RAM3_DBGFW_ERROR" width="1" begin="3" end="3" resetval="0x0" description="L3RAM3 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
525     <bitfield id="L3RAM2_DBGFW_ERROR" width="1" begin="2" end="2" resetval="0x0" description="L3RAM2 target debug firewall. 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
526     <bitfield id="DSP2_DBGFW_ERROR" width="1" begin="1" end="1" resetval="0x0" description="DSP2 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
527     <bitfield id="DSP1_DBGFW_ERROR" width="1" begin="0" end="0" resetval="0x0" description="DSP1 firewall 0x0 = No error from firewall 0x1 = Error from firewall" range="" rwaccess="RW W1toClr"/>\r
528   </register>\r
529   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_1" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_1" offset="0x420" width="32" description="Register for priority settings for EMIF arbitration">\r
530     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
531     <bitfield id="MPU_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="MPU priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
532     <bitfield id="RESERVED" width="9" begin="27" end="19" resetval="0x88" description="" range="" rwaccess="R"/>\r
533     <bitfield id="DSP1_MDMA_EMIF_PRIORITY" width="3" begin="18" end="16" resetval="0x4" description="DSP1 MDMA priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
534     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
535     <bitfield id="DSP1_CFG_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="DSP1 CFG priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
536     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
537     <bitfield id="DSP1_EDMA_EMIF_PRIORITY" width="3" begin="10" end="8" resetval="0x4" description="DSP1 EDMA priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
538     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
539     <bitfield id="DSP2_EDMA_EMIF_PRIORITY" width="3" begin="6" end="4" resetval="0x4" description="DSP2 EDMA priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
540     <bitfield id="RESERVED" width="1" begin="3" end="3" resetval="0x0" description="" range="" rwaccess="R"/>\r
541     <bitfield id="DSP2_CFG_EMIF_PRIORITY" width="3" begin="2" end="0" resetval="0x4" description="DSP2 CFG priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
542   </register>\r
543   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_2" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_2" offset="0x424" width="32" description="Register for priority settings for EMIF arbitration">\r
544     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
545     <bitfield id="DSP2_MDMA_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="DSP2 MDMA priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
546     <bitfield id="RESERVED" width="1" begin="27" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
547     <bitfield id="IVA_ICONT1_EMIF_PRIORITY" width="3" begin="26" end="24" resetval="0x4" description="IVA ICONT1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
548     <bitfield id="RESERVED" width="5" begin="23" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
549     <bitfield id="EVE1_TC0_EMIF_PRIORITY" width="3" begin="18" end="16" resetval="0x4" description="EVE1 TC0 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
550     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
551     <bitfield id="EVE2_TC0_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="EVE2 TC0 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
552     <bitfield id="RESERVED" width="5" begin="11" end="7" resetval="0x8" description="" range="" rwaccess="R"/>\r
553     <bitfield id="EVE4_TC0_EMIF_PRIORITY" width="3" begin="6" end="4" resetval="0x4" description="[New DRA7xxP feature versus DRA75x/DRA74x] ISS_RT priority setting 0x0 = highest priority 0x7 = lowest prority" range="" rwaccess="RW"/>\r
554     <bitfield id="RESERVED" width="4" begin="3" end="0" resetval="0x4" description="" range="" rwaccess="R"/>\r
555   </register>\r
556   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_3" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_3" offset="0x428" width="32" description="Register for priority settings for EMIF arbitration">\r
557     <bitfield id="RESERVED" width="13" begin="31" end="19" resetval="0x888" description="" range="" rwaccess="R"/>\r
558     <bitfield id="IPU1_EMIF_PRIORITY" width="3" begin="18" end="16" resetval="0x4" description="IPU1 priority setting 0x0 = highest prioroty 0x7 = lowest priority" range="" rwaccess="RW"/>\r
559     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
560     <bitfield id="IPU2_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="IPU2 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
561     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
562     <bitfield id="DMA_SYSTEM_EMIF_PRIORITY" width="3" begin="10" end="8" resetval="0x4" description="DMA SYSTEM priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
563     <bitfield id="RESERVED" width="5" begin="7" end="3" resetval="0x8" description="" range="" rwaccess="R"/>\r
564     <bitfield id="EDMA_TC0_EMIF_PRIORITY" width="3" begin="2" end="0" resetval="0x4" description="EDMA TC0 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
565   </register>\r
566   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_4" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_4" offset="0x42C" width="32" description="Register for priority settings for EMIF arbitration">\r
567     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
568     <bitfield id="EDMA_TC1_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="EDMA TC1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
569     <bitfield id="RESERVED" width="1" begin="27" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
570     <bitfield id="DSS_EMIF_PRIORITY" width="3" begin="26" end="24" resetval="0x4" description="DSS priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
571     <bitfield id="RESERVED" width="1" begin="23" end="23" resetval="0x0" description="" range="" rwaccess="R"/>\r
572     <bitfield id="MLB_MMU1_EMIF_PRIORITY" width="3" begin="22" end="20" resetval="0x4" description="MLB, MMU1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
573     <bitfield id="RESERVED" width="1" begin="19" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
574     <bitfield id="PCIESS1_EMIF_PRIORITY" width="3" begin="18" end="16" resetval="0x4" description="PCIeSS1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
575     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
576     <bitfield id="PCIESS2_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="PCIeSS2 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
577     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
578     <bitfield id="VIP1_P1_P2_EMIF_PRIORITY" width="3" begin="10" end="8" resetval="0x4" description="VIP1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
579     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
580     <bitfield id="VIP2_P1_P2_EMIF_PRIORITY" width="3" begin="6" end="4" resetval="0x4" description="VIP2 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
581     <bitfield id="RESERVED" width="1" begin="3" end="3" resetval="0x0" description="" range="" rwaccess="R"/>\r
582     <bitfield id="VIP3_P1_P2_EMIF_PRIORITY" width="3" begin="2" end="0" resetval="0x4" description="VIP3 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
583   </register>\r
584   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_5" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_5" offset="0x430" width="32" description="Register for priority settings for EMIF arbitration">\r
585     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
586     <bitfield id="VPE_P1_P2_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="VPE priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
587     <bitfield id="RESERVED" width="1" begin="27" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
588     <bitfield id="MMC1_GPU_P1_EMIF_PRIORITY" width="3" begin="26" end="24" resetval="0x4" description="MMC1, GPU P1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
589     <bitfield id="RESERVED" width="1" begin="23" end="23" resetval="0x0" description="" range="" rwaccess="R"/>\r
590     <bitfield id="MMC2_GPU_P2_EMIF_PRIORITY" width="3" begin="22" end="20" resetval="0x4" description="MMC2, GPU P2 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
591     <bitfield id="RESERVED" width="1" begin="19" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
592     <bitfield id="BB2D_P1_P2_EMIF_PRIORITY" width="3" begin="18" end="16" resetval="0x4" description="BB2D priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
593     <bitfield id="RESERVED" width="1" begin="15" end="15" resetval="0x0" description="" range="" rwaccess="R"/>\r
594     <bitfield id="GMAC_SW_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="GMAC_SW priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
595     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
596     <bitfield id="USB1_EMIF_PRIORITY" width="3" begin="10" end="8" resetval="0x4" description="USB1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
597     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
598     <bitfield id="USB2_EMIF_PRIORITY" width="3" begin="6" end="4" resetval="0x4" description="USB2 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
599     <bitfield id="RESERVED" width="1" begin="3" end="3" resetval="0x0" description="" range="" rwaccess="R"/>\r
600     <bitfield id="USB3_EMIF_PRIORITY" width="3" begin="2" end="0" resetval="0x4" description="USB3 priority setting 0x0 = highest priority 0x7 = lowest priorty" range="" rwaccess="RW"/>\r
601   </register>\r
602   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_6" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_6" offset="0x434" width="32" description="Register for priority settings for EMIF arbitration">\r
603     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
604     <bitfield id="USB4_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="USB4 priority setting 0x0 = highest priority 0x7 = lowest prority" range="" rwaccess="RW"/>\r
605     <bitfield id="RESERVED" width="13" begin="27" end="15" resetval="0x888" description="" range="" rwaccess="R"/>\r
606     <bitfield id="SATA_EMIF_PRIORITY" width="3" begin="14" end="12" resetval="0x4" description="SATA priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
607     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
608     <bitfield id="EVE1_TC1_EMIF_PRIORITY" width="3" begin="10" end="8" resetval="0x4" description="EVE1 TC1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
609     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
610     <bitfield id="EVE2_TC1_EMIF_PRIORITY" width="3" begin="6" end="4" resetval="0x4" description="EVE2 TC1 priority setting 0x0 = highest priority 0x7 = lowest priority" range="" rwaccess="RW"/>\r
611     <bitfield id="RESERVED" width="1" begin="3" end="3" resetval="0x0" description="" range="" rwaccess="R"/>\r
612     <bitfield id="EVE3_TC1_EMIF_PRIORITY" width="3" begin="2" end="0" resetval="0x4" description="[New DRA7xxP feature versus DRA75x/DRA74x] ISS_NRT2 priority setting 0x0 = highest priority 0x7 = lowest prority" range="" rwaccess="RW"/>\r
613   </register>\r
614   <register id="CTRL_CORE_EMIF_INITIATOR_PRIORITY_7" acronym="CTRL_CORE_EMIF_INITIATOR_PRIORITY_7" offset="0x438" width="32" description="Register for priority settings for EMIF arbitration[New DRA7xxP feature versus DRA75x/DRA74x]">\r
615     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="" range="" rwaccess="R"/>\r
616     <bitfield id="EVE4_TC1_EMIF_PRIORITY" width="3" begin="30" end="28" resetval="0x4" description="ISS_NRT1 priority setting 0x0 = highest priority 0x7 = lowest prority" range="" rwaccess="RW"/>\r
617     <bitfield id="RESERVED" width="28" begin="27" end="0" resetval="0x4444444" description="" range="" rwaccess="R"/>\r
618   </register>\r
619   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_1" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_1" offset="0x43C" width="32" description="Register for pressure settings for L3 arbitration">\r
620     <bitfield id="RESERVED" width="4" begin="31" end="28" resetval="0x0" description="" range="" rwaccess="R"/>\r
621     <bitfield id="MPU_L3_PRESSURE" width="2" begin="27" end="26" resetval="0x0" description="MPU pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
622     <bitfield id="RESERVED" width="7" begin="25" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
623     <bitfield id="DSP1_CFG_L3_PRESSURE" width="2" begin="18" end="17" resetval="0x0" description="DSP1 CFG pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
624     <bitfield id="RESERVED" width="6" begin="16" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
625     <bitfield id="DSP2_CFG_L3_PRESSURE" width="2" begin="10" end="9" resetval="0x0" description="DSP2 CFG pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
626     <bitfield id="RESERVED" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
627   </register>\r
628   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_2" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_2" offset="0x440" width="32" description="Register for pressure settings for L3 arbitration">\r
629     <bitfield id="RESERVED" width="18" begin="31" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
630     <bitfield id="IPU1_L3_PRESSURE" width="2" begin="13" end="12" resetval="0x0" description="IPU1 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
631     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
632     <bitfield id="IPU2_L3_PRESSURE" width="2" begin="10" end="9" resetval="0x0" description="IPU2 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
633     <bitfield id="RESERVED" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
634   </register>\r
635   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_4" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_4" offset="0x448" width="32" description="Register for pressure settings for L3 arbitration">\r
636     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
637     <bitfield id="GPU_P1_L3_PRESSURE" width="2" begin="24" end="23" resetval="0x0" description="GPU P1 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
638     <bitfield id="RESERVED" width="1" begin="22" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
639     <bitfield id="GPU_P2_L3_PRESSURE" width="2" begin="21" end="20" resetval="0x0" description="GPU P2 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
640     <bitfield id="RESERVED" width="20" begin="19" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
641   </register>\r
642   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_5" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_5" offset="0x44C" width="32" description="Register for pressure settings for L3 arbitration">\r
643     <bitfield id="RESERVED" width="27" begin="31" end="5" resetval="0x0" description="" range="" rwaccess="R"/>\r
644     <bitfield id="SATA_L3_PRESSURE" width="2" begin="4" end="3" resetval="0x0" description="SATA pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
645     <bitfield id="RESERVED" width="1" begin="2" end="2" resetval="0x0" description="" range="" rwaccess="R"/>\r
646     <bitfield id="MMC1_L3_PRESSURE" width="2" begin="1" end="0" resetval="0x0" description="MMC1 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
647   </register>\r
648   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_6" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_6" offset="0x450" width="32" description="Register for pressure settings for L3 arbitration">\r
649     <bitfield id="RESERVED" width="13" begin="31" end="19" resetval="0x0" description="" range="" rwaccess="R"/>\r
650     <bitfield id="MMC2_L3_PRESSURE" width="2" begin="18" end="17" resetval="0x0" description="MMC2 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
651     <bitfield id="USB1_L3_PRESSURE" width="2" begin="16" end="15" resetval="0x0" description="USB1 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
652     <bitfield id="RESERVED" width="1" begin="14" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
653     <bitfield id="USB2_L3_PRESSURE" width="2" begin="13" end="12" resetval="0x0" description="USB2 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
654     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
655     <bitfield id="USB3_L3_PRESSURE" width="2" begin="10" end="9" resetval="0x0" description="USB3 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
656     <bitfield id="RESERVED" width="1" begin="8" end="8" resetval="0x0" description="" range="" rwaccess="R"/>\r
657     <bitfield id="USB4_L3_PRESSURE" width="2" begin="7" end="6" resetval="0x0" description="USB4 pressure setting 0x0 = lowest 0x3 = highest" range="" rwaccess="RW"/>\r
658     <bitfield id="RESERVED" width="6" begin="5" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
659   </register>\r
660   <register id="CTRL_CORE_L3_INITIATOR_PRESSURE_7" acronym="CTRL_CORE_L3_INITIATOR_PRESSURE_7" offset="0x454" width="32" description="ISS clocking control register.[New DRA7xxP feature versus DRA75x/DRA74x]">\r
661     <bitfield id="ISS_CORE_CLK_HSDIV_CHANGE_ACK" width="1" begin="31" end="31" resetval="0x0" description="Acknowledge flag which indicates that the on-the-fly change of H21 divider of DPLL_CORE is done. This bit changes its state (0 to 1 or 1 to 0) on each on-the-fly change of H21." range="" rwaccess="R"/>\r
662     <bitfield id="ISS_CORE_CLK_HSDIV_EN_ACK" width="1" begin="30" end="30" resetval="0x0" description="Indicates whether CLKOUTX2_H21 of DPLL_CORE is enabled or not. 0x0: CLKOUTX2_H21 is disabled 0x1: CLKOUTX2_H21 is enabled" range="" rwaccess="R"/>\r
663     <bitfield id="ISS_CORE_CLK_TENABLEDIV_SEL" width="1" begin="29" end="29" resetval="0x0" description="TENABLEDIV control select for H21 of DPLL_CORE 0x0: Control from PRCM 0x1: Control from Control Module (bit [26] ISS_CORE_CLK_HSDIV_LATCH_EN)" range="" rwaccess="RW"/>\r
664     <bitfield id="RESERVED" width="1" begin="28" end="28" resetval="0x0" description="" range="" rwaccess="RW"/>\r
665     <bitfield id="ISS_CORE_CLK_HSDIV_EN" width="1" begin="27" end="27" resetval="0x0" description="Output clock (CLKOUTX2_H21) enable for H21 of DPLL_CORE 0x0: Output clock disabled 0x1: Output clock enabled" range="" rwaccess="RW"/>\r
666     <bitfield id="ISS_CORE_CLK_HSDIV_LATCH_EN" width="1" begin="26" end="26" resetval="0x0" description="To be toggled (LO-&amp;amp;gt;HI-&amp;amp;gt;LO) to latch ISS_CORE_CLK_HSDIV value in H21 of DPLL_CORE. This bit takes effect only when bit [29] ISS_CORE_CLK_TENABLEDIV_SEL is set to 0x1." range="" rwaccess="RW"/>\r
667     <bitfield id="ISS_CORE_CLK_HSDIV" width="6" begin="25" end="20" resetval="0x0" description="Divider value for H21 of DPLL_CORE" range="" rwaccess="RW"/>\r
668     <bitfield id="RESERVED" width="4" begin="19" end="16" resetval="0x0" description="" range="" rwaccess="RW"/>\r
669     <bitfield id="ISS_BRIDGE_MULTI_EN" width="1" begin="15" end="15" resetval="0x0" description="ISS config slave bridge multi-issue enable 0x0: Multi-issue is disabled 0x1: Multi-issue is enabled" range="" rwaccess="RW"/>\r
670     <bitfield id="RESERVED" width="9" begin="14" end="6" resetval="0x0" description="" range="" rwaccess="RW"/>\r
671     <bitfield id="ISS_DPLLPER_H14_EN" width="1" begin="5" end="5" resetval="0x0" description="Clock enable for DPLL_PER H14 0x0: Clock disabled 0x1: Clock enabled" range="" rwaccess="RW"/>\r
672     <bitfield id="ISS_DPLLDSP_CLKOUTHIF_EN" width="1" begin="4" end="4" resetval="0x0" description="Clock enable for DPLL_DSP CLKOUTHIF 0x0: Clock disabled 0x1: Clock enabled" range="" rwaccess="RW"/>\r
673     <bitfield id="RESERVED" width="2" begin="3" end="2" resetval="0x0" description="" range="" rwaccess="RW"/>\r
674     <bitfield id="ISS_CLK_MUX" width="2" begin="1" end="0" resetval="0x0" description="ISS clock selection 0x0: EVE3_GFCLK divided by 2 selected 0x1: Clock from CLKOUTHIF of DPLL_DSP selected 0x2: Clock from H14 of DPLL_PER selected 0x3: Clock from H21 of DPLL_CORE selected" range="" rwaccess="RW"/>\r
675   </register>\r
676   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_0" offset="0x458" width="32" description="Standard Fuse OPP VDD_iva [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
677     <bitfield id="STD_FUSE_OPP_VDD_IVA_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
678   </register>\r
679   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_1" offset="0x45C" width="32" description="Standard Fuse OPP VDD_iva [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
680     <bitfield id="STD_FUSE_OPP_VDD_IVA_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
681   </register>\r
682   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_2" offset="0x460" width="32" description="Standard Fuse OPP VDD_iva [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
683     <bitfield id="STD_FUSE_OPP_VDD_IVA_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
684   </register>\r
685   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_3" offset="0x464" width="32" description="Standard Fuse OPP VDD_iva [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
686     <bitfield id="STD_FUSE_OPP_VDD_IVA_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
687   </register>\r
688   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_IVA_4" offset="0x468" width="32" description="Standard Fuse OPP VDD_iva [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
689     <bitfield id="STD_FUSE_OPP_VDD_IVA_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
690   </register>\r
691   <register id="CTRL_CORE_LDOVBB_DSPEVE_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOVBB_DSPEVE_VOLTAGE_CTRL" offset="0x46C" width="32" description="DSPEVE Voltage Body Bias LDO Control register">\r
692     <bitfield id="RESERVED" width="21" begin="31" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
693     <bitfield id="LDOVBBDSPEVE_FBB_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Forward Body Bias voltage value 0x0 = efuse value is used 0x1 = override value is used" range="" rwaccess="RW"/>\r
694     <bitfield id="LDOVBBDSPEVE_FBB_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Forward Body Bias voltage value" range="" rwaccess="R"/>\r
695     <bitfield id="LDOVBBDSPEVE_FBB_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Forward Body Bias voltage. If ABB is used, depending on the OPP this bit field should be loaded with a value read from one of the CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_x[24:20] VSETABB bit fields. This value applies if LDOVBBDSPEVE_FBB_MUX_CTRL is set to 0x1." range="" rwaccess="RW"/>\r
696   </register>\r
697   <register id="CTRL_CORE_LDOVBB_IVA_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOVBB_IVA_VOLTAGE_CTRL" offset="0x470" width="32" description="IVA Voltage Body Bias LDO Control register">\r
698     <bitfield id="RESERVED" width="21" begin="31" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
699     <bitfield id="LDOVBBIVA_FBB_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Forward Body Bias voltage value 0x0 = efuse value is used 0x1 = override value is used" range="" rwaccess="RW"/>\r
700     <bitfield id="LDOVBBIVA_FBB_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Forward Body Bias voltage value" range="" rwaccess="R"/>\r
701     <bitfield id="LDOVBBIVA_FBB_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Forward Body Bias voltage. If ABB is used, depending on the OPP this bit field should be loaded with a value read from one of the CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_x[24:20] VSETABB bit fields. This value applies if LDOVBBIVA_FBB_MUX_CTRL is set to 0x1." range="" rwaccess="RW"/>\r
702   </register>\r
703   <register id="CTRL_CORE_CUST_FUSE_UID_0" acronym="CTRL_CORE_CUST_FUSE_UID_0" offset="0x4E8" width="32" description="Customer Fuse keys. UID [031:000] (16 bits upper Redundant field) [FIELD OVERFLOW]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
704     <bitfield id="CUST_FUSE_UID_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
705   </register>\r
706   <register id="CTRL_CORE_CUST_FUSE_UID_1" acronym="CTRL_CORE_CUST_FUSE_UID_1" offset="0x4EC" width="32" description="Customer Fuse keys. UID [063:032] (16 bits upper Redundant field) [FIELD F]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
707     <bitfield id="CUST_FUSE_UID_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
708   </register>\r
709   <register id="CTRL_CORE_CUST_FUSE_UID_2" acronym="CTRL_CORE_CUST_FUSE_UID_2" offset="0x4F0" width="32" description="Customer Fuse keys. UID [095:064] (16 bits upper Redundant field) [FIELD E]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
710     <bitfield id="CUST_FUSE_UID_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
711   </register>\r
712   <register id="CTRL_CORE_CUST_FUSE_UID_3" acronym="CTRL_CORE_CUST_FUSE_UID_3" offset="0x4F4" width="32" description="Customer Fuse keys. UID [127:096] (16 bits upper Redundant field) [FIELD D]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
713     <bitfield id="CUST_FUSE_UID_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
714   </register>\r
715   <register id="CTRL_CORE_CUST_FUSE_UID_4" acronym="CTRL_CORE_CUST_FUSE_UID_4" offset="0x4F8" width="32" description="Customer Fuse keys. UID [159:127] (16 bits upper Redundant field) [FIELD C]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
716     <bitfield id="CUST_FUSE_UID_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
717   </register>\r
718   <register id="CTRL_CORE_CUST_FUSE_UID_5" acronym="CTRL_CORE_CUST_FUSE_UID_5" offset="0x4FC" width="32" description="Customer Fuse keys. UID [191:160] (16 bits upper Redundant field) [FIELD B]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
719     <bitfield id="CUST_FUSE_UID_5" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
720   </register>\r
721   <register id="CTRL_CORE_CUST_FUSE_UID_6" acronym="CTRL_CORE_CUST_FUSE_UID_6" offset="0x500" width="32" description="Customer Fuse keys. UID [223:192] (16 bits upper Redundant field) [FIELD A]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
722     <bitfield id="CUST_FUSE_UID_6" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
723   </register>\r
724   <register id="CTRL_CORE_CUST_FUSE_PCIE_ID_0" acronym="CTRL_CORE_CUST_FUSE_PCIE_ID_0" offset="0x508" width="32" description="Customer Fuse keys. PCIe ID [031:000] (16 bits upper Redundant field) [FIELD OVERFLOW]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
725     <bitfield id="CUST_FUSE_PCIE_ID_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
726   </register>\r
727   <register id="CTRL_CORE_CUST_FUSE_USB_ID_0" acronym="CTRL_CORE_CUST_FUSE_USB_ID_0" offset="0x510" width="32" description="Customer Fuse keys. USB ID [031:000] (16 bits upper Redundant field) [FIELD OVERFLOW]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
728     <bitfield id="CUST_FUSE_USB_ID_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
729   </register>\r
730   <register id="CTRL_CORE_MAC_ID_SW_0" acronym="CTRL_CORE_MAC_ID_SW_0" offset="0x514" width="32" description="Standard Fuse keys, MAC ID_1 [63:32].">\r
731     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
732     <bitfield id="STD_FUSE_MAC_ID_SW_0" width="25" begin="24" end="0" resetval="0x0" description="This bit field contains the last three octets (NIC specific) of the MAC address of the GMAC_SW port 0. Bits [23:16] contain the 4th octet of the MAC address. Bits [15:8] contain the 5th octet of the MAC address. Bits [7:0] contain the last (6th) octet of the MAC address." range="" rwaccess="R"/>\r
733   </register>\r
734   <register id="CTRL_CORE_MAC_ID_SW_1" acronym="CTRL_CORE_MAC_ID_SW_1" offset="0x518" width="32" description="Standard Fuse keys, MAC ID_1 [31:0].">\r
735     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
736     <bitfield id="STD_FUSE_MAC_ID_SW_1" width="25" begin="24" end="0" resetval="0x0" description="This bit field contains the first three octets (the OUI) of the MAC address of the GMAC_SW port 0. Bits [23:16] contain the first octet of the MAC address. Bits [15:8] contain the second octet of the MAC address. Bits [7:0] contain the third octet of the MAC address." range="" rwaccess="R"/>\r
737   </register>\r
738   <register id="CTRL_CORE_MAC_ID_SW_2" acronym="CTRL_CORE_MAC_ID_SW_2" offset="0x51C" width="32" description="Standard Fuse keys, MAC ID_2 [63:32].">\r
739     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
740     <bitfield id="STD_FUSE_MAC_ID_SW_2" width="25" begin="24" end="0" resetval="0x0" description="This bit field contains the last three octets (NIC specific) of the MAC address of the GMAC_SW port 1. Bits [23:16] contain the 4th octet of the MAC address. Bits [15:8] contain the 5th octet of the MAC address. Bits [7:0] contain the last (6th) octet of the MAC address." range="" rwaccess="R"/>\r
741   </register>\r
742   <register id="CTRL_CORE_MAC_ID_SW_3" acronym="CTRL_CORE_MAC_ID_SW_3" offset="0x520" width="32" description="Standard Fuse keys, MAC ID_2 [31:0].">\r
743     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
744     <bitfield id="STD_FUSE_MAC_ID_SW_3" width="25" begin="24" end="0" resetval="0x0" description="This bit field contains the first three octets (the OUI) of the MAC address of the GMAC_SW port 1. Bits [23:16] contain the first octet of the MAC address. Bits [15:8] contain the second octet of the MAC address. Bits [7:0] contain the third octet of the MAC address." range="" rwaccess="R"/>\r
745   </register>\r
746   <register id="CTRL_CORE_SMA_SW_1" acronym="CTRL_CORE_SMA_SW_1" offset="0x534" width="32" description="OCP Spare Register">\r
747     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
748     <bitfield id="RGMII2_ID_MODE_N" width="1" begin="26" end="26" resetval="0x0" description="Ethernet RGMII port 2 internal delay on transmit 0x0: Internal delay enabled 0x1: Internal delay disabled" range="" rwaccess="RW"/>\r
749     <bitfield id="RGMII1_ID_MODE_N" width="1" begin="25" end="25" resetval="0x0" description="Ethernet RGMII port 1 internal delay on transmit 0x0: Internal delay enabled 0x1: Internal delay disabled" range="" rwaccess="RW"/>\r
750     <bitfield id="DSS_CH2_ON_OFF" width="1" begin="24" end="24" resetval="0x0" description="DSS Channel 2 Pixel clock control On/Off 0x0: HSYNC and VSYNC are driven on opposite edges of pixel clock than pixel data 0x1: HSYNC and VSYNC are driven according to bit DSS_CH2_RF" range="" rwaccess="RW"/>\r
751     <bitfield id="DSS_CH1_ON_OFF" width="1" begin="23" end="23" resetval="0x0" description="DSS Channel 1 Pixel clock control On/Off 0x0: HSYNC and VSYNC are driven on opposite edges of pixel clock than pixel data 0x1: HSYNC and VSYNC are driven according to bit DSS_CH1_RF" range="" rwaccess="RW"/>\r
752     <bitfield id="DSS_CH0_ON_OFF" width="1" begin="22" end="22" resetval="0x0" description="DSS Channel 0 Pixel clock control On/Off 0x0: HSYNC and VSYNC are driven on opposite edges of pixel clock than pixel data 0x1: HSYNC and VSYNC are driven according to bit DSS_CH0_RF" range="" rwaccess="RW"/>\r
753     <bitfield id="DSS_CH2_IPC" width="1" begin="21" end="21" resetval="0x0" description="DSS Channel 2 IPC control 0x0: Data is driven on the LCD data lines on the rising edge of the pixel clock 0x1: Data is driven on the LCD data lines on the falling edge of the pixel clock" range="" rwaccess="RW"/>\r
754     <bitfield id="DSS_CH1_IPC" width="1" begin="20" end="20" resetval="0x0" description="DSS Channel 1 IPC control 0x0: Data is driven on the LCD data lines on the rising edge of the pixel clock 0x1: Data is driven on the LCD data lines on the falling edge of the pixel clock" range="" rwaccess="RW"/>\r
755     <bitfield id="DSS_CH0_IPC" width="1" begin="19" end="19" resetval="0x0" description="DSS Channel 0 IPC control 0x0: Data is driven on the LCD data lines on the rising edge of the pixel clock 0x1: Data is driven on the LCD data lines on the falling edge of the pixel clock" range="" rwaccess="RW"/>\r
756     <bitfield id="DSS_CH2_RF" width="1" begin="18" end="18" resetval="0x0" description="DSS Channel 2 Rise/Fall control 0x0: HSYNC and VSYNC are driven on falling edge of pixel clock (if bit DSS_CH2_ON_OFF set to 1) 0x1: HSYNC and VSYNC are driven on rising edge of pixel clock (if bit DSS_CH2_ON_OFF set to 1)" range="" rwaccess="RW"/>\r
757     <bitfield id="DSS_CH1_RF" width="1" begin="17" end="17" resetval="0x0" description="DSS Channel 1 Rise/Fall control 0x0: HSYNC and VSYNC are driven on falling edge of pixel clock (if bit DSS_CH1_ON_OFF set to 1) 0x1: HSYNC and VSYNC are driven on rising edge of pixel clock (if bit DSS_CH1_ON_OFF set to 1)" range="" rwaccess="RW"/>\r
758     <bitfield id="DSS_CH0_RF" width="1" begin="16" end="16" resetval="0x0" description="DSS Channel 0 Rise/Fall control 0x0: HSYNC and VSYNC are driven on falling edge of pixel clock (if bit DSS_CH0_ON_OFF set to 1) 0x1: HSYNC and VSYNC are driven on rising edge of pixel clock (if bit DSS_CH0_ON_OFF set to 1)" range="" rwaccess="RW"/>\r
759     <bitfield id="RESERVED" width="5" begin="15" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
760     <bitfield id="VIP3_CLK_INV_PORT_1A" width="1" begin="10" end="10" resetval="0x0" description="VIP3 Slice 1 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
761     <bitfield id="VIP3_CLK_INV_PORT_2A" width="1" begin="9" end="9" resetval="0x0" description="VIP3 Slice 0 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
762     <bitfield id="VPE_CLK_DIV_BY_2_EN" width="1" begin="8" end="8" resetval="0x0" description="Selects alternative clock source for VPE. 0x0: Default clock source from DPLL_CORE is selected 0x1: Alternative clock source from DPLL_VIDEO1 is selected" range="" rwaccess="RW"/>\r
763     <bitfield id="VIP2_CLK_INV_PORT_2B" width="1" begin="7" end="7" resetval="0x0" description="VIP2 Slice 1 Clock inversion for Port B enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
764     <bitfield id="VIP2_CLK_INV_PORT_1B" width="1" begin="6" end="6" resetval="0x0" description="VIP2 Slice 0 Clock inversion for Port B enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
765     <bitfield id="VIP2_CLK_INV_PORT_2A" width="1" begin="5" end="5" resetval="0x0" description="VIP2 Slice 1 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
766     <bitfield id="VIP2_CLK_INV_PORT_1A" width="1" begin="4" end="4" resetval="0x0" description="VIP2 Slice 0 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
767     <bitfield id="VIP1_CLK_INV_PORT_2B" width="1" begin="3" end="3" resetval="0x0" description="VIP1 Slice 1 Clock inversion for Port B enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
768     <bitfield id="VIP1_CLK_INV_PORT_1B" width="1" begin="2" end="2" resetval="0x0" description="VIP1 Slice 0 Clock inversion for Port B enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
769     <bitfield id="VIP1_CLK_INV_PORT_2A" width="1" begin="1" end="1" resetval="0x0" description="VIP1 Slice 1 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
770     <bitfield id="VIP1_CLK_INV_PORT_1A" width="1" begin="0" end="0" resetval="0x0" description="VIP1 Slice 0 Clock inversion for Port A enable 0x0: clock inversion is disabled 0x1: clock inversion is enabled" range="" rwaccess="RW"/>\r
771   </register>\r
772   <register id="CTRL_CORE_DSS_PLL_CONTROL" acronym="CTRL_CORE_DSS_PLL_CONTROL" offset="0x538" width="32" description="DSS PLLs Mux control register">\r
773     <bitfield id="ALTCLK2_SEL" width="3" begin="31" end="29" resetval="0x0" description="Alternative clock selection for DSI1_B_CLK1, DSI1_C_CLK1 or both based on fields DSI1_B_CLK1_ALTCLK2_SEL and DSI1_C_CLK1_ALTCLK12_SEL. 0x0: wakeup0 pin 0x1: wakeup1 pin 0x2: vin1a_clk pin 0x3: vin1b_clk pin 0x4: DPLL_PCIE_REF 0x5: Reserved 0x6: DPLL_SATA 0x7: Reserved" range="" rwaccess="RW"/>\r
774     <bitfield id="ALTCLK1_SEL" width="3" begin="28" end="26" resetval="0x0" description="Alternative clock selection for DSI1_A_CLK1, DSI1_C_CLK1 or both based on fields DSI1_A_CLK1_ALTCLK1_SEL and DSI1_C_CLK1_ALTCLK12_SEL. 0x0: wakeup0 pin 0x1: wakeup1 pin 0x2: vin1a_clk pin 0x3: vin1b_clk pin 0x4: DPLL_PCIE_REF 0x5: Reserved 0x6: DPLL_SATA 0x7: Reserved" range="" rwaccess="RW"/>\r
775     <bitfield id="DSI1_C_CLK1_ALTCLK12_SEL" width="2" begin="25" end="24" resetval="0x0" description="DSI1_C_CLK1 alternative clock selection 0x0: Clock selection based on DSI1_C_CLK1_SELECTION 0x1: Clock selection based on ALTCLK1_SEL 0x2: Clock selection based on ALTCLK2_SEL 0x3: Reserved" range="" rwaccess="RW"/>\r
776     <bitfield id="DSI1_B_CLK1_ALTCLK2_SEL" width="1" begin="23" end="23" resetval="0x0" description="DSI1_B_CLK1 alternative clock selection 0x0: Clock selection based on DSI1_B_CLK1_SELECTION 0x1: Clock selection based on ALTCLK2_SEL" range="" rwaccess="RW"/>\r
777     <bitfield id="DSI1_A_CLK1_ALTCLK1_SEL" width="1" begin="22" end="22" resetval="0x0" description="DSI1_A_CLK1 alternative clock selection 0x0: Clock selection based on DSI1_A_CLK1_SELECTION 0x1: Clock selection based on ALTCLK1_SEL" range="" rwaccess="RW"/>\r
778     <bitfield id="RESERVED" width="3" begin="21" end="19" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
779     <bitfield id="PLL_HDMI_LOOPBW_INCR_DECRZ" width="1" begin="18" end="18" resetval="0x0" description="0x0: Decrease DPLL_HDMI loop bandwidth 0x1: Increase DPLL_HDMI loop bandwidth" range="" rwaccess="RW"/>\r
780     <bitfield id="PLL_HDMI_LOOPBW" width="2" begin="17" end="16" resetval="0x0" description="DPLL_HDMI loop bandwidth mode If PLL_HDMI_LOOPBW_INCR_DECRZ = 0x0: 0x0: 1x Mode (Loop BW is REF_CLK/50) 0x1: 0.5x Mode (Loop BW is REF_CLK/100) 0x2: 0.25x Mode (Loop BW is REF_CLK/200) 0x3: 0.125x Mode (Loop BW is REF_CLK/400) If PLL_HDMI_LOOPBW_INCR_DECRZ = 0x1: 0x0: 1x Mode (Loop BW is REF_CLK/50) 0x1: 2x Mode (Loop BW is REF_CLK/25) 0x2: Reserved 0x3: Reserved" range="" rwaccess="RW"/>\r
781     <bitfield id="PLL_VIDEO2_LOOPBW" width="2" begin="15" end="14" resetval="0x0" description="DPLL_VIDEO2 loop bandwidth mode 0x0: 1x Mode (Loop BW is REF_CLK/50) 0x1: 0.5x Mode (Loop BW is REF_CLK/100) 0x2: 0.25x Mode (Loop BW is REF_CLK/200) 0x3: 0.125x Mode (Loop BW is REF_CLK/400)" range="" rwaccess="RW"/>\r
782     <bitfield id="PLL_VIDEO1_LOOPBW" width="2" begin="13" end="12" resetval="0x0" description="DPLL_VIDEO1 loop bandwidth mode 0x0: 1x Mode (Loop BW is REF_CLK/50) 0x1: 0.5x Mode (Loop BW is REF_CLK/100) 0x2: 0.25x Mode (Loop BW is REF_CLK/200) 0x3: 0.125x Mode (Loop BW is REF_CLK/400)" range="" rwaccess="RW"/>\r
783     <bitfield id="RESERVED" width="1" begin="11" end="11" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
784     <bitfield id="SDVENC_CLK_SELECTION" width="2" begin="10" end="9" resetval="0x1" description="SDVENC_CLK mux configuration 0x0: HDMI_CLK 0x1: DPLL_VIDEO1_HSDIVIDER_clkout3" range="" rwaccess="RW"/>\r
785     <bitfield id="DSI1_C_CLK1_SELECTION" width="2" begin="8" end="7" resetval="0x1" description="DSI1_C_CLK1 mux configuration 0x0: DPLL_VIDEO2 0x1: DPLL_VIDEO1 0x2: DPLL_HDMI" range="" rwaccess="RW"/>\r
786     <bitfield id="DSI1_B_CLK1_SELECTION" width="2" begin="6" end="5" resetval="0x1" description="DSI1_B_CLK1 mux configuration 0x0: DPLL_VIDEO1 0x1: DPLL_VIDEO2 0x2: DPLL_HDMI 0x3: DPLL_ABE" range="" rwaccess="RW"/>\r
787     <bitfield id="DSI1_A_CLK1_SELECTION" width="2" begin="4" end="3" resetval="0x1" description="DSI1_A_CLK1 mux configuration 0x0: DPLL_VIDEO1 0x1: DPLL_HDMI" range="" rwaccess="RW"/>\r
788     <bitfield id="PLL_HDMI_DSS_CONTROL_DISABLE" width="1" begin="2" end="2" resetval="0x1" description="HDMI PLL disable 0x0: PLL enabled 0x1: PLL disabled" range="" rwaccess="RW"/>\r
789     <bitfield id="PLL_VIDEO2_DSS_CONTROL_DISABLE" width="1" begin="1" end="1" resetval="0x1" description="VIDEO2 PLL disable 0x0: PLL enabled 0x1: PLL disabled" range="" rwaccess="RW"/>\r
790     <bitfield id="PLL_VIDEO1_DSS_CONTROL_DISABLE" width="1" begin="0" end="0" resetval="0x1" description="VIDEO1 PLL disable 0x0: PLL enabled 0x1: PLL disabled" range="" rwaccess="RW"/>\r
791   </register>\r
792   <register id="CTRL_CORE_MMR_LOCK_1" acronym="CTRL_CORE_MMR_LOCK_1" offset="0x540" width="32" description="Register to lock memory region starting at address offset 0x0000 0100 and ending at address offset 0x0000 079F">\r
793     <bitfield id="MMR_LOCK_1" width="32" begin="31" end="0" resetval="0x1A1C8144" description="Lock value for region 0x0000 0100 to 0x0000 079F 0x1A1C8144 = lock value 0x2FF1AC2B = unlock value" range="" rwaccess="RW"/>\r
794   </register>\r
795   <register id="CTRL_CORE_MMR_LOCK_2" acronym="CTRL_CORE_MMR_LOCK_2" offset="0x544" width="32" description="Register to lock memory region starting at address offset 0x0000 07A0 and ending at address offset 0x0000 0D9F">\r
796     <bitfield id="MMR_LOCK_2" width="32" begin="31" end="0" resetval="0xFDF45530" description="Lock value for region 0x0000 07A0 to 0x0000 0D9F 0xFDF45530 = lock value 0xF757FDC0 = unlock value" range="" rwaccess="RW"/>\r
797   </register>\r
798   <register id="CTRL_CORE_MMR_LOCK_3" acronym="CTRL_CORE_MMR_LOCK_3" offset="0x548" width="32" description="Register to lock memory region starting at address offset 0x0000 0DA0 and ending at address offset 0x0000 0FFF">\r
799     <bitfield id="MMR_LOCK_3" width="32" begin="31" end="0" resetval="0x1AE6E320" description="Lock value for region 0x0000 0DA0 to 0x0000 0FFF 0x1AE6E320 = lock value 0xE2BC3A6D = unlock value" range="" rwaccess="RW"/>\r
800   </register>\r
801   <register id="CTRL_CORE_MMR_LOCK_4" acronym="CTRL_CORE_MMR_LOCK_4" offset="0x54C" width="32" description="Register to lock memory region starting at address offset 0x0000 1000 and ending at address offset 0x0000 13FF">\r
802     <bitfield id="MMR_LOCK_4" width="32" begin="31" end="0" resetval="0x2FFA927C" description="Lock value for region 0x0000 1000 to 0x0000 13FF 0x2FFA927C = lock value 0x1EBF131D = unlock value" range="" rwaccess="RW"/>\r
803   </register>\r
804   <register id="CTRL_CORE_MMR_LOCK_5" acronym="CTRL_CORE_MMR_LOCK_5" offset="0x550" width="32" description="Register to lock memory region starting at address offset 0x0000 1400 and ending at address offset 0x0000 1FFF">\r
805     <bitfield id="MMR_LOCK_5" width="32" begin="31" end="0" resetval="0x143F832C" description="Lock value for region 0x0000 1400 to 0x0000 1FFF 0x143F832C = lock value 0x6F361E05 = unlock value" range="" rwaccess="RW"/>\r
806   </register>\r
807   <register id="CTRL_CORE_CONTROL_IO_1" acronym="CTRL_CORE_CONTROL_IO_1" offset="0x554" width="32" description="Register to configure some IP level signals">\r
808     <bitfield id="RESERVED" width="11" begin="31" end="21" resetval="0x0" description="" range="" rwaccess="R"/>\r
809     <bitfield id="MMU2_DISABLE" width="1" begin="20" end="20" resetval="0x0" description="MMU2 DISABLE setting" range="" rwaccess="RW"/>\r
810     <bitfield id="RESERVED" width="3" begin="19" end="17" resetval="0x0" description="" range="" rwaccess="R"/>\r
811     <bitfield id="MMU1_DISABLE" width="1" begin="16" end="16" resetval="0x0" description="MMU1 DISABLE setting" range="" rwaccess="RW"/>\r
812     <bitfield id="RESERVED" width="2" begin="15" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
813     <bitfield id="TC1_DEFAULT_BURST_SIZE" width="2" begin="13" end="12" resetval="0x3" description="EDMA TC1 Default Burst Size (DBS) setting 0x0: 16 byte burst 0x1: 32 byte burst 0x2: 64 byte burst 0x3: 128 byte burst" range="" rwaccess="RW"/>\r
814     <bitfield id="RESERVED" width="2" begin="11" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
815     <bitfield id="TC0_DEFAULT_BURST_SIZE" width="2" begin="9" end="8" resetval="0x3" description="EDMA TC0 Default Burst Size (DBS) setting 0x0: 16 byte burst 0x1: 32 byte burst 0x2: 64 byte burst 0x3: 128 byte burst" range="" rwaccess="RW"/>\r
816     <bitfield id="RESERVED" width="2" begin="7" end="6" resetval="0x0" description="" range="" rwaccess="R"/>\r
817     <bitfield id="GMII2_SEL" width="2" begin="5" end="4" resetval="0x0" description="GMII2 selection setting 0x0: GMII/MII 0x1: RMII 0x2: RGMII 0x3: Reserved" range="" rwaccess="RW"/>\r
818     <bitfield id="RESERVED" width="2" begin="3" end="2" resetval="0x0" description="" range="" rwaccess="R"/>\r
819     <bitfield id="GMII1_SEL" width="2" begin="1" end="0" resetval="0x0" description="GMII1 selection setting 0x0: GMII/MII 0x1: RMII 0x2: RGMII 0x3: Reserved" range="" rwaccess="RW"/>\r
820   </register>\r
821   <register id="CTRL_CORE_CONTROL_IO_2" acronym="CTRL_CORE_CONTROL_IO_2" offset="0x558" width="32" description="Register to configure some IP level signals">\r
822     <bitfield id="RESERVED" width="8" begin="31" end="24" resetval="0x0" description="" range="" rwaccess="R"/>\r
823     <bitfield id="GMAC_RESET_ISOLATION_ENABLE" width="1" begin="23" end="23" resetval="0x0" description="Reset isolation enable setting 0x0 = Reset is not isolated 0x1 = Reset is isolated" range="" rwaccess="RW"/>\r
824     <bitfield id="PWMSS3_TBCLKEN" width="1" begin="22" end="22" resetval="0x0" description="PWMSS3 CLOCK ENABLE setting" range="" rwaccess="RW"/>\r
825     <bitfield id="PWMSS2_TBCLKEN" width="1" begin="21" end="21" resetval="0x0" description="PWMSS2 CLOCK ENABLE setting" range="" rwaccess="RW"/>\r
826     <bitfield id="PWMSS1_TBCLKEN" width="1" begin="20" end="20" resetval="0x0" description="PWMSS1 CLOCK ENABLE setting" range="" rwaccess="RW"/>\r
827     <bitfield id="RESERVED" width="6" begin="19" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
828     <bitfield id="PCIE_1LANE_2LANE_SELECTION" width="1" begin="13" end="13" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
829     <bitfield id="RESERVED" width="2" begin="12" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
830     <bitfield id="QSPI_MEMMAPPED_CS" width="3" begin="10" end="8" resetval="0x0" description="QSPI CS MAPPING setting. 0x0: The QSPI configuration registers are accessed 0x1: An external device connected to CS0 is accessed 0x2: An external device connected to CS1 is accessed 0x3: An external device connected to CS2 is accessed 0x4-0x7: An external device connected to CS3 is accessed" range="" rwaccess="RW"/>\r
831     <bitfield id="RESERVED" width="2" begin="7" end="6" resetval="0x0" description="" range="" rwaccess="R"/>\r
832     <bitfield id="DCAN2_RAMINIT_START" width="1" begin="5" end="5" resetval="0x0" description="DCAN2 RAM INIT START setting To initialize DCAN2 RAM, the bit should be set to 0x1. It is not auto cleared by hardware. Note: If DCAN RAMINIT sequence needs to be redone, this bit should be first cleared and then set again." range="" rwaccess="RW"/>\r
833     <bitfield id="DSS_DESHDCP_DISABLE" width="1" begin="4" end="4" resetval="0x0" description="DSS DESHDCP DISABLE setting" range="" rwaccess="RW"/>\r
834     <bitfield id="DCAN1_RAMINIT_START" width="1" begin="3" end="3" resetval="0x0" description="DCAN1 RAM INIT START setting To initialize DCAN1 RAM, the bit should be set to 0x1. It is not auto cleared by hardware. Note: If DCAN RAMINIT sequence needs to be redone, this bit should be first cleared and then set again." range="" rwaccess="RW"/>\r
835     <bitfield id="DCAN2_RAMINIT_DONE" width="1" begin="2" end="2" resetval="0x0" description="DCAN2 RAM INIT DONE status" range="" rwaccess="RW"/>\r
836     <bitfield id="DCAN1_RAMINIT_DONE" width="1" begin="1" end="1" resetval="0x0" description="DCAN1 RAM INIT DONE status" range="" rwaccess="RW"/>\r
837     <bitfield id="DSS_DESHDCP_CLKEN" width="1" begin="0" end="0" resetval="0x0" description="DSS DESHDCP CLOCK ENABLE setting" range="" rwaccess="RW"/>\r
838   </register>\r
839   <register id="CTRL_CORE_CONTROL_DSP1_RST_VECT" acronym="CTRL_CORE_CONTROL_DSP1_RST_VECT" offset="0x55C" width="32" description="Register for storing DSP1 reset vector">\r
840     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
841     <bitfield id="DSP1_NUM_MM" width="3" begin="26" end="24" resetval="0x0" description="Number of DSP instances in the SoC 0x1 = 1 0x2 = 2" range="" rwaccess="RW"/>\r
842     <bitfield id="RESERVED" width="2" begin="23" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
843     <bitfield id="DSP1_RST_VECT" width="22" begin="21" end="0" resetval="0x0" description="DSP1 reset vector address" range="" rwaccess="RW"/>\r
844   </register>\r
845   <register id="CTRL_CORE_CONTROL_DSP2_RST_VECT" acronym="CTRL_CORE_CONTROL_DSP2_RST_VECT" offset="0x560" width="32" description="Register for storing DSP2 reset vector">\r
846     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
847     <bitfield id="DSP2_NUM_MM" width="3" begin="26" end="24" resetval="0x0" description="Number of DSP instances in the SoC 0x1 = 1 0x2 = 2" range="" rwaccess="RW"/>\r
848     <bitfield id="RESERVED" width="2" begin="23" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
849     <bitfield id="DSP2_RST_VECT" width="22" begin="21" end="0" resetval="0x0" description="DSP2 reset vector address" range="" rwaccess="RW"/>\r
850   </register>\r
851   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_DSPEVE" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_DSPEVE" offset="0x564" width="32" description="Trim values for DSPEVE associated bandgap. Contains TI Internal information, not intended for application use.">\r
852     <bitfield id="RESERVED" width="16" begin="31" end="16" resetval="0x0" description="" range="" rwaccess="R"/>\r
853     <bitfield id="STD_FUSE_OPP_BGAP_DSPEVE_0" width="8" begin="15" end="8" resetval="0x0" description="Trim values for DSPEVE associated bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
854     <bitfield id="STD_FUSE_OPP_BGAP_DSPEVE_1" width="8" begin="7" end="0" resetval="0x0" description="Trim values for DSPEVE associated bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
855   </register>\r
856   <register id="CTRL_CORE_STD_FUSE_OPP_BGAP_IVA" acronym="CTRL_CORE_STD_FUSE_OPP_BGAP_IVA" offset="0x568" width="32" description="Trim values for IVA associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use.">\r
857     <bitfield id="STD_FUSE_OPP_BGAP_IVA_0" width="8" begin="31" end="24" resetval="0x0" description="Trim values for IVA associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
858     <bitfield id="STD_FUSE_OPP_BGAP_IVA_1" width="8" begin="23" end="16" resetval="0x0" description="Trim values for IVA associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
859     <bitfield id="STD_FUSE_OPP_BGAP_IVA_2" width="8" begin="15" end="8" resetval="0x0" description="Trim values for IVA associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
860     <bitfield id="STD_FUSE_OPP_BGAP_IVA_3" width="8" begin="7" end="0" resetval="0x0" description="Trim values for IVA associated temperature sensor and bandgap. Contains TI Internal information, not intended for application use." range="" rwaccess="R"/>\r
861   </register>\r
862   <register id="CTRL_CORE_LDOSRAM_DSPEVE_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOSRAM_DSPEVE_VOLTAGE_CTRL" offset="0x56C" width="32" description="DSPEVE SRAM LDO Control register">\r
863     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
864     <bitfield id="LDOSRAMDSPEVE_RETMODE_MUX_CTRL" width="1" begin="26" end="26" resetval="0x0" description="Override control of EFUSE Retention Mode Voltage value" range="" rwaccess="RW">\r
865       <bitenum value="0" id="EFUSE" token="LDOSRAMDSPEVE_RETMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
866       <bitenum value="1" id="OCP" token="LDOSRAMDSPEVE_RETMODE_MUX_CTRL_1" description="Override value is used"/>\r
867     </bitfield>\r
868     <bitfield id="LDOSRAMDSPEVE_RETMODE_VSET_IN" width="5" begin="25" end="21" resetval="0x0" description="EFUSE Retention Mode Voltage value (vset[9:5])" range="" rwaccess="R"/>\r
869     <bitfield id="LDOSRAMDSPEVE_RETMODE_VSET_OUT" width="5" begin="20" end="16" resetval="0x0" description="Override value for Retention Mode Voltage" range="" rwaccess="RW"/>\r
870     <bitfield id="RESERVED" width="5" begin="15" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
871     <bitfield id="LDOSRAMDSPEVE_ACTMODE_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Active Mode Voltage value" range="" rwaccess="RW">\r
872       <bitenum value="0" id="EFUSE" token="LDOSRAMDSPEVE_ACTMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
873       <bitenum value="1" id="OCP" token="LDOSRAMDSPEVE_ACTMODE_MUX_CTRL_1" description="Override value is used"/>\r
874     </bitfield>\r
875     <bitfield id="LDOSRAMDSPEVE_ACTMODE_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Active Mode Voltage value (vset[4:0])" range="" rwaccess="R"/>\r
876     <bitfield id="LDOSRAMDSPEVE_ACTMODE_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Active Mode Voltage value" range="" rwaccess="RW"/>\r
877   </register>\r
878   <register id="CTRL_CORE_LDOSRAM_IVA_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOSRAM_IVA_VOLTAGE_CTRL" offset="0x570" width="32" description="IVA SRAM LDO Control register">\r
879     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
880     <bitfield id="LDOSRAMIVA_RETMODE_MUX_CTRL" width="1" begin="26" end="26" resetval="0x0" description="Override control of EFUSE Retention Mode Voltage value" range="" rwaccess="RW">\r
881       <bitenum value="0" id="EFUSE" token="LDOSRAMIVA_RETMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
882       <bitenum value="1" id="OCP" token="LDOSRAMIVA_RETMODE_MUX_CTRL_1" description="Override value is used"/>\r
883     </bitfield>\r
884     <bitfield id="LDOSRAMIVA_RETMODE_VSET_IN" width="5" begin="25" end="21" resetval="0x0" description="EFUSE Retention Mode Voltage value (vset[9:5])" range="" rwaccess="R"/>\r
885     <bitfield id="LDOSRAMIVA_RETMODE_VSET_OUT" width="5" begin="20" end="16" resetval="0x0" description="Override value for Retention Mode Voltage" range="" rwaccess="RW"/>\r
886     <bitfield id="RESERVED" width="5" begin="15" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
887     <bitfield id="LDOSRAMIVA_ACTMODE_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Active Mode Voltage value" range="" rwaccess="RW">\r
888       <bitenum value="0" id="EFUSE" token="LDOSRAMIVA_ACTMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
889       <bitenum value="1" id="OCP" token="LDOSRAMIVA_ACTMODE_MUX_CTRL_1" description="Override value is used"/>\r
890     </bitfield>\r
891     <bitfield id="LDOSRAMIVA_ACTMODE_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Active Mode Voltage value (vset[4:0])" range="" rwaccess="R"/>\r
892     <bitfield id="LDOSRAMIVA_ACTMODE_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Active Mode Voltage value" range="" rwaccess="RW"/>\r
893   </register>\r
894   <register id="CTRL_CORE_TEMP_SENSOR_DSPEVE" acronym="CTRL_CORE_TEMP_SENSOR_DSPEVE" offset="0x574" width="32" description="Control VBGAPTS temperature sensor and thermal comparator shutdown register">\r
895     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="" range="" rwaccess="R"/>\r
896     <bitfield id="BGAP_TMPSOFF_DSPEVE" width="1" begin="11" end="11" resetval="0x1" description="This bit indicates the temperature sensor state." range="" rwaccess="R"/>\r
897     <bitfield id="BGAP_EOCZ_DSPEVE" width="1" begin="10" end="10" resetval="0x0" description="ADC End of Conversion. Active low, when BGAP_DTEMP_DSPEVE is valid." range="" rwaccess="R"/>\r
898     <bitfield id="BGAP_DTEMP_DSPEVE" width="10" begin="9" end="0" resetval="0x0" description="Temperature data from the ADC. Valid if EOCZ is low." range="" rwaccess="R"/>\r
899   </register>\r
900   <register id="CTRL_CORE_TEMP_SENSOR_IVA" acronym="CTRL_CORE_TEMP_SENSOR_IVA" offset="0x578" width="32" description="Control VBGAPTS temperature sensor and thermal comparator shutdown register">\r
901     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="" range="" rwaccess="R"/>\r
902     <bitfield id="BGAP_TMPSOFF_IVA" width="1" begin="11" end="11" resetval="0x1" description="This bit indicates the temperature sensor state." range="" rwaccess="R"/>\r
903     <bitfield id="BGAP_EOCZ_IVA" width="1" begin="10" end="10" resetval="0x0" description="ADC End of Conversion. Active low, when BGAP_DTEMP_IVA is valid." range="" rwaccess="R"/>\r
904     <bitfield id="BGAP_DTEMP_IVA" width="10" begin="9" end="0" resetval="0x0" description="Temperature data from the ADC. Valid if EOCZ is low." range="" rwaccess="R"/>\r
905   </register>\r
906   <register id="CTRL_CORE_BANDGAP_MASK_2" acronym="CTRL_CORE_BANDGAP_MASK_2" offset="0x57C" width="32" description="bgap_mask">\r
907     <bitfield id="RESERVED" width="9" begin="31" end="23" resetval="0x0" description="" range="" rwaccess="R"/>\r
908     <bitfield id="FREEZE_IVA" width="1" begin="22" end="22" resetval="0x0" description="Freeze the FIFO IVA 0x0 = No operation 0x1 = Freeze the FIFO" range="" rwaccess="RW"/>\r
909     <bitfield id="FREEZE_DSPEVE" width="1" begin="21" end="21" resetval="0x0" description="Freeze the FIFO DSPEVE 0x0 = No operation 0x1 = Freeze the FIFO" range="" rwaccess="RW"/>\r
910     <bitfield id="RESERVED" width="1" begin="20" end="20" resetval="0x0" description="" range="" rwaccess="R"/>\r
911     <bitfield id="CLEAR_IVA" width="1" begin="19" end="19" resetval="0x0" description="Reset the FIFO IVA 0x0 = No operation 0x1 = Reset the FIFO" range="" rwaccess="RW"/>\r
912     <bitfield id="CLEAR_DSPEVE" width="1" begin="18" end="18" resetval="0x0" description="Reset the FIFO DSPEVE 0x0 = No operation 0x1 = Reset the FIFO" range="" rwaccess="RW"/>\r
913     <bitfield id="RESERVED" width="14" begin="17" end="4" resetval="0x0" description="" range="" rwaccess="R"/>\r
914     <bitfield id="MASK_HOT_IVA" width="1" begin="3" end="3" resetval="0x0" description="Mask for hot event IVA 0x0 = hot event is masked 0x1 = hot event is not masked" range="" rwaccess="RW"/>\r
915     <bitfield id="MASK_COLD_IVA" width="1" begin="2" end="2" resetval="0x0" description="Mask for cold event IVA 0x0 = cold event is masked 0x1 = cold event is not masked" range="" rwaccess="RW"/>\r
916     <bitfield id="MASK_HOT_DSPEVE" width="1" begin="1" end="1" resetval="0x0" description="Mask for hot event DSPEVE 0x0 = hot event is masked 0x1 = hot event is not masked" range="" rwaccess="RW"/>\r
917     <bitfield id="MASK_COLD_DSPEVE" width="1" begin="0" end="0" resetval="0x0" description="Mask for cold event DSPEVE 0x0 = cold event is masked 0x1 = cold event is not masked" range="" rwaccess="RW"/>\r
918   </register>\r
919   <register id="CTRL_CORE_BANDGAP_THRESHOLD_DSPEVE" acronym="CTRL_CORE_BANDGAP_THRESHOLD_DSPEVE" offset="0x580" width="32" description="BGAP THRESHOLD DSPEVE">\r
920     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
921     <bitfield id="THOLD_HOT_DSPEVE" width="10" begin="25" end="16" resetval="0x0" description="Value for the high temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
922     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
923     <bitfield id="THOLD_COLD_DSPEVE" width="10" begin="9" end="0" resetval="0x0" description="Value for the low temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
924   </register>\r
925   <register id="CTRL_CORE_BANDGAP_THRESHOLD_IVA" acronym="CTRL_CORE_BANDGAP_THRESHOLD_IVA" offset="0x584" width="32" description="BGAP THRESHOLD IVA">\r
926     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
927     <bitfield id="THOLD_HOT_IVA" width="10" begin="25" end="16" resetval="0x0" description="Value for the high temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
928     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
929     <bitfield id="THOLD_COLD_IVA" width="10" begin="9" end="0" resetval="0x0" description="Value for the low temperature threshold. The values for loading this bit field are listed in" range="" rwaccess="RW"/>\r
930   </register>\r
931   <register id="CTRL_CORE_BANDGAP_TSHUT_DSPEVE" acronym="CTRL_CORE_BANDGAP_TSHUT_DSPEVE" offset="0x588" width="32" description="BGAP TSHUT THRESHOLD IVA">\r
932     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="Software should not modify this bit." range="" rwaccess="RW"/>\r
933     <bitfield id="RESERVED" width="5" begin="30" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
934     <bitfield id="TSHUT_HOT_DSPEVE" width="10" begin="25" end="16" resetval="0x0" description="tshut value hot Software should not modify this bit field." range="" rwaccess="RW"/>\r
935     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
936     <bitfield id="TSHUT_COLD_DSPEVE" width="10" begin="9" end="0" resetval="0x0" description="tshut value cold Software should not modify this bit field." range="" rwaccess="RW"/>\r
937   </register>\r
938   <register id="CTRL_CORE_BANDGAP_TSHUT_IVA" acronym="CTRL_CORE_BANDGAP_TSHUT_IVA" offset="0x58C" width="32" description="BGAP TSHUT THRESHOLD IVA">\r
939     <bitfield id="RESERVED" width="1" begin="31" end="31" resetval="0x0" description="Software should not modify this bit." range="" rwaccess="RW"/>\r
940     <bitfield id="RESERVED" width="5" begin="30" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
941     <bitfield id="TSHUT_HOT_IVA" width="10" begin="25" end="16" resetval="0x0" description="tshut value hot Software should not modify this bit field." range="" rwaccess="RW"/>\r
942     <bitfield id="RESERVED" width="6" begin="15" end="10" resetval="0x0" description="" range="" rwaccess="R"/>\r
943     <bitfield id="TSHUT_COLD_IVA" width="10" begin="9" end="0" resetval="0x0" description="tshut value cold Software should not modify this bit field." range="" rwaccess="RW"/>\r
944   </register>\r
945   <register id="CTRL_CORE_BANDGAP_STATUS_2" acronym="CTRL_CORE_BANDGAP_STATUS_2" offset="0x598" width="32" description="BGAP STATUS">\r
946     <bitfield id="RESERVED" width="28" begin="31" end="4" resetval="0x0" description="" range="" rwaccess="R"/>\r
947     <bitfield id="HOT_IVA" width="1" begin="3" end="3" resetval="0x0" description="Event for hot temperature iva bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
948     <bitfield id="COLD_IVA" width="1" begin="2" end="2" resetval="0x0" description="Event for cold temperature iva bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
949     <bitfield id="HOT_DSPEVE" width="1" begin="1" end="1" resetval="0x0" description="Event for hot temperature dspeve bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
950     <bitfield id="COLD_DSPEVE" width="1" begin="0" end="0" resetval="0x0" description="Event for cold temperature dspeve bandgap when '1' 0x0 = event not detected 0x1 = event detected" range="" rwaccess="R"/>\r
951   </register>\r
952   <register id="CTRL_CORE_DTEMP_DSPEVE_0" acronym="CTRL_CORE_DTEMP_DSPEVE_0" offset="0x59C" width="32" description="TAGGED TEMPERATURE DSPEVE DOMAIN. Most recent sample">\r
953     <bitfield id="DTEMP_TAG_DSPEVE_0" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
954     <bitfield id="DTEMP_TEMPERATURE_DSPEVE_0" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
955   </register>\r
956   <register id="CTRL_CORE_DTEMP_DSPEVE_1" acronym="CTRL_CORE_DTEMP_DSPEVE_1" offset="0x5A0" width="32" description="TAGGED TEMPERATURE DSPEVE DOMAIN">\r
957     <bitfield id="DTEMP_TAG_DSPEVE_1" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
958     <bitfield id="DTEMP_TEMPERATURE_DSPEVE_1" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
959   </register>\r
960   <register id="CTRL_CORE_DTEMP_DSPEVE_2" acronym="CTRL_CORE_DTEMP_DSPEVE_2" offset="0x5A4" width="32" description="TAGGED TEMPERATURE DSPEVE DOMAIN">\r
961     <bitfield id="DTEMP_TAG_DSPEVE_2" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
962     <bitfield id="DTEMP_TEMPERATURE_DSPEVE_2" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
963   </register>\r
964   <register id="CTRL_CORE_DTEMP_DSPEVE_3" acronym="CTRL_CORE_DTEMP_DSPEVE_3" offset="0x5A8" width="32" description="TAGGED TEMPERATURE DSPEVE DOMAIN">\r
965     <bitfield id="DTEMP_TAG_DSPEVE_3" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
966     <bitfield id="DTEMP_TEMPERATURE_DSPEVE_3" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
967   </register>\r
968   <register id="CTRL_CORE_DTEMP_DSPEVE_4" acronym="CTRL_CORE_DTEMP_DSPEVE_4" offset="0x5AC" width="32" description="TAGGED TEMPERATURE DSPEVE DOMAIN. Oldest sample">\r
969     <bitfield id="DTEMP_TAG_DSPEVE_4" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
970     <bitfield id="DTEMP_TEMPERATURE_DSPEVE_4" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
971   </register>\r
972   <register id="CTRL_CORE_DTEMP_IVA_0" acronym="CTRL_CORE_DTEMP_IVA_0" offset="0x5B0" width="32" description="TAGGED TEMPERATURE IVA DOMAIN. Most recent sample">\r
973     <bitfield id="DTEMP_TAG_IVA_0" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
974     <bitfield id="DTEMP_TEMPERATURE_IVA_0" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
975   </register>\r
976   <register id="CTRL_CORE_DTEMP_IVA_1" acronym="CTRL_CORE_DTEMP_IVA_1" offset="0x5B4" width="32" description="TAGGED TEMPERATURE IVA DOMAIN">\r
977     <bitfield id="DTEMP_TAG_IVA_1" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
978     <bitfield id="DTEMP_TEMPERATURE_IVA_1" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
979   </register>\r
980   <register id="CTRL_CORE_DTEMP_IVA_2" acronym="CTRL_CORE_DTEMP_IVA_2" offset="0x5B8" width="32" description="TAGGED TEMPERATURE IVA DOMAIN">\r
981     <bitfield id="DTEMP_TAG_IVA_2" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
982     <bitfield id="DTEMP_TEMPERATURE_IVA_2" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
983   </register>\r
984   <register id="CTRL_CORE_DTEMP_IVA_3" acronym="CTRL_CORE_DTEMP_IVA_3" offset="0x5BC" width="32" description="TAGGED TEMPERATURE IVA DOMAIN">\r
985     <bitfield id="DTEMP_TAG_IVA_3" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
986     <bitfield id="DTEMP_TEMPERATURE_IVA_3" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
987   </register>\r
988   <register id="CTRL_CORE_DTEMP_IVA_4" acronym="CTRL_CORE_DTEMP_IVA_4" offset="0x5C0" width="32" description="TAGGED TEMPERATURE IVA DOMAIN. Oldest sample">\r
989     <bitfield id="DTEMP_TAG_IVA_4" width="22" begin="31" end="10" resetval="0x0" description="tag. Indicate number of times in the bgap state machine." range="" rwaccess="R"/>\r
990     <bitfield id="DTEMP_TEMPERATURE_IVA_4" width="10" begin="9" end="0" resetval="0x0" description="temperature" range="" rwaccess="R"/>\r
991   </register>\r
992   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_2" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_2" offset="0x5CC" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_NOM. This register also stores information about ABB configuration for that OPP.">\r
993     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
994     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
995       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
996       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
997     </bitfield>\r
998     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_NOM which has to be written to theCTRL_CORE_LDOVBB_IVA_VOLTAGE_CTRL [4:0] LDOVBBIVA_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
999     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1000     <bitfield id="STD_FUSE_OPP_VMIN_IVA_2" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_NOM. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1001   </register>\r
1002   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_3" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_3" offset="0x5D0" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_OD. This register also stores information about ABB configuration for that OPP.">\r
1003     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1004     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
1005       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
1006       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
1007     </bitfield>\r
1008     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_OD which has to be written to theCTRL_CORE_LDOVBB_IVA_VOLTAGE_CTRL [4:0] LDOVBBIVA_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
1009     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1010     <bitfield id="STD_FUSE_OPP_VMIN_IVA_3" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_OD. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1011   </register>\r
1012   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_4" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_IVA_4" offset="0x5D4" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_HIGH. This register also stores information about ABB configuration for that OPP.">\r
1013     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1014     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
1015       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
1016       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
1017     </bitfield>\r
1018     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_HIGH which has to be written to theCTRL_CORE_LDOVBB_IVA_VOLTAGE_CTRL [4:0] LDOVBBIVA_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
1019     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1020     <bitfield id="STD_FUSE_OPP_VMIN_IVA_4" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_iva voltage rail when running at OPP_HIGH. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1021   </register>\r
1022   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_2" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_2" offset="0x5E0" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_NOM. This register also stores information about ABB configuration for that OPP.">\r
1023     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1024     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
1025       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
1026       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
1027     </bitfield>\r
1028     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_NOM which has to be written to theCTRL_CORE_LDOVBB_DSPEVE_VOLTAGE_CTRL [4:0] LDOVBBDSPEVE_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
1029     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1030     <bitfield id="STD_FUSE_OPP_VMIN_DSPEVE_2" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_NOM. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1031   </register>\r
1032   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_3" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_3" offset="0x5E4" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_OD. This register also stores information about ABB configuration for that OPP.">\r
1033     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1034     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
1035       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
1036       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
1037     </bitfield>\r
1038     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_OD which has to be written to theCTRL_CORE_LDOVBB_DSPEVE_VOLTAGE_CTRL [4:0] LDOVBBDSPEVE_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
1039     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1040     <bitfield id="STD_FUSE_OPP_VMIN_DSPEVE_3" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_OD. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1041   </register>\r
1042   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_4" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_DSPEVE_4" offset="0x5E8" width="32" description="This register contains the AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_HIGH. This register also stores information about ABB configuration for that OPP.">\r
1043     <bitfield id="RESERVED" width="6" begin="31" end="26" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1044     <bitfield id="ABBEN" width="1" begin="25" end="25" resetval="0x0" description="" range="" rwaccess="R">\r
1045       <bitenum value="0" id="ABB_disabled" token="ABBEN_0" description="ABB is disabled"/>\r
1046       <bitenum value="1" id="ABB_enabled" token="ABBEN_1" description="ABB is enabled"/>\r
1047     </bitfield>\r
1048     <bitfield id="VSETABB" width="5" begin="24" end="20" resetval="0x0" description="This bit field shows the ABB LDO target value for OPP_HIGH which has to be written to theCTRL_CORE_LDOVBB_DSPEVE_VOLTAGE_CTRL [4:0] LDOVBBDSPEVE_FBB_VSET_OUT bit field, if ABB is enabled." range="" rwaccess="R"/>\r
1049     <bitfield id="RESERVED" width="8" begin="19" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1050     <bitfield id="STD_FUSE_OPP_VMIN_DSPEVE_4" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd_dspeve voltage rail when running at OPP_HIGH. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1051   </register>\r
1052   <register id="CTRL_CORE_STD_FUSE_OPP_VMIN_CORE_2" acronym="CTRL_CORE_STD_FUSE_OPP_VMIN_CORE_2" offset="0x5F4" width="32" description="This register contains the AVS Class 0 voltage value for the vdd voltage rail when running at OPP_NOM.">\r
1053     <bitfield id="RESERVED" width="20" begin="31" end="12" resetval="0x0" description="Reserved" range="" rwaccess="R"/>\r
1054     <bitfield id="STD_FUSE_OPP_VMIN_CORE_2" width="12" begin="11" end="0" resetval="0x0" description="AVS Class 0 voltage value for the vdd voltage rail when running at OPP_NOM. To get the actual value in mV, the value read from this bit field must be converted to decimal value." range="" rwaccess="R"/>\r
1055   </register>\r
1056   <register id="CTRL_CORE_LDOSRAM_CORE_2_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOSRAM_CORE_2_VOLTAGE_CTRL" offset="0x680" width="32" description="CORE 2nd SRAM LDO Control register">\r
1057     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
1058     <bitfield id="LDOSRAMCORE_2_RETMODE_MUX_CTRL" width="1" begin="26" end="26" resetval="0x0" description="Override control of EFUSE Retention Mode Voltage value" range="" rwaccess="RW">\r
1059       <bitenum value="0" id="EFUSE" token="LDOSRAMCORE_2_RETMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
1060       <bitenum value="1" id="OCP" token="LDOSRAMCORE_2_RETMODE_MUX_CTRL_1" description="Override value is used"/>\r
1061     </bitfield>\r
1062     <bitfield id="LDOSRAMCORE_2_RETMODE_VSET_IN" width="5" begin="25" end="21" resetval="0x0" description="EFUSE Retention Mode Voltage value (vset[9:5])" range="" rwaccess="R"/>\r
1063     <bitfield id="LDOSRAMCORE_2_RETMODE_VSET_OUT" width="5" begin="20" end="16" resetval="0x0" description="Override value for Retention Mode Voltage" range="" rwaccess="RW"/>\r
1064     <bitfield id="RESERVED" width="5" begin="15" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
1065     <bitfield id="LDOSRAMCORE_2_ACTMODE_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Active Mode Voltage value" range="" rwaccess="RW">\r
1066       <bitenum value="0" id="EFUSE" token="LDOSRAMCORE_2_ACTMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
1067       <bitenum value="1" id="OCP" token="LDOSRAMCORE_2_ACTMODE_MUX_CTRL_1" description="Override value is used"/>\r
1068     </bitfield>\r
1069     <bitfield id="LDOSRAMCORE_2_ACTMODE_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Active Mode Voltage value (vset[4:0])" range="" rwaccess="R"/>\r
1070     <bitfield id="LDOSRAMCORE_2_ACTMODE_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Active Mode Voltage value" range="" rwaccess="RW"/>\r
1071   </register>\r
1072   <register id="CTRL_CORE_LDOSRAM_CORE_3_VOLTAGE_CTRL" acronym="CTRL_CORE_LDOSRAM_CORE_3_VOLTAGE_CTRL" offset="0x684" width="32" description="CORE 3rd SRAM LDO Control register">\r
1073     <bitfield id="RESERVED" width="5" begin="31" end="27" resetval="0x0" description="" range="" rwaccess="R"/>\r
1074     <bitfield id="LDOSRAMCORE_3_RETMODE_MUX_CTRL" width="1" begin="26" end="26" resetval="0x0" description="Override control of EFUSE Retention Mode Voltage value" range="" rwaccess="RW">\r
1075       <bitenum value="0" id="EFUSE" token="LDOSRAMCORE_3_RETMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
1076       <bitenum value="1" id="OCP" token="LDOSRAMCORE_3_RETMODE_MUX_CTRL_1" description="Override value is used"/>\r
1077     </bitfield>\r
1078     <bitfield id="LDOSRAMCORE_3_RETMODE_VSET_IN" width="5" begin="25" end="21" resetval="0x0" description="EFUSE Retention Mode Voltage value (vset[9:5])" range="" rwaccess="R"/>\r
1079     <bitfield id="LDOSRAMCORE_3_RETMODE_VSET_OUT" width="5" begin="20" end="16" resetval="0x0" description="Override value for Retention Mode Voltage" range="" rwaccess="RW"/>\r
1080     <bitfield id="RESERVED" width="5" begin="15" end="11" resetval="0x0" description="" range="" rwaccess="R"/>\r
1081     <bitfield id="LDOSRAMCORE_3_ACTMODE_MUX_CTRL" width="1" begin="10" end="10" resetval="0x0" description="Override control of EFUSE Active Mode Voltage value" range="" rwaccess="RW">\r
1082       <bitenum value="0" id="EFUSE" token="LDOSRAMCORE_3_ACTMODE_MUX_CTRL_0" description="eFuse value is used"/>\r
1083       <bitenum value="1" id="OCP" token="LDOSRAMCORE_3_ACTMODE_MUX_CTRL_1" description="Override value is used"/>\r
1084     </bitfield>\r
1085     <bitfield id="LDOSRAMCORE_3_ACTMODE_VSET_IN" width="5" begin="9" end="5" resetval="0x0" description="EFUSE Active Mode Voltage value (vset[4:0])" range="" rwaccess="R"/>\r
1086     <bitfield id="LDOSRAMCORE_3_ACTMODE_VSET_OUT" width="5" begin="4" end="0" resetval="0x0" description="Override value for Active Mode Voltage value" range="" rwaccess="RW"/>\r
1087   </register>\r
1088   <register id="CTRL_CORE_NMI_DESTINATION_1" acronym="CTRL_CORE_NMI_DESTINATION_1" offset="0x68C" width="32" description="Register for routing NMI interrupt to respective cores">\r
1089     <bitfield id="RESERVED" width="8" begin="31" end="24" resetval="0x0" description="Reserved" range="" rwaccess="RW"/>\r
1090     <bitfield id="IPU2_C1" width="8" begin="23" end="16" resetval="0x0" description="Enable IPU2 CORE1 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1091     <bitfield id="IPU2_C0" width="8" begin="15" end="8" resetval="0x0" description="Enable IPU2 CORE0 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1092     <bitfield id="IPU1_C1" width="8" begin="7" end="0" resetval="0x0" description="Enable IPU1 CORE1 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1093   </register>\r
1094   <register id="CTRL_CORE_NMI_DESTINATION_2" acronym="CTRL_CORE_NMI_DESTINATION_2" offset="0x690" width="32" description="Register for routing NMI interrupt to respective cores">\r
1095     <bitfield id="IPU1_C0" width="8" begin="31" end="24" resetval="0x0" description="Enable IPU1 CORE0 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1096     <bitfield id="DSP2" width="8" begin="23" end="16" resetval="0x0" description="Enable DSP2 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1097     <bitfield id="DSP1" width="8" begin="15" end="8" resetval="0x0" description="Enable DSP1 to receive the NMI interrupt 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1098     <bitfield id="MPU" width="8" begin="7" end="0" resetval="0x0" description="Comes from Efuse (MPU_EN) 0x0 = NMI disabled 0x1 = NMI enabled" range="" rwaccess="RW"/>\r
1099   </register>\r
1100   <register id="CTRL_CORE_IP_PRESSURE" acronym="CTRL_CORE_IP_PRESSURE" offset="0x698" width="32" description="Register to override the L3 pressure setting for the MLB module">\r
1101     <bitfield id="RESERVED" width="29" begin="31" end="3" resetval="0x0" description="" range="" rwaccess="R"/>\r
1102     <bitfield id="MLB_L3_PRESSURE_ENABLE" width="1" begin="2" end="2" resetval="0x0" description="Override enable for the MLB L3 pressure setting 0x0 = Overriding of the L3 pressure setting for the MLB module is disabled 0x1 = Overriding of the L3 pressure setting for the MLB module is enabled" range="" rwaccess="RW"/>\r
1103     <bitfield id="MLB_L3_PRESSURE" width="2" begin="1" end="0" resetval="0x0" description="MLB L3 pressure setting 0x0 = Lowest 0x3 = Highest" range="" rwaccess="RW"/>\r
1104   </register>\r
1105   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_0" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_0" offset="0x6A0" width="32" description="Standard Fuse OPP VDD_DSPEVE [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1106     <bitfield id="STD_FUSE_OPP_VDD_DSPEVE_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1107   </register>\r
1108   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_1" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_1" offset="0x6A4" width="32" description="Standard Fuse OPP VDD_DSPEVE [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1109     <bitfield id="STD_FUSE_OPP_VDD_DSPEVE_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1110   </register>\r
1111   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_2" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_2" offset="0x6A8" width="32" description="Standard Fuse OPP VDD_DSPEVE [95:64]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1112     <bitfield id="STD_FUSE_OPP_VDD_DSPEVE_2" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1113   </register>\r
1114   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_3" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_3" offset="0x6AC" width="32" description="Standard Fuse OPP VDD_DSPEVE [127:96]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1115     <bitfield id="STD_FUSE_OPP_VDD_DSPEVE_3" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1116   </register>\r
1117   <register id="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_4" acronym="CTRL_CORE_STD_FUSE_OPP_VDD_DSPEVE_4" offset="0x6B0" width="32" description="Standard Fuse OPP VDD_DSPEVE [159:128]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1118     <bitfield id="STD_FUSE_OPP_VDD_DSPEVE_4" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1119   </register>\r
1120   <register id="CTRL_CORE_CUST_FUSE_SWRV_7" acronym="CTRL_CORE_CUST_FUSE_SWRV_7" offset="0x6B4" width="32" description="Customer Fuse keys. SWRV [31:0] (16 bits upper Redundant field) [FIELD A]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1121     <bitfield id="CUST_FUSE_SWRV_7" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1122   </register>\r
1123   <register id="CTRL_CORE_STD_FUSE_CALIBRATION_OVERRIDE_VALUE_0" acronym="CTRL_CORE_STD_FUSE_CALIBRATION_OVERRIDE_VALUE_0" offset="0x6B8" width="32" description="Standard Fuse Calibration override value [31:0]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1124     <bitfield id="STD_FUSE_CALIBRATION_OVERRIDE_VALUE_0" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1125   </register>\r
1126   <register id="CTRL_CORE_STD_FUSE_CALIBRATION_OVERRIDE_VALUE_1" acronym="CTRL_CORE_STD_FUSE_CALIBRATION_OVERRIDE_VALUE_1" offset="0x6BC" width="32" description="Standard Fuse Calibration override value [63:32]. Register shows part of the chip eFuse configuration on the OCP interface. Reading at the address of one of these registers provides a direct view into a part of the eFuse chain.">\r
1127     <bitfield id="STD_FUSE_CALIBRATION_OVERRIDE_VALUE_1" width="32" begin="31" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1128   </register>\r
1129   <register id="CTRL_CORE_PCIE_POWER_STATE" acronym="CTRL_CORE_PCIE_POWER_STATE" offset="0x6C0" width="32" description="Register to PCIe related controls">\r
1130     <bitfield id="BYPASS_EN_APLL_PCIE" width="1" begin="31" end="31" resetval="0x0" description="Bypass enable bit setting for APLL_PCIe" range="" rwaccess="RW"/>\r
1131     <bitfield id="CLKOOUTEN_APLL_PCIE" width="1" begin="30" end="30" resetval="0x0" description="Clock output enable bit setting for APLL_PCIe" range="" rwaccess="RW"/>\r
1132     <bitfield id="RESERVED" width="4" begin="29" end="26" resetval="0x0" description="" range="" rwaccess="R"/>\r
1133     <bitfield id="EFUSE_TRIM_ACS_PCIE" width="10" begin="25" end="16" resetval="0x0" description="MMR override capability for ACS_PCIe efuse trim bits" range="" rwaccess="RW"/>\r
1134     <bitfield id="EFUSE_TRIM_PCIE_PLL" width="16" begin="15" end="0" resetval="0x0" description="MMR override capability for PCIe PLL efuse trim bits" range="" rwaccess="RW"/>\r
1135   </register>\r
1136   <register id="CTRL_CORE_BOOTSTRAP" acronym="CTRL_CORE_BOOTSTRAP" offset="0x6C4" width="32" description="Register to view all the sysboot settings">\r
1137     <bitfield id="RESERVED" width="16" begin="31" end="16" resetval="0x0" description="" range="" rwaccess="R"/>\r
1138     <bitfield id="DSP_CLOCK_DIVIDER" width="1" begin="15" end="15" resetval="0x0" description="Divide factor for DSP clock" range="" rwaccess="R"/>\r
1139     <bitfield id="RESERVED" width="1" begin="14" end="14" resetval="0x0" description="For proper device operation, a value of 0 is required on the sysboot14 pad." range="" rwaccess="R"/>\r
1140     <bitfield id="BOOTDEVICESIZE" width="1" begin="13" end="13" resetval="0x0" description="Select the size of the flash device on CS0. 0x0: 8-bit 0x1: 16-bit" range="" rwaccess="R"/>\r
1141     <bitfield id="MUXCS0DEVICE" width="2" begin="12" end="11" resetval="0x0" description="Select IC boot sequence to be executed from a multiplexed address and data device attached to CS0. 0x0: Non-muxed device attached 0x1: Addr-Data Mux device attached 0x2: Reserved 0x3: Reserved" range="" rwaccess="R"/>\r
1142     <bitfield id="BOOTWAITEN" width="1" begin="10" end="10" resetval="0x0" description="Enable the monitoring on CS0 of the wait pin at IC reset release time for read accesses. 0x0: Wait pin is not monitored for read accesses 0x1: Wait pin is monitored for read accesses" range="" rwaccess="R"/>\r
1143     <bitfield id="SPEEDSELECT" width="2" begin="9" end="8" resetval="0x0" description="Indicates the SYS_CLK1 frequency (from osc0). Note that the internal FUNC_32K_CLK is equal to SYS_CLK1/610, which is nominally 32.7869 kHz with 20 MHz clock. 0x0: Reserved 0x1: 20 MHz 0x2: 27 MHz 0x3: 19.2 MHz" range="" rwaccess="R"/>\r
1144     <bitfield id="RESERVED" width="2" begin="7" end="6" resetval="0x0" description="" range="" rwaccess="R"/>\r
1145     <bitfield id="BOOTMODE" width="6" begin="5" end="0" resetval="0x0" description="SYSBOOT mode" range="" rwaccess="R"/>\r
1146   </register>\r
1147   <register id="CTRL_CORE_MLB_SIG_IO_CTRL" acronym="CTRL_CORE_MLB_SIG_IO_CTRL" offset="0x6C8" width="32" description="Register to set the MLB's SIG IO characteristics">\r
1148     <bitfield id="RESERVED" width="10" begin="31" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
1149     <bitfield id="SIG_NC_IN" width="6" begin="21" end="16" resetval="0x0" description="efuse trim for Nmos impedance" range="" rwaccess="RW"/>\r
1150     <bitfield id="RESERVED" width="2" begin="15" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
1151     <bitfield id="SIG_PC_IN" width="6" begin="13" end="8" resetval="0x0" description="efuse trim for Pmos impedance" range="" rwaccess="RW"/>\r
1152     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
1153     <bitfield id="SIG_REMOVE_SKEW" width="1" begin="6" end="6" resetval="0x0" description="Adjust for skew generated by the receiver due to asymmetric inputs. 0x0: skew compensation is disabled 0x1: skew compensation is enabled" range="" rwaccess="RW"/>\r
1154     <bitfield id="SIG_PWRDNRX" width="1" begin="5" end="5" resetval="0x1" description="powerdown receiver, active high 0x0 = Powered ON 0x1 = Powered OFF" range="" rwaccess="RW"/>\r
1155     <bitfield id="SIG_PWRDNTX" width="1" begin="4" end="4" resetval="0x1" description="powerdown transmitter, active high 0x0 = Powered ON 0x1 = Powered OFF" range="" rwaccess="RW"/>\r
1156     <bitfield id="SIG_EN_EXT_RES" width="1" begin="3" end="3" resetval="0x0" description="disables internal resistors 0x0 = Disabled 0x1 = Enabled" range="" rwaccess="RW"/>\r
1157     <bitfield id="RESERVED" width="3" begin="2" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1158   </register>\r
1159   <register id="CTRL_CORE_MLB_DAT_IO_CTRL" acronym="CTRL_CORE_MLB_DAT_IO_CTRL" offset="0x6CC" width="32" description="Register to set the MLB's DAT IO characteristics">\r
1160     <bitfield id="RESERVED" width="10" begin="31" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
1161     <bitfield id="DAT_NC_IN" width="6" begin="21" end="16" resetval="0x0" description="efuse trim for Nmos impedance" range="" rwaccess="RW"/>\r
1162     <bitfield id="RESERVED" width="2" begin="15" end="14" resetval="0x0" description="" range="" rwaccess="R"/>\r
1163     <bitfield id="DAT_PC_IN" width="6" begin="13" end="8" resetval="0x0" description="efuse trim for Pmos impedance" range="" rwaccess="RW"/>\r
1164     <bitfield id="RESERVED" width="1" begin="7" end="7" resetval="0x0" description="" range="" rwaccess="R"/>\r
1165     <bitfield id="DAT_REMOVE_SKEW" width="1" begin="6" end="6" resetval="0x0" description="Adjust for skew generated by the receiver due to asymmetric inputs. 0x0: skew compensation is disabled 0x1: skew compensation is enabled" range="" rwaccess="RW"/>\r
1166     <bitfield id="DAT_PWRDNRX" width="1" begin="5" end="5" resetval="0x1" description="powerdown receiver, active high 0x0 = Powered ON 0x1 = Powered OFF" range="" rwaccess="RW"/>\r
1167     <bitfield id="DAT_PWRDNTX" width="1" begin="4" end="4" resetval="0x1" description="powerdown transmitter, active high 0x0 = Powered ON 0x1 = Powered OFF" range="" rwaccess="RW"/>\r
1168     <bitfield id="DAT_EN_EXT_RES" width="1" begin="3" end="3" resetval="0x0" description="Enable/disable internal resistors 0x0 = Disabled 0x1 = Enabled" range="" rwaccess="RW"/>\r
1169     <bitfield id="RESERVED" width="3" begin="2" end="0" resetval="0x0" description="" range="" rwaccess="R"/>\r
1170   </register>\r
1171   <register id="CTRL_CORE_MLB_CLK_BG_CTRL" acronym="CTRL_CORE_MLB_CLK_BG_CTRL" offset="0x6D0" width="32" description="Register to set the MLB's clock receiver IO and bandgap characteristics">\r
1172     <bitfield id="RESERVED" width="10" begin="31" end="22" resetval="0x0" description="" range="" rwaccess="R"/>\r
1173     <bitfield id="SIG_RX_TRIM_EN" width="1" begin="21" end="21" resetval="0x0" description="0x0: Trimming is disabled 0x1: Trimming is enabled" range="" rwaccess="RW"/>\r
1174     <bitfield id="DAT_RX_TRIM_EN" width="1" begin="20" end="20" resetval="0x0" description="0x0: Trimming is disabled 0x1: Trimming is enabled" range="" rwaccess="RW"/>\r
1175     <bitfield id="RX_TRIM_EN" width="1" begin="19" end="19" resetval="0x0" description="0x0: Trimming is disabled 0x1: Trimming is enabled" range="" rwaccess="RW"/>\r
1176     <bitfield id="CLK_REMOVE_SKEW" width="1" begin="18" end="18" resetval="0x0" description="Adjust for skew generated by the CLK differential receiver due to asymmetric inputs. 0x0: skew compensation is disabled 0x1: skew compensation is enabled" range="" rwaccess="RW"/>\r
1177     <bitfield id="CLK_PWRDNRX" width="1" begin="17" end="17" resetval="0x1" description="Power down the CLK differential receiver 0x0: Powered ON 0x1: Powered OFF" range="" rwaccess="RW"/>\r
1178     <bitfield id="RESERVED" width="9" begin="16" end="8" resetval="0x0" description="" range="" rwaccess="R"/>\r
1179     <bitfield id="BG_TRIM" width="6" begin="7" end="2" resetval="0x0" description="Trim values for MLB bandgap" range="" rwaccess="RW"/>\r
1180     <bitfield id="BG_PWRDN" width="1" begin="1" end="1" resetval="0x0" description="MLB bandgap cell enable. 0x0: The MLB bandgap cell is powered (enabled) 0x1: The MLB bandgap cell is disabled" range="" rwaccess="RW"/>\r
1181     <bitfield id="CLK_PWRDN" width="1" begin="0" end="0" resetval="0x1" description="Enable the MLB differential clock receiver. 0x0: MLB differential clock receiver is enabled 0x1: MLB differential clock receiver is disabled" range="" rwaccess="RW"/>\r
1182   </register>\r
1183   <register id="CTRL_CORE_CONTROL_CSI" acronym="CTRL_CORE_CONTROL_CSI" offset="0x6DC" width="32" description="CSI control register.[New DRA7xxP feature versus DRA75x/DRA74x]">\r
1184     <bitfield id="CSI0_LANEENABLE4" width="1" begin="31" end="31" resetval="0x0" description="csi0 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1185     <bitfield id="CSI0_LANEENABLE3" width="1" begin="30" end="30" resetval="0x0" description="csi0 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1186     <bitfield id="CSI0_LANEENABLE2" width="1" begin="29" end="29" resetval="0x0" description="csi0 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1187     <bitfield id="CSI0_LANEENABLE1" width="1" begin="28" end="28" resetval="0x0" description="csi0 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1188     <bitfield id="CSI0_LANEENABLE0" width="1" begin="27" end="27" resetval="0x0" description="csi0 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1189     <bitfield id="CSI1_LANEENABLE2" width="1" begin="26" end="26" resetval="0x0" description="csi1 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1190     <bitfield id="CSI1_LANEENABLE1" width="1" begin="25" end="25" resetval="0x0" description="csi1 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1191     <bitfield id="CSI1_LANEENABLE0" width="1" begin="24" end="24" resetval="0x0" description="csi1 camera lane enable 0x0: Lane module disabled 0x1: Lane module enabled" range="" rwaccess="RW"/>\r
1192     <bitfield id="RESERVED" width="12" begin="23" end="12" resetval="0x0" description="" range="" rwaccess="R"/>\r
1193     <bitfield id="CSI0_MODE" width="1" begin="11" end="11" resetval="0x0" description="csi0 mode" range="" rwaccess="RW"/>\r
1194     <bitfield id="CSI0_CAMMODE" width="2" begin="10" end="9" resetval="0x3" description="csi0 camera mode 0x0: DPHY mode 0x1: Data/Strobe Transmission format 0x2: Data/Clock Transmission format 0x3: GPI mode" range="" rwaccess="RW"/>\r
1195     <bitfield id="CSI0_CTRLCLKEN" width="1" begin="8" end="8" resetval="0x0" description="csi0 camera clock enable control 0x0: Disable for CTRLCLK 0x1: Active high enable for CTRLCLK" range="" rwaccess="RW"/>\r
1196     <bitfield id="RESERVED" width="4" begin="7" end="4" resetval="0x0" description="" range="" rwaccess="R"/>\r
1197     <bitfield id="CSI1_MODE" width="1" begin="3" end="3" resetval="0x0" description="csi1 mode" range="" rwaccess="RW"/>\r
1198     <bitfield id="CSI1_CAMMODE" width="2" begin="2" end="1" resetval="0x3" description="csi1 camera mode 0x0: DPHY mode 0x1: Data/Strobe Transmission format 0x2: Data/Clock Transmission format 0x3: GPI mode" range="" rwaccess="RW"/>\r
1199     <bitfield id="CSI1_CTRLCLKEN" width="1" begin="0" end="0" resetval="0x0" description="csi1 camera clock enable control 0x0: Disable for CTRLCLK 0x1: Active high enable for CTRLCLK" range="" rwaccess="RW"/>\r
1200   </register>\r
1201   <register id="CTRL_CORE_EVE1_IRQ_0_1" acronym="CTRL_CORE_EVE1_IRQ_0_1" offset="0x7A0" width="32" description="">\r
1202     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1203     <bitfield id="EVE1_IRQ_1" width="9" begin="24" end="16" resetval="0x2" description="" range="" rwaccess="RW"/>\r
1204     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1205     <bitfield id="EVE1_IRQ_0" width="9" begin="8" end="0" resetval="0x1" description="" range="" rwaccess="RW"/>\r
1206   </register>\r
1207   <register id="CTRL_CORE_EVE1_IRQ_2_3" acronym="CTRL_CORE_EVE1_IRQ_2_3" offset="0x7A4" width="32" description="">\r
1208     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1209     <bitfield id="EVE1_IRQ_3" width="9" begin="24" end="16" resetval="0x4" description="" range="" rwaccess="RW"/>\r
1210     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1211     <bitfield id="EVE1_IRQ_2" width="9" begin="8" end="0" resetval="0x3" description="" range="" rwaccess="RW"/>\r
1212   </register>\r
1213   <register id="CTRL_CORE_EVE1_IRQ_4_5" acronym="CTRL_CORE_EVE1_IRQ_4_5" offset="0x7A8" width="32" description="">\r
1214     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1215     <bitfield id="EVE1_IRQ_5" width="9" begin="24" end="16" resetval="0x6" description="" range="" rwaccess="RW"/>\r
1216     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1217     <bitfield id="EVE1_IRQ_4" width="9" begin="8" end="0" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1218   </register>\r
1219   <register id="CTRL_CORE_EVE1_IRQ_6_7" acronym="CTRL_CORE_EVE1_IRQ_6_7" offset="0x7AC" width="32" description="">\r
1220     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1221     <bitfield id="EVE1_IRQ_7" width="9" begin="24" end="16" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1222     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1223     <bitfield id="EVE1_IRQ_6" width="9" begin="8" end="0" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1224   </register>\r
1225   <register id="CTRL_CORE_EVE2_IRQ_0_1" acronym="CTRL_CORE_EVE2_IRQ_0_1" offset="0x7B0" width="32" description="">\r
1226     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1227     <bitfield id="EVE2_IRQ_1" width="9" begin="24" end="16" resetval="0x2" description="" range="" rwaccess="RW"/>\r
1228     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1229     <bitfield id="EVE2_IRQ_0" width="9" begin="8" end="0" resetval="0x1" description="" range="" rwaccess="RW"/>\r
1230   </register>\r
1231   <register id="CTRL_CORE_EVE2_IRQ_2_3" acronym="CTRL_CORE_EVE2_IRQ_2_3" offset="0x7B4" width="32" description="">\r
1232     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1233     <bitfield id="EVE2_IRQ_3" width="9" begin="24" end="16" resetval="0x4" description="" range="" rwaccess="RW"/>\r
1234     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1235     <bitfield id="EVE2_IRQ_2" width="9" begin="8" end="0" resetval="0x3" description="" range="" rwaccess="RW"/>\r
1236   </register>\r
1237   <register id="CTRL_CORE_EVE2_IRQ_4_5" acronym="CTRL_CORE_EVE2_IRQ_4_5" offset="0x7B8" width="32" description="">\r
1238     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1239     <bitfield id="EVE2_IRQ_5" width="9" begin="24" end="16" resetval="0x6" description="" range="" rwaccess="RW"/>\r
1240     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1241     <bitfield id="EVE2_IRQ_4" width="9" begin="8" end="0" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1242   </register>\r
1243   <register id="CTRL_CORE_EVE2_IRQ_6_7" acronym="CTRL_CORE_EVE2_IRQ_6_7" offset="0x7BC" width="32" description="">\r
1244     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1245     <bitfield id="EVE2_IRQ_7" width="9" begin="24" end="16" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1246     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1247     <bitfield id="EVE2_IRQ_6" width="9" begin="8" end="0" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1248   </register>\r
1249   <register id="CTRL_CORE_IPU1_IRQ_23_24" acronym="CTRL_CORE_IPU1_IRQ_23_24" offset="0x7E0" width="32" description="">\r
1250     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1251     <bitfield id="IPU1_IRQ_24" width="9" begin="24" end="16" resetval="0x30" description="" range="" rwaccess="RW"/>\r
1252     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1253     <bitfield id="IPU1_IRQ_23" width="9" begin="8" end="0" resetval="0x14" description="" range="" rwaccess="RW"/>\r
1254   </register>\r
1255   <register id="CTRL_CORE_IPU1_IRQ_25_26" acronym="CTRL_CORE_IPU1_IRQ_25_26" offset="0x7E4" width="32" description="">\r
1256     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1257     <bitfield id="IPU1_IRQ_26" width="9" begin="24" end="16" resetval="0x60" description="" range="" rwaccess="RW"/>\r
1258     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1259     <bitfield id="IPU1_IRQ_25" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1260   </register>\r
1261   <register id="CTRL_CORE_IPU1_IRQ_27_28" acronym="CTRL_CORE_IPU1_IRQ_27_28" offset="0x7E8" width="32" description="">\r
1262     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1263     <bitfield id="IPU1_IRQ_28" width="9" begin="24" end="16" resetval="0x7F" description="" range="" rwaccess="RW"/>\r
1264     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1265     <bitfield id="IPU1_IRQ_27" width="9" begin="8" end="0" resetval="0x7E" description="" range="" rwaccess="RW"/>\r
1266   </register>\r
1267   <register id="CTRL_CORE_IPU1_IRQ_29_30" acronym="CTRL_CORE_IPU1_IRQ_29_30" offset="0x7EC" width="32" description="">\r
1268     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1269     <bitfield id="IPU1_IRQ_30" width="9" begin="24" end="16" resetval="0x81" description="" range="" rwaccess="RW"/>\r
1270     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1271     <bitfield id="IPU1_IRQ_29" width="9" begin="8" end="0" resetval="0x80" description="" range="" rwaccess="RW"/>\r
1272   </register>\r
1273   <register id="CTRL_CORE_IPU1_IRQ_31_32" acronym="CTRL_CORE_IPU1_IRQ_31_32" offset="0x7F0" width="32" description="">\r
1274     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1275     <bitfield id="IPU1_IRQ_32" width="9" begin="24" end="16" resetval="0x13" description="" range="" rwaccess="RW"/>\r
1276     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1277     <bitfield id="IPU1_IRQ_31" width="9" begin="8" end="0" resetval="0x82" description="" range="" rwaccess="RW"/>\r
1278   </register>\r
1279   <register id="CTRL_CORE_IPU1_IRQ_33_34" acronym="CTRL_CORE_IPU1_IRQ_33_34" offset="0x7F4" width="32" description="">\r
1280     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1281     <bitfield id="IPU1_IRQ_34" width="9" begin="24" end="16" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1282     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1283     <bitfield id="IPU1_IRQ_33" width="9" begin="8" end="0" resetval="0x83" description="" range="" rwaccess="RW"/>\r
1284   </register>\r
1285   <register id="CTRL_CORE_IPU1_IRQ_35_36" acronym="CTRL_CORE_IPU1_IRQ_35_36" offset="0x7F8" width="32" description="">\r
1286     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1287     <bitfield id="IPU1_IRQ_36" width="9" begin="24" end="16" resetval="0x9" description="" range="" rwaccess="RW"/>\r
1288     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1289     <bitfield id="IPU1_IRQ_35" width="9" begin="8" end="0" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1290   </register>\r
1291   <register id="CTRL_CORE_IPU1_IRQ_37_38" acronym="CTRL_CORE_IPU1_IRQ_37_38" offset="0x7FC" width="32" description="">\r
1292     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1293     <bitfield id="IPU1_IRQ_38" width="9" begin="24" end="16" resetval="0x84" description="" range="" rwaccess="RW"/>\r
1294     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1295     <bitfield id="IPU1_IRQ_37" width="9" begin="8" end="0" resetval="0xA" description="" range="" rwaccess="RW"/>\r
1296   </register>\r
1297   <register id="CTRL_CORE_IPU1_IRQ_39_40" acronym="CTRL_CORE_IPU1_IRQ_39_40" offset="0x800" width="32" description="">\r
1298     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1299     <bitfield id="IPU1_IRQ_40" width="9" begin="24" end="16" resetval="0x63" description="" range="" rwaccess="RW"/>\r
1300     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1301     <bitfield id="IPU1_IRQ_39" width="9" begin="8" end="0" resetval="0x62" description="" range="" rwaccess="RW"/>\r
1302   </register>\r
1303   <register id="CTRL_CORE_IPU1_IRQ_41_42" acronym="CTRL_CORE_IPU1_IRQ_41_42" offset="0x804" width="32" description="">\r
1304     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1305     <bitfield id="IPU1_IRQ_42" width="9" begin="24" end="16" resetval="0x34" description="" range="" rwaccess="RW"/>\r
1306     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1307     <bitfield id="IPU1_IRQ_41" width="9" begin="8" end="0" resetval="0x33" description="" range="" rwaccess="RW"/>\r
1308   </register>\r
1309   <register id="CTRL_CORE_IPU1_IRQ_43_44" acronym="CTRL_CORE_IPU1_IRQ_43_44" offset="0x808" width="32" description="">\r
1310     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1311     <bitfield id="IPU1_IRQ_44" width="9" begin="24" end="16" resetval="0x39" description="" range="" rwaccess="RW"/>\r
1312     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1313     <bitfield id="IPU1_IRQ_43" width="9" begin="8" end="0" resetval="0x38" description="" range="" rwaccess="RW"/>\r
1314   </register>\r
1315   <register id="CTRL_CORE_IPU1_IRQ_45_46" acronym="CTRL_CORE_IPU1_IRQ_45_46" offset="0x80C" width="32" description="">\r
1316     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1317     <bitfield id="IPU1_IRQ_46" width="9" begin="24" end="16" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1318     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1319     <bitfield id="IPU1_IRQ_45" width="9" begin="8" end="0" resetval="0x45" description="" range="" rwaccess="RW"/>\r
1320   </register>\r
1321   <register id="CTRL_CORE_IPU1_IRQ_47_48" acronym="CTRL_CORE_IPU1_IRQ_47_48" offset="0x810" width="32" description="">\r
1322     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1323     <bitfield id="IPU1_IRQ_48" width="9" begin="24" end="16" resetval="0xE" description="" range="" rwaccess="RW"/>\r
1324     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1325     <bitfield id="IPU1_IRQ_47" width="9" begin="8" end="0" resetval="0x85" description="" range="" rwaccess="RW"/>\r
1326   </register>\r
1327   <register id="CTRL_CORE_IPU1_IRQ_49_50" acronym="CTRL_CORE_IPU1_IRQ_49_50" offset="0x814" width="32" description="">\r
1328     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1329     <bitfield id="IPU1_IRQ_50" width="9" begin="24" end="16" resetval="0x86" description="" range="" rwaccess="RW"/>\r
1330     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1331     <bitfield id="IPU1_IRQ_49" width="9" begin="8" end="0" resetval="0x42" description="" range="" rwaccess="RW"/>\r
1332   </register>\r
1333   <register id="CTRL_CORE_IPU1_IRQ_51_52" acronym="CTRL_CORE_IPU1_IRQ_51_52" offset="0x818" width="32" description="">\r
1334     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1335     <bitfield id="IPU1_IRQ_52" width="9" begin="24" end="16" resetval="0x19" description="" range="" rwaccess="RW"/>\r
1336     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1337     <bitfield id="IPU1_IRQ_51" width="9" begin="8" end="0" resetval="0x18" description="" range="" rwaccess="RW"/>\r
1338   </register>\r
1339   <register id="CTRL_CORE_IPU1_IRQ_53_54" acronym="CTRL_CORE_IPU1_IRQ_53_54" offset="0x81C" width="32" description="">\r
1340     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1341     <bitfield id="IPU1_IRQ_54" width="9" begin="24" end="16" resetval="0x23" description="" range="" rwaccess="RW"/>\r
1342     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1343     <bitfield id="IPU1_IRQ_53" width="9" begin="8" end="0" resetval="0x22" description="" range="" rwaccess="RW"/>\r
1344   </register>\r
1345   <register id="CTRL_CORE_IPU1_IRQ_55_56" acronym="CTRL_CORE_IPU1_IRQ_55_56" offset="0x820" width="32" description="">\r
1346     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1347     <bitfield id="IPU1_IRQ_56" width="9" begin="24" end="16" resetval="0x2A" description="" range="" rwaccess="RW"/>\r
1348     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1349     <bitfield id="IPU1_IRQ_55" width="9" begin="8" end="0" resetval="0x28" description="" range="" rwaccess="RW"/>\r
1350   </register>\r
1351   <register id="CTRL_CORE_IPU1_IRQ_57_58" acronym="CTRL_CORE_IPU1_IRQ_57_58" offset="0x824" width="32" description="">\r
1352     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1353     <bitfield id="IPU1_IRQ_58" width="9" begin="24" end="16" resetval="0x3D" description="" range="" rwaccess="RW"/>\r
1354     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1355     <bitfield id="IPU1_IRQ_57" width="9" begin="8" end="0" resetval="0x3C" description="" range="" rwaccess="RW"/>\r
1356   </register>\r
1357   <register id="CTRL_CORE_IPU1_IRQ_59_60" acronym="CTRL_CORE_IPU1_IRQ_59_60" offset="0x828" width="32" description="">\r
1358     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1359     <bitfield id="IPU1_IRQ_60" width="9" begin="24" end="16" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1360     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1361     <bitfield id="IPU1_IRQ_59" width="9" begin="8" end="0" resetval="0x32" description="" range="" rwaccess="RW"/>\r
1362   </register>\r
1363   <register id="CTRL_CORE_IPU1_IRQ_61_62" acronym="CTRL_CORE_IPU1_IRQ_61_62" offset="0x82C" width="32" description="">\r
1364     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1365     <bitfield id="IPU1_IRQ_62" width="9" begin="24" end="16" resetval="0x16" description="" range="" rwaccess="RW"/>\r
1366     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1367     <bitfield id="IPU1_IRQ_61" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1368   </register>\r
1369   <register id="CTRL_CORE_IPU1_IRQ_63_64" acronym="CTRL_CORE_IPU1_IRQ_63_64" offset="0x830" width="32" description="">\r
1370     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1371     <bitfield id="IPU1_IRQ_64" width="9" begin="24" end="16" resetval="0x6C" description="" range="" rwaccess="RW"/>\r
1372     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1373     <bitfield id="IPU1_IRQ_63" width="9" begin="8" end="0" resetval="0x53" description="" range="" rwaccess="RW"/>\r
1374   </register>\r
1375   <register id="CTRL_CORE_IPU1_IRQ_65_66" acronym="CTRL_CORE_IPU1_IRQ_65_66" offset="0x834" width="32" description="">\r
1376     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1377     <bitfield id="IPU1_IRQ_66" width="9" begin="24" end="16" resetval="0x4E" description="" range="" rwaccess="RW"/>\r
1378     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1379     <bitfield id="IPU1_IRQ_65" width="9" begin="8" end="0" resetval="0x78" description="" range="" rwaccess="RW"/>\r
1380   </register>\r
1381   <register id="CTRL_CORE_IPU1_IRQ_67_68" acronym="CTRL_CORE_IPU1_IRQ_67_68" offset="0x838" width="32" description="">\r
1382     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1383     <bitfield id="IPU1_IRQ_68" width="9" begin="24" end="16" resetval="0x59" description="" range="" rwaccess="RW"/>\r
1384     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1385     <bitfield id="IPU1_IRQ_67" width="9" begin="8" end="0" resetval="0x51" description="" range="" rwaccess="RW"/>\r
1386   </register>\r
1387   <register id="CTRL_CORE_IPU1_IRQ_69_70" acronym="CTRL_CORE_IPU1_IRQ_69_70" offset="0x83C" width="32" description="">\r
1388     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1389     <bitfield id="IPU1_IRQ_70" width="9" begin="24" end="16" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1390     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1391     <bitfield id="IPU1_IRQ_69" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1392   </register>\r
1393   <register id="CTRL_CORE_IPU1_IRQ_71_72" acronym="CTRL_CORE_IPU1_IRQ_71_72" offset="0x840" width="32" description="">\r
1394     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1395     <bitfield id="IPU1_IRQ_72" width="9" begin="24" end="16" resetval="0x76" description="" range="" rwaccess="RW"/>\r
1396     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1397     <bitfield id="IPU1_IRQ_71" width="9" begin="8" end="0" resetval="0x77" description="" range="" rwaccess="RW"/>\r
1398   </register>\r
1399   <register id="CTRL_CORE_IPU1_IRQ_73_74" acronym="CTRL_CORE_IPU1_IRQ_73_74" offset="0x844" width="32" description="">\r
1400     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1401     <bitfield id="IPU1_IRQ_74" width="9" begin="24" end="16" resetval="0x49" description="" range="" rwaccess="RW"/>\r
1402     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1403     <bitfield id="IPU1_IRQ_73" width="9" begin="8" end="0" resetval="0x48" description="" range="" rwaccess="RW"/>\r
1404   </register>\r
1405   <register id="CTRL_CORE_IPU1_IRQ_75_76" acronym="CTRL_CORE_IPU1_IRQ_75_76" offset="0x848" width="32" description="">\r
1406     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1407     <bitfield id="IPU1_IRQ_76" width="9" begin="24" end="16" resetval="0x57" description="" range="" rwaccess="RW"/>\r
1408     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1409     <bitfield id="IPU1_IRQ_75" width="9" begin="8" end="0" resetval="0x75" description="" range="" rwaccess="RW"/>\r
1410   </register>\r
1411   <register id="CTRL_CORE_IPU1_IRQ_77_78" acronym="CTRL_CORE_IPU1_IRQ_77_78" offset="0x84C" width="32" description="">\r
1412     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1413     <bitfield id="IPU1_IRQ_78" width="9" begin="24" end="16" resetval="0x3E" description="" range="" rwaccess="RW"/>\r
1414     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1415     <bitfield id="IPU1_IRQ_77" width="9" begin="8" end="0" resetval="0x58" description="" range="" rwaccess="RW"/>\r
1416   </register>\r
1417   <register id="CTRL_CORE_IPU1_IRQ_79_80" acronym="CTRL_CORE_IPU1_IRQ_79_80" offset="0x850" width="32" description="">\r
1418     <bitfield id="RESERVED" width="23" begin="31" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1419     <bitfield id="IPU1_IRQ_79" width="9" begin="8" end="0" resetval="0x3F" description="" range="" rwaccess="RW"/>\r
1420   </register>\r
1421   <register id="CTRL_CORE_IPU2_IRQ_23_24" acronym="CTRL_CORE_IPU2_IRQ_23_24" offset="0x854" width="32" description="">\r
1422     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1423     <bitfield id="IPU2_IRQ_24" width="9" begin="24" end="16" resetval="0x30" description="" range="" rwaccess="RW"/>\r
1424     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1425     <bitfield id="IPU2_IRQ_23" width="9" begin="8" end="0" resetval="0x14" description="" range="" rwaccess="RW"/>\r
1426   </register>\r
1427   <register id="CTRL_CORE_IPU2_IRQ_25_26" acronym="CTRL_CORE_IPU2_IRQ_25_26" offset="0x858" width="32" description="">\r
1428     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1429     <bitfield id="IPU2_IRQ_26" width="9" begin="24" end="16" resetval="0x60" description="" range="" rwaccess="RW"/>\r
1430     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1431     <bitfield id="IPU2_IRQ_25" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1432   </register>\r
1433   <register id="CTRL_CORE_IPU2_IRQ_27_28" acronym="CTRL_CORE_IPU2_IRQ_27_28" offset="0x85C" width="32" description="">\r
1434     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1435     <bitfield id="IPU2_IRQ_28" width="9" begin="24" end="16" resetval="0x7F" description="" range="" rwaccess="RW"/>\r
1436     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1437     <bitfield id="IPU2_IRQ_27" width="9" begin="8" end="0" resetval="0x7E" description="" range="" rwaccess="RW"/>\r
1438   </register>\r
1439   <register id="CTRL_CORE_IPU2_IRQ_29_30" acronym="CTRL_CORE_IPU2_IRQ_29_30" offset="0x860" width="32" description="">\r
1440     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1441     <bitfield id="IPU2_IRQ_30" width="9" begin="24" end="16" resetval="0x81" description="" range="" rwaccess="RW"/>\r
1442     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1443     <bitfield id="IPU2_IRQ_29" width="9" begin="8" end="0" resetval="0x80" description="" range="" rwaccess="RW"/>\r
1444   </register>\r
1445   <register id="CTRL_CORE_IPU2_IRQ_31_32" acronym="CTRL_CORE_IPU2_IRQ_31_32" offset="0x864" width="32" description="">\r
1446     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1447     <bitfield id="IPU2_IRQ_32" width="9" begin="24" end="16" resetval="0x13" description="" range="" rwaccess="RW"/>\r
1448     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1449     <bitfield id="IPU2_IRQ_31" width="9" begin="8" end="0" resetval="0x82" description="" range="" rwaccess="RW"/>\r
1450   </register>\r
1451   <register id="CTRL_CORE_IPU2_IRQ_33_34" acronym="CTRL_CORE_IPU2_IRQ_33_34" offset="0x868" width="32" description="">\r
1452     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1453     <bitfield id="IPU2_IRQ_34" width="9" begin="24" end="16" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1454     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1455     <bitfield id="IPU2_IRQ_33" width="9" begin="8" end="0" resetval="0x83" description="" range="" rwaccess="RW"/>\r
1456   </register>\r
1457   <register id="CTRL_CORE_IPU2_IRQ_35_36" acronym="CTRL_CORE_IPU2_IRQ_35_36" offset="0x86C" width="32" description="">\r
1458     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1459     <bitfield id="IPU2_IRQ_36" width="9" begin="24" end="16" resetval="0x9" description="" range="" rwaccess="RW"/>\r
1460     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1461     <bitfield id="IPU2_IRQ_35" width="9" begin="8" end="0" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1462   </register>\r
1463   <register id="CTRL_CORE_IPU2_IRQ_37_38" acronym="CTRL_CORE_IPU2_IRQ_37_38" offset="0x870" width="32" description="">\r
1464     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1465     <bitfield id="IPU2_IRQ_38" width="9" begin="24" end="16" resetval="0x84" description="" range="" rwaccess="RW"/>\r
1466     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1467     <bitfield id="IPU2_IRQ_37" width="9" begin="8" end="0" resetval="0xA" description="" range="" rwaccess="RW"/>\r
1468   </register>\r
1469   <register id="CTRL_CORE_IPU2_IRQ_39_40" acronym="CTRL_CORE_IPU2_IRQ_39_40" offset="0x874" width="32" description="">\r
1470     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1471     <bitfield id="IPU2_IRQ_40" width="9" begin="24" end="16" resetval="0x63" description="" range="" rwaccess="RW"/>\r
1472     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1473     <bitfield id="IPU2_IRQ_39" width="9" begin="8" end="0" resetval="0x62" description="" range="" rwaccess="RW"/>\r
1474   </register>\r
1475   <register id="CTRL_CORE_IPU2_IRQ_41_42" acronym="CTRL_CORE_IPU2_IRQ_41_42" offset="0x878" width="32" description="">\r
1476     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1477     <bitfield id="IPU2_IRQ_42" width="9" begin="24" end="16" resetval="0x34" description="" range="" rwaccess="RW"/>\r
1478     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1479     <bitfield id="IPU2_IRQ_41" width="9" begin="8" end="0" resetval="0x33" description="" range="" rwaccess="RW"/>\r
1480   </register>\r
1481   <register id="CTRL_CORE_IPU2_IRQ_43_44" acronym="CTRL_CORE_IPU2_IRQ_43_44" offset="0x87C" width="32" description="">\r
1482     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1483     <bitfield id="IPU2_IRQ_44" width="9" begin="24" end="16" resetval="0x39" description="" range="" rwaccess="RW"/>\r
1484     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1485     <bitfield id="IPU2_IRQ_43" width="9" begin="8" end="0" resetval="0x38" description="" range="" rwaccess="RW"/>\r
1486   </register>\r
1487   <register id="CTRL_CORE_IPU2_IRQ_45_46" acronym="CTRL_CORE_IPU2_IRQ_45_46" offset="0x880" width="32" description="">\r
1488     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1489     <bitfield id="IPU2_IRQ_46" width="9" begin="24" end="16" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1490     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1491     <bitfield id="IPU2_IRQ_45" width="9" begin="8" end="0" resetval="0x45" description="" range="" rwaccess="RW"/>\r
1492   </register>\r
1493   <register id="CTRL_CORE_IPU2_IRQ_47_48" acronym="CTRL_CORE_IPU2_IRQ_47_48" offset="0x884" width="32" description="">\r
1494     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1495     <bitfield id="IPU2_IRQ_48" width="9" begin="24" end="16" resetval="0xE" description="" range="" rwaccess="RW"/>\r
1496     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1497     <bitfield id="IPU2_IRQ_47" width="9" begin="8" end="0" resetval="0x85" description="" range="" rwaccess="RW"/>\r
1498   </register>\r
1499   <register id="CTRL_CORE_IPU2_IRQ_49_50" acronym="CTRL_CORE_IPU2_IRQ_49_50" offset="0x888" width="32" description="">\r
1500     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1501     <bitfield id="IPU2_IRQ_50" width="9" begin="24" end="16" resetval="0x86" description="" range="" rwaccess="RW"/>\r
1502     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1503     <bitfield id="IPU2_IRQ_49" width="9" begin="8" end="0" resetval="0x42" description="" range="" rwaccess="RW"/>\r
1504   </register>\r
1505   <register id="CTRL_CORE_IPU2_IRQ_51_52" acronym="CTRL_CORE_IPU2_IRQ_51_52" offset="0x88C" width="32" description="">\r
1506     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1507     <bitfield id="IPU2_IRQ_52" width="9" begin="24" end="16" resetval="0x19" description="" range="" rwaccess="RW"/>\r
1508     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1509     <bitfield id="IPU2_IRQ_51" width="9" begin="8" end="0" resetval="0x18" description="" range="" rwaccess="RW"/>\r
1510   </register>\r
1511   <register id="CTRL_CORE_IPU2_IRQ_53_54" acronym="CTRL_CORE_IPU2_IRQ_53_54" offset="0x890" width="32" description="">\r
1512     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1513     <bitfield id="IPU2_IRQ_54" width="9" begin="24" end="16" resetval="0x23" description="" range="" rwaccess="RW"/>\r
1514     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1515     <bitfield id="IPU2_IRQ_53" width="9" begin="8" end="0" resetval="0x22" description="" range="" rwaccess="RW"/>\r
1516   </register>\r
1517   <register id="CTRL_CORE_IPU2_IRQ_55_56" acronym="CTRL_CORE_IPU2_IRQ_55_56" offset="0x894" width="32" description="">\r
1518     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1519     <bitfield id="IPU2_IRQ_56" width="9" begin="24" end="16" resetval="0x2A" description="" range="" rwaccess="RW"/>\r
1520     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1521     <bitfield id="IPU2_IRQ_55" width="9" begin="8" end="0" resetval="0x28" description="" range="" rwaccess="RW"/>\r
1522   </register>\r
1523   <register id="CTRL_CORE_IPU2_IRQ_57_58" acronym="CTRL_CORE_IPU2_IRQ_57_58" offset="0x898" width="32" description="">\r
1524     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1525     <bitfield id="IPU2_IRQ_58" width="9" begin="24" end="16" resetval="0x3D" description="" range="" rwaccess="RW"/>\r
1526     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1527     <bitfield id="IPU2_IRQ_57" width="9" begin="8" end="0" resetval="0x3C" description="" range="" rwaccess="RW"/>\r
1528   </register>\r
1529   <register id="CTRL_CORE_IPU2_IRQ_59_60" acronym="CTRL_CORE_IPU2_IRQ_59_60" offset="0x89C" width="32" description="">\r
1530     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1531     <bitfield id="IPU2_IRQ_60" width="9" begin="24" end="16" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1532     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1533     <bitfield id="IPU2_IRQ_59" width="9" begin="8" end="0" resetval="0x32" description="" range="" rwaccess="RW"/>\r
1534   </register>\r
1535   <register id="CTRL_CORE_IPU2_IRQ_61_62" acronym="CTRL_CORE_IPU2_IRQ_61_62" offset="0x8A0" width="32" description="">\r
1536     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1537     <bitfield id="IPU2_IRQ_62" width="9" begin="24" end="16" resetval="0x16" description="" range="" rwaccess="RW"/>\r
1538     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1539     <bitfield id="IPU2_IRQ_61" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1540   </register>\r
1541   <register id="CTRL_CORE_IPU2_IRQ_63_64" acronym="CTRL_CORE_IPU2_IRQ_63_64" offset="0x8A4" width="32" description="">\r
1542     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1543     <bitfield id="IPU2_IRQ_64" width="9" begin="24" end="16" resetval="0x6C" description="" range="" rwaccess="RW"/>\r
1544     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1545     <bitfield id="IPU2_IRQ_63" width="9" begin="8" end="0" resetval="0x53" description="" range="" rwaccess="RW"/>\r
1546   </register>\r
1547   <register id="CTRL_CORE_IPU2_IRQ_65_66" acronym="CTRL_CORE_IPU2_IRQ_65_66" offset="0x8A8" width="32" description="">\r
1548     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1549     <bitfield id="IPU2_IRQ_66" width="9" begin="24" end="16" resetval="0x4E" description="" range="" rwaccess="RW"/>\r
1550     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1551     <bitfield id="IPU2_IRQ_65" width="9" begin="8" end="0" resetval="0x78" description="" range="" rwaccess="RW"/>\r
1552   </register>\r
1553   <register id="CTRL_CORE_IPU2_IRQ_67_68" acronym="CTRL_CORE_IPU2_IRQ_67_68" offset="0x8AC" width="32" description="">\r
1554     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1555     <bitfield id="IPU2_IRQ_68" width="9" begin="24" end="16" resetval="0x59" description="" range="" rwaccess="RW"/>\r
1556     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1557     <bitfield id="IPU2_IRQ_67" width="9" begin="8" end="0" resetval="0x51" description="" range="" rwaccess="RW"/>\r
1558   </register>\r
1559   <register id="CTRL_CORE_IPU2_IRQ_69_70" acronym="CTRL_CORE_IPU2_IRQ_69_70" offset="0x8B0" width="32" description="">\r
1560     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1561     <bitfield id="IPU2_IRQ_70" width="9" begin="24" end="16" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1562     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1563     <bitfield id="IPU2_IRQ_69" width="9" begin="8" end="0" resetval="0x0" description="" range="" rwaccess="RW"/>\r
1564   </register>\r
1565   <register id="CTRL_CORE_IPU2_IRQ_71_72" acronym="CTRL_CORE_IPU2_IRQ_71_72" offset="0x8B4" width="32" description="">\r
1566     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1567     <bitfield id="IPU2_IRQ_72" width="9" begin="24" end="16" resetval="0x76" description="" range="" rwaccess="RW"/>\r
1568     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1569     <bitfield id="IPU2_IRQ_71" width="9" begin="8" end="0" resetval="0x77" description="" range="" rwaccess="RW"/>\r
1570   </register>\r
1571   <register id="CTRL_CORE_IPU2_IRQ_73_74" acronym="CTRL_CORE_IPU2_IRQ_73_74" offset="0x8B8" width="32" description="">\r
1572     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1573     <bitfield id="IPU2_IRQ_74" width="9" begin="24" end="16" resetval="0x49" description="" range="" rwaccess="RW"/>\r
1574     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1575     <bitfield id="IPU2_IRQ_73" width="9" begin="8" end="0" resetval="0x48" description="" range="" rwaccess="RW"/>\r
1576   </register>\r
1577   <register id="CTRL_CORE_IPU2_IRQ_75_76" acronym="CTRL_CORE_IPU2_IRQ_75_76" offset="0x8BC" width="32" description="">\r
1578     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1579     <bitfield id="IPU2_IRQ_76" width="9" begin="24" end="16" resetval="0x57" description="" range="" rwaccess="RW"/>\r
1580     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1581     <bitfield id="IPU2_IRQ_75" width="9" begin="8" end="0" resetval="0x75" description="" range="" rwaccess="RW"/>\r
1582   </register>\r
1583   <register id="CTRL_CORE_IPU2_IRQ_77_78" acronym="CTRL_CORE_IPU2_IRQ_77_78" offset="0x8C0" width="32" description="">\r
1584     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1585     <bitfield id="IPU2_IRQ_78" width="9" begin="24" end="16" resetval="0x3E" description="" range="" rwaccess="RW"/>\r
1586     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1587     <bitfield id="IPU2_IRQ_77" width="9" begin="8" end="0" resetval="0x58" description="" range="" rwaccess="RW"/>\r
1588   </register>\r
1589   <register id="CTRL_CORE_IPU2_IRQ_79_80" acronym="CTRL_CORE_IPU2_IRQ_79_80" offset="0x8C4" width="32" description="">\r
1590     <bitfield id="RESERVED" width="23" begin="31" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1591     <bitfield id="IPU2_IRQ_79" width="9" begin="8" end="0" resetval="0x3F" description="" range="" rwaccess="RW"/>\r
1592   </register>\r
1593   <register id="CTRL_CORE_DSP1_IRQ_32_33" acronym="CTRL_CORE_DSP1_IRQ_32_33" offset="0x948" width="32" description="">\r
1594     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1595     <bitfield id="DSP1_IRQ_33" width="9" begin="24" end="16" resetval="0x2" description="" range="" rwaccess="RW"/>\r
1596     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1597     <bitfield id="DSP1_IRQ_32" width="9" begin="8" end="0" resetval="0x1" description="" range="" rwaccess="RW"/>\r
1598   </register>\r
1599   <register id="CTRL_CORE_DSP1_IRQ_34_35" acronym="CTRL_CORE_DSP1_IRQ_34_35" offset="0x94C" width="32" description="">\r
1600     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1601     <bitfield id="DSP1_IRQ_35" width="9" begin="24" end="16" resetval="0x4" description="" range="" rwaccess="RW"/>\r
1602     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1603     <bitfield id="DSP1_IRQ_34" width="9" begin="8" end="0" resetval="0x3" description="" range="" rwaccess="RW"/>\r
1604   </register>\r
1605   <register id="CTRL_CORE_DSP1_IRQ_36_37" acronym="CTRL_CORE_DSP1_IRQ_36_37" offset="0x950" width="32" description="">\r
1606     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1607     <bitfield id="DSP1_IRQ_37" width="9" begin="24" end="16" resetval="0x6" description="" range="" rwaccess="RW"/>\r
1608     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1609     <bitfield id="DSP1_IRQ_36" width="9" begin="8" end="0" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1610   </register>\r
1611   <register id="CTRL_CORE_DSP1_IRQ_38_39" acronym="CTRL_CORE_DSP1_IRQ_38_39" offset="0x954" width="32" description="">\r
1612     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1613     <bitfield id="DSP1_IRQ_39" width="9" begin="24" end="16" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1614     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1615     <bitfield id="DSP1_IRQ_38" width="9" begin="8" end="0" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1616   </register>\r
1617   <register id="CTRL_CORE_DSP1_IRQ_40_41" acronym="CTRL_CORE_DSP1_IRQ_40_41" offset="0x958" width="32" description="">\r
1618     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1619     <bitfield id="DSP1_IRQ_41" width="9" begin="24" end="16" resetval="0xA" description="" range="" rwaccess="RW"/>\r
1620     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1621     <bitfield id="DSP1_IRQ_40" width="9" begin="8" end="0" resetval="0x9" description="" range="" rwaccess="RW"/>\r
1622   </register>\r
1623   <register id="CTRL_CORE_DSP1_IRQ_42_43" acronym="CTRL_CORE_DSP1_IRQ_42_43" offset="0x95C" width="32" description="">\r
1624     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1625     <bitfield id="DSP1_IRQ_43" width="9" begin="24" end="16" resetval="0xC" description="" range="" rwaccess="RW"/>\r
1626     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1627     <bitfield id="DSP1_IRQ_42" width="9" begin="8" end="0" resetval="0xB" description="" range="" rwaccess="RW"/>\r
1628   </register>\r
1629   <register id="CTRL_CORE_DSP1_IRQ_44_45" acronym="CTRL_CORE_DSP1_IRQ_44_45" offset="0x960" width="32" description="">\r
1630     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1631     <bitfield id="DSP1_IRQ_45" width="9" begin="24" end="16" resetval="0xE" description="" range="" rwaccess="RW"/>\r
1632     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1633     <bitfield id="DSP1_IRQ_44" width="9" begin="8" end="0" resetval="0xD" description="" range="" rwaccess="RW"/>\r
1634   </register>\r
1635   <register id="CTRL_CORE_DSP1_IRQ_46_47" acronym="CTRL_CORE_DSP1_IRQ_46_47" offset="0x964" width="32" description="">\r
1636     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1637     <bitfield id="DSP1_IRQ_47" width="9" begin="24" end="16" resetval="0x10" description="" range="" rwaccess="RW"/>\r
1638     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1639     <bitfield id="DSP1_IRQ_46" width="9" begin="8" end="0" resetval="0xF" description="" range="" rwaccess="RW"/>\r
1640   </register>\r
1641   <register id="CTRL_CORE_DSP1_IRQ_48_49" acronym="CTRL_CORE_DSP1_IRQ_48_49" offset="0x968" width="32" description="">\r
1642     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1643     <bitfield id="DSP1_IRQ_49" width="9" begin="24" end="16" resetval="0x12" description="" range="" rwaccess="RW"/>\r
1644     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1645     <bitfield id="DSP1_IRQ_48" width="9" begin="8" end="0" resetval="0x11" description="" range="" rwaccess="RW"/>\r
1646   </register>\r
1647   <register id="CTRL_CORE_DSP1_IRQ_50_51" acronym="CTRL_CORE_DSP1_IRQ_50_51" offset="0x96C" width="32" description="">\r
1648     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1649     <bitfield id="DSP1_IRQ_51" width="9" begin="24" end="16" resetval="0x14" description="" range="" rwaccess="RW"/>\r
1650     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1651     <bitfield id="DSP1_IRQ_50" width="9" begin="8" end="0" resetval="0x13" description="" range="" rwaccess="RW"/>\r
1652   </register>\r
1653   <register id="CTRL_CORE_DSP1_IRQ_52_53" acronym="CTRL_CORE_DSP1_IRQ_52_53" offset="0x970" width="32" description="">\r
1654     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1655     <bitfield id="DSP1_IRQ_53" width="9" begin="24" end="16" resetval="0x16" description="" range="" rwaccess="RW"/>\r
1656     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1657     <bitfield id="DSP1_IRQ_52" width="9" begin="8" end="0" resetval="0x15" description="" range="" rwaccess="RW"/>\r
1658   </register>\r
1659   <register id="CTRL_CORE_DSP1_IRQ_54_55" acronym="CTRL_CORE_DSP1_IRQ_54_55" offset="0x974" width="32" description="">\r
1660     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1661     <bitfield id="DSP1_IRQ_55" width="9" begin="24" end="16" resetval="0x18" description="" range="" rwaccess="RW"/>\r
1662     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1663     <bitfield id="DSP1_IRQ_54" width="9" begin="8" end="0" resetval="0x17" description="" range="" rwaccess="RW"/>\r
1664   </register>\r
1665   <register id="CTRL_CORE_DSP1_IRQ_56_57" acronym="CTRL_CORE_DSP1_IRQ_56_57" offset="0x978" width="32" description="">\r
1666     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1667     <bitfield id="DSP1_IRQ_57" width="9" begin="24" end="16" resetval="0x1A" description="" range="" rwaccess="RW"/>\r
1668     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1669     <bitfield id="DSP1_IRQ_56" width="9" begin="8" end="0" resetval="0x19" description="" range="" rwaccess="RW"/>\r
1670   </register>\r
1671   <register id="CTRL_CORE_DSP1_IRQ_58_59" acronym="CTRL_CORE_DSP1_IRQ_58_59" offset="0x97C" width="32" description="">\r
1672     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1673     <bitfield id="DSP1_IRQ_59" width="9" begin="24" end="16" resetval="0x1C" description="" range="" rwaccess="RW"/>\r
1674     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1675     <bitfield id="DSP1_IRQ_58" width="9" begin="8" end="0" resetval="0x1B" description="" range="" rwaccess="RW"/>\r
1676   </register>\r
1677   <register id="CTRL_CORE_DSP1_IRQ_60_61" acronym="CTRL_CORE_DSP1_IRQ_60_61" offset="0x980" width="32" description="">\r
1678     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1679     <bitfield id="DSP1_IRQ_61" width="9" begin="24" end="16" resetval="0x1E" description="" range="" rwaccess="RW"/>\r
1680     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1681     <bitfield id="DSP1_IRQ_60" width="9" begin="8" end="0" resetval="0x1D" description="" range="" rwaccess="RW"/>\r
1682   </register>\r
1683   <register id="CTRL_CORE_DSP1_IRQ_62_63" acronym="CTRL_CORE_DSP1_IRQ_62_63" offset="0x984" width="32" description="">\r
1684     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1685     <bitfield id="DSP1_IRQ_63" width="9" begin="24" end="16" resetval="0x20" description="" range="" rwaccess="RW"/>\r
1686     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1687     <bitfield id="DSP1_IRQ_62" width="9" begin="8" end="0" resetval="0x1F" description="" range="" rwaccess="RW"/>\r
1688   </register>\r
1689   <register id="CTRL_CORE_DSP1_IRQ_64_65" acronym="CTRL_CORE_DSP1_IRQ_64_65" offset="0x988" width="32" description="">\r
1690     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1691     <bitfield id="DSP1_IRQ_65" width="9" begin="24" end="16" resetval="0x22" description="" range="" rwaccess="RW"/>\r
1692     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1693     <bitfield id="DSP1_IRQ_64" width="9" begin="8" end="0" resetval="0x21" description="" range="" rwaccess="RW"/>\r
1694   </register>\r
1695   <register id="CTRL_CORE_DSP1_IRQ_66_67" acronym="CTRL_CORE_DSP1_IRQ_66_67" offset="0x98C" width="32" description="">\r
1696     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1697     <bitfield id="DSP1_IRQ_67" width="9" begin="24" end="16" resetval="0x24" description="" range="" rwaccess="RW"/>\r
1698     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1699     <bitfield id="DSP1_IRQ_66" width="9" begin="8" end="0" resetval="0x23" description="" range="" rwaccess="RW"/>\r
1700   </register>\r
1701   <register id="CTRL_CORE_DSP1_IRQ_68_69" acronym="CTRL_CORE_DSP1_IRQ_68_69" offset="0x990" width="32" description="">\r
1702     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1703     <bitfield id="DSP1_IRQ_69" width="9" begin="24" end="16" resetval="0x26" description="" range="" rwaccess="RW"/>\r
1704     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1705     <bitfield id="DSP1_IRQ_68" width="9" begin="8" end="0" resetval="0x25" description="" range="" rwaccess="RW"/>\r
1706   </register>\r
1707   <register id="CTRL_CORE_DSP1_IRQ_70_71" acronym="CTRL_CORE_DSP1_IRQ_70_71" offset="0x994" width="32" description="">\r
1708     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1709     <bitfield id="DSP1_IRQ_71" width="9" begin="24" end="16" resetval="0x28" description="" range="" rwaccess="RW"/>\r
1710     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1711     <bitfield id="DSP1_IRQ_70" width="9" begin="8" end="0" resetval="0x27" description="" range="" rwaccess="RW"/>\r
1712   </register>\r
1713   <register id="CTRL_CORE_DSP1_IRQ_72_73" acronym="CTRL_CORE_DSP1_IRQ_72_73" offset="0x998" width="32" description="">\r
1714     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1715     <bitfield id="DSP1_IRQ_73" width="9" begin="24" end="16" resetval="0x2A" description="" range="" rwaccess="RW"/>\r
1716     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1717     <bitfield id="DSP1_IRQ_72" width="9" begin="8" end="0" resetval="0x29" description="" range="" rwaccess="RW"/>\r
1718   </register>\r
1719   <register id="CTRL_CORE_DSP1_IRQ_74_75" acronym="CTRL_CORE_DSP1_IRQ_74_75" offset="0x99C" width="32" description="">\r
1720     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1721     <bitfield id="DSP1_IRQ_75" width="9" begin="24" end="16" resetval="0x2C" description="" range="" rwaccess="RW"/>\r
1722     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1723     <bitfield id="DSP1_IRQ_74" width="9" begin="8" end="0" resetval="0x2B" description="" range="" rwaccess="RW"/>\r
1724   </register>\r
1725   <register id="CTRL_CORE_DSP1_IRQ_76_77" acronym="CTRL_CORE_DSP1_IRQ_76_77" offset="0x9A0" width="32" description="">\r
1726     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1727     <bitfield id="DSP1_IRQ_77" width="9" begin="24" end="16" resetval="0x2E" description="" range="" rwaccess="RW"/>\r
1728     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1729     <bitfield id="DSP1_IRQ_76" width="9" begin="8" end="0" resetval="0x2D" description="" range="" rwaccess="RW"/>\r
1730   </register>\r
1731   <register id="CTRL_CORE_DSP1_IRQ_78_79" acronym="CTRL_CORE_DSP1_IRQ_78_79" offset="0x9A4" width="32" description="">\r
1732     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1733     <bitfield id="DSP1_IRQ_79" width="9" begin="24" end="16" resetval="0x30" description="" range="" rwaccess="RW"/>\r
1734     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1735     <bitfield id="DSP1_IRQ_78" width="9" begin="8" end="0" resetval="0x2F" description="" range="" rwaccess="RW"/>\r
1736   </register>\r
1737   <register id="CTRL_CORE_DSP1_IRQ_80_81" acronym="CTRL_CORE_DSP1_IRQ_80_81" offset="0x9A8" width="32" description="">\r
1738     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1739     <bitfield id="DSP1_IRQ_81" width="9" begin="24" end="16" resetval="0x32" description="" range="" rwaccess="RW"/>\r
1740     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1741     <bitfield id="DSP1_IRQ_80" width="9" begin="8" end="0" resetval="0x31" description="" range="" rwaccess="RW"/>\r
1742   </register>\r
1743   <register id="CTRL_CORE_DSP1_IRQ_82_83" acronym="CTRL_CORE_DSP1_IRQ_82_83" offset="0x9AC" width="32" description="">\r
1744     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1745     <bitfield id="DSP1_IRQ_83" width="9" begin="24" end="16" resetval="0x34" description="" range="" rwaccess="RW"/>\r
1746     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1747     <bitfield id="DSP1_IRQ_82" width="9" begin="8" end="0" resetval="0x33" description="" range="" rwaccess="RW"/>\r
1748   </register>\r
1749   <register id="CTRL_CORE_DSP1_IRQ_84_85" acronym="CTRL_CORE_DSP1_IRQ_84_85" offset="0x9B0" width="32" description="">\r
1750     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1751     <bitfield id="DSP1_IRQ_85" width="9" begin="24" end="16" resetval="0x36" description="" range="" rwaccess="RW"/>\r
1752     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1753     <bitfield id="DSP1_IRQ_84" width="9" begin="8" end="0" resetval="0x35" description="" range="" rwaccess="RW"/>\r
1754   </register>\r
1755   <register id="CTRL_CORE_DSP1_IRQ_86_87" acronym="CTRL_CORE_DSP1_IRQ_86_87" offset="0x9B4" width="32" description="">\r
1756     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1757     <bitfield id="DSP1_IRQ_87" width="9" begin="24" end="16" resetval="0x38" description="" range="" rwaccess="RW"/>\r
1758     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1759     <bitfield id="DSP1_IRQ_86" width="9" begin="8" end="0" resetval="0x37" description="" range="" rwaccess="RW"/>\r
1760   </register>\r
1761   <register id="CTRL_CORE_DSP1_IRQ_88_89" acronym="CTRL_CORE_DSP1_IRQ_88_89" offset="0x9B8" width="32" description="">\r
1762     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1763     <bitfield id="DSP1_IRQ_89" width="9" begin="24" end="16" resetval="0x3A" description="" range="" rwaccess="RW"/>\r
1764     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1765     <bitfield id="DSP1_IRQ_88" width="9" begin="8" end="0" resetval="0x39" description="" range="" rwaccess="RW"/>\r
1766   </register>\r
1767   <register id="CTRL_CORE_DSP1_IRQ_90_91" acronym="CTRL_CORE_DSP1_IRQ_90_91" offset="0x9BC" width="32" description="">\r
1768     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1769     <bitfield id="DSP1_IRQ_91" width="9" begin="24" end="16" resetval="0x3C" description="" range="" rwaccess="RW"/>\r
1770     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1771     <bitfield id="DSP1_IRQ_90" width="9" begin="8" end="0" resetval="0x3B" description="" range="" rwaccess="RW"/>\r
1772   </register>\r
1773   <register id="CTRL_CORE_DSP1_IRQ_92_93" acronym="CTRL_CORE_DSP1_IRQ_92_93" offset="0x9C0" width="32" description="">\r
1774     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1775     <bitfield id="DSP1_IRQ_93" width="9" begin="24" end="16" resetval="0x3E" description="" range="" rwaccess="RW"/>\r
1776     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1777     <bitfield id="DSP1_IRQ_92" width="9" begin="8" end="0" resetval="0x3D" description="" range="" rwaccess="RW"/>\r
1778   </register>\r
1779   <register id="CTRL_CORE_DSP1_IRQ_94_95" acronym="CTRL_CORE_DSP1_IRQ_94_95" offset="0x9C4" width="32" description="">\r
1780     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1781     <bitfield id="DSP1_IRQ_95" width="9" begin="24" end="16" resetval="0x40" description="" range="" rwaccess="RW"/>\r
1782     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1783     <bitfield id="DSP1_IRQ_94" width="9" begin="8" end="0" resetval="0x3F" description="" range="" rwaccess="RW"/>\r
1784   </register>\r
1785   <register id="CTRL_CORE_DSP2_IRQ_32_33" acronym="CTRL_CORE_DSP2_IRQ_32_33" offset="0x9C8" width="32" description="">\r
1786     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1787     <bitfield id="DSP2_IRQ_33" width="9" begin="24" end="16" resetval="0x2" description="" range="" rwaccess="RW"/>\r
1788     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1789     <bitfield id="DSP2_IRQ_32" width="9" begin="8" end="0" resetval="0x1" description="" range="" rwaccess="RW"/>\r
1790   </register>\r
1791   <register id="CTRL_CORE_DSP2_IRQ_34_35" acronym="CTRL_CORE_DSP2_IRQ_34_35" offset="0x9CC" width="32" description="">\r
1792     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1793     <bitfield id="DSP2_IRQ_35" width="9" begin="24" end="16" resetval="0x4" description="" range="" rwaccess="RW"/>\r
1794     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1795     <bitfield id="DSP2_IRQ_34" width="9" begin="8" end="0" resetval="0x3" description="" range="" rwaccess="RW"/>\r
1796   </register>\r
1797   <register id="CTRL_CORE_DSP2_IRQ_36_37" acronym="CTRL_CORE_DSP2_IRQ_36_37" offset="0x9D0" width="32" description="">\r
1798     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1799     <bitfield id="DSP2_IRQ_37" width="9" begin="24" end="16" resetval="0x6" description="" range="" rwaccess="RW"/>\r
1800     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1801     <bitfield id="DSP2_IRQ_36" width="9" begin="8" end="0" resetval="0x5" description="" range="" rwaccess="RW"/>\r
1802   </register>\r
1803   <register id="CTRL_CORE_DSP2_IRQ_38_39" acronym="CTRL_CORE_DSP2_IRQ_38_39" offset="0x9D4" width="32" description="">\r
1804     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1805     <bitfield id="DSP2_IRQ_39" width="9" begin="24" end="16" resetval="0x8" description="" range="" rwaccess="RW"/>\r
1806     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1807     <bitfield id="DSP2_IRQ_38" width="9" begin="8" end="0" resetval="0x7" description="" range="" rwaccess="RW"/>\r
1808   </register>\r
1809   <register id="CTRL_CORE_DSP2_IRQ_40_41" acronym="CTRL_CORE_DSP2_IRQ_40_41" offset="0x9D8" width="32" description="">\r
1810     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1811     <bitfield id="DSP2_IRQ_41" width="9" begin="24" end="16" resetval="0xA" description="" range="" rwaccess="RW"/>\r
1812     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1813     <bitfield id="DSP2_IRQ_40" width="9" begin="8" end="0" resetval="0x9" description="" range="" rwaccess="RW"/>\r
1814   </register>\r
1815   <register id="CTRL_CORE_DSP2_IRQ_42_43" acronym="CTRL_CORE_DSP2_IRQ_42_43" offset="0x9DC" width="32" description="">\r
1816     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1817     <bitfield id="DSP2_IRQ_43" width="9" begin="24" end="16" resetval="0xC" description="" range="" rwaccess="RW"/>\r
1818     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1819     <bitfield id="DSP2_IRQ_42" width="9" begin="8" end="0" resetval="0xB" description="" range="" rwaccess="RW"/>\r
1820   </register>\r
1821   <register id="CTRL_CORE_DSP2_IRQ_44_45" acronym="CTRL_CORE_DSP2_IRQ_44_45" offset="0x9E0" width="32" description="">\r
1822     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1823     <bitfield id="DSP2_IRQ_45" width="9" begin="24" end="16" resetval="0xE" description="" range="" rwaccess="RW"/>\r
1824     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1825     <bitfield id="DSP2_IRQ_44" width="9" begin="8" end="0" resetval="0xD" description="" range="" rwaccess="RW"/>\r
1826   </register>\r
1827   <register id="CTRL_CORE_DSP2_IRQ_46_47" acronym="CTRL_CORE_DSP2_IRQ_46_47" offset="0x9E4" width="32" description="">\r
1828     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1829     <bitfield id="DSP2_IRQ_47" width="9" begin="24" end="16" resetval="0x10" description="" range="" rwaccess="RW"/>\r
1830     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1831     <bitfield id="DSP2_IRQ_46" width="9" begin="8" end="0" resetval="0xF" description="" range="" rwaccess="RW"/>\r
1832   </register>\r
1833   <register id="CTRL_CORE_DSP2_IRQ_48_49" acronym="CTRL_CORE_DSP2_IRQ_48_49" offset="0x9E8" width="32" description="">\r
1834     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1835     <bitfield id="DSP2_IRQ_49" width="9" begin="24" end="16" resetval="0x12" description="" range="" rwaccess="RW"/>\r
1836     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1837     <bitfield id="DSP2_IRQ_48" width="9" begin="8" end="0" resetval="0x11" description="" range="" rwaccess="RW"/>\r
1838   </register>\r
1839   <register id="CTRL_CORE_DSP2_IRQ_50_51" acronym="CTRL_CORE_DSP2_IRQ_50_51" offset="0x9EC" width="32" description="">\r
1840     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1841     <bitfield id="DSP2_IRQ_51" width="9" begin="24" end="16" resetval="0x14" description="" range="" rwaccess="RW"/>\r
1842     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1843     <bitfield id="DSP2_IRQ_50" width="9" begin="8" end="0" resetval="0x13" description="" range="" rwaccess="RW"/>\r
1844   </register>\r
1845   <register id="CTRL_CORE_DSP2_IRQ_52_53" acronym="CTRL_CORE_DSP2_IRQ_52_53" offset="0x9F0" width="32" description="">\r
1846     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1847     <bitfield id="DSP2_IRQ_53" width="9" begin="24" end="16" resetval="0x16" description="" range="" rwaccess="RW"/>\r
1848     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1849     <bitfield id="DSP2_IRQ_52" width="9" begin="8" end="0" resetval="0x15" description="" range="" rwaccess="RW"/>\r
1850   </register>\r
1851   <register id="CTRL_CORE_DSP2_IRQ_54_55" acronym="CTRL_CORE_DSP2_IRQ_54_55" offset="0x9F4" width="32" description="">\r
1852     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1853     <bitfield id="DSP2_IRQ_55" width="9" begin="24" end="16" resetval="0x18" description="" range="" rwaccess="RW"/>\r
1854     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1855     <bitfield id="DSP2_IRQ_54" width="9" begin="8" end="0" resetval="0x17" description="" range="" rwaccess="RW"/>\r
1856   </register>\r
1857   <register id="CTRL_CORE_DSP2_IRQ_56_57" acronym="CTRL_CORE_DSP2_IRQ_56_57" offset="0x9F8" width="32" description="">\r
1858     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1859     <bitfield id="DSP2_IRQ_57" width="9" begin="24" end="16" resetval="0x1A" description="" range="" rwaccess="RW"/>\r
1860     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1861     <bitfield id="DSP2_IRQ_56" width="9" begin="8" end="0" resetval="0x19" description="" range="" rwaccess="RW"/>\r
1862   </register>\r
1863   <register id="CTRL_CORE_DSP2_IRQ_58_59" acronym="CTRL_CORE_DSP2_IRQ_58_59" offset="0x9FC" width="32" description="">\r
1864     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1865     <bitfield id="DSP2_IRQ_59" width="9" begin="24" end="16" resetval="0x1C" description="" range="" rwaccess="RW"/>\r
1866     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1867     <bitfield id="DSP2_IRQ_58" width="9" begin="8" end="0" resetval="0x1B" description="" range="" rwaccess="RW"/>\r
1868   </register>\r
1869   <register id="CTRL_CORE_DSP2_IRQ_60_61" acronym="CTRL_CORE_DSP2_IRQ_60_61" offset="0xA00" width="32" description="">\r
1870     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1871     <bitfield id="DSP2_IRQ_61" width="9" begin="24" end="16" resetval="0x1E" description="" range="" rwaccess="RW"/>\r
1872     <bitfield id="RESERVED" width="7" begin="15" end="9" resetval="0x0" description="" range="" rwaccess="R"/>\r
1873     <bitfield id="DSP2_IRQ_60" width="9" begin="8" end="0" resetval="0x1D" description="" range="" rwaccess="RW"/>\r
1874   </register>\r
1875   <register id="CTRL_CORE_DSP2_IRQ_62_63" acronym="CTRL_CORE_DSP2_IRQ_62_63" offset="0xA04" width="32" description="">\r
1876     <bitfield id="RESERVED" width="7" begin="31" end="25" resetval="0x0" description="" range="" rwaccess="R"/>\r
1877     <bitfield id="DSP2_IRQ_63" width="9" begin="24" end="16" resetval="0x20" description="" range="" rwaccess="RW"/>\r