Remoteproc: DRA7xx: Remove MPU mapping from resource table
[ipc/ipcdev.git] / packages / ti / ipc / remoteproc / rsc_table_vayu_ipu.h
1 /*
2  * Copyright (c) 2012-2013, Texas Instruments Incorporated
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  *
9  * *  Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  *
12  * *  Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  *
16  * *  Neither the name of Texas Instruments Incorporated nor the names of
17  *    its contributors may be used to endorse or promote products derived
18  *    from this software without specific prior written permission.
19  *
20  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
22  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
23  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
24  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
25  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
26  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS;
27  * OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
28  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR
29  * OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
30  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  */
33 /*
34  *  ======== rsc_table_omap5_ipu.h ========
35  *
36  *  Define the resource table entries for all IPU cores. This will be
37  *  incorporated into corresponding base images, and used by the remoteproc
38  *  on the host-side to allocated/reserve resources.
39  *
40  */
42 #ifndef _RSC_TABLE_IPU_H_
43 #define _RSC_TABLE_IPU_H_
45 #include "rsc_types.h"
47 /* IPU Memory Map */
48 #define L4_DRA7XX_BASE          0x4A000000
50 /* L4_CFG & L4_WKUP */
51 #define L4_PERIPHERAL_L4CFG     (L4_DRA7XX_BASE)
52 #define IPU_PERIPHERAL_L4CFG    0x6A000000
54 #define L4_PERIPHERAL_L4PER1    0x48000000
55 #define IPU_PERIPHERAL_L4PER1   0x68000000
57 #define L4_PERIPHERAL_L4PER2    0x48400000
58 #define IPU_PERIPHERAL_L4PER2   0x68400000
60 #define L4_PERIPHERAL_L4PER3    0x48800000
61 #define IPU_PERIPHERAL_L4PER3   0x68800000
63 #define L4_PERIPHERAL_L4EMU     0x54000000
64 #define IPU_PERIPHERAL_L4EMU    0x74000000
66 #define L3_PERIPHERAL_DMM       0x4E000000
67 #define IPU_PERIPHERAL_DMM      0x6E000000
69 #define L3_IVAHD_CONFIG         0x5A000000
70 #define IPU_IVAHD_CONFIG        0x7A000000
72 #define L3_IVAHD_SL2            0x5B000000
73 #define IPU_IVAHD_SL2           0x7B000000
75 #define L3_TILER_MODE_0_1       0x60000000
76 #define IPU_TILER_MODE_0_1      0xA0000000
78 #define L3_TILER_MODE_2         0x70000000
79 #define IPU_TILER_MODE_2        0xB0000000
81 #define L3_TILER_MODE_3         0x78000000
82 #define IPU_TILER_MODE_3        0xB8000000
84 #define IPU_MEM_TEXT            0x0
85 #define IPU_MEM_DATA            0x80000000
87 #if defined(OMAP5) || defined(VAYU_IPU_1) || defined(VAYU_IPU_2)
88 #define IPU_MEM_IOBUFS          0x90000000
89 #else
90 #define IPU_MEM_IOBUFS          0x88000000
91 #endif
93 #define IPU_MEM_IPC_DATA        0x9F000000
94 #define IPU_MEM_IPC_VRING       0x60000000
95 #define IPU_MEM_RPMSG_VRING0    0x60000000
96 #define IPU_MEM_RPMSG_VRING1    0x60004000
97 #define IPU_MEM_VRING_BUFS0     0x60040000
98 #define IPU_MEM_VRING_BUFS1     0x60080000
100 #define IPU_MEM_IPC_VRING_SIZE  SZ_1M
101 #define IPU_MEM_IPC_DATA_SIZE   SZ_1M
103 #ifdef VAYU_IPU_1
104 #define IPU_MEM_TEXT_SIZE       (SZ_1M)
105 #else
106 #define IPU_MEM_TEXT_SIZE       (SZ_1M * 6)
107 #endif
109 #if defined(OMAP5) || defined(VAYU_IPU_2)
110 #define IPU_MEM_DATA_SIZE       (SZ_1M * 156)
111 #elif defined(VAYU_IPU_1)
112 #define IPU_MEM_DATA_SIZE       (SZ_1M * 5)
113 #else
114 #define IPU_MEM_DATA_SIZE       (SZ_1M * 100)
115 #endif
117 #define IPU_MEM_IOBUFS_SIZE     (SZ_1M * 90)
119 /*
120  * Assign fixed RAM addresses to facilitate a fixed MMU table.
121  * PHYS_MEM_IPC_VRING & PHYS_MEM_IPC_DATA MUST be together.
122  */
123 /* See CMA BASE addresses in Linux side: arch/arm/mach-omap2/remoteproc.c */
124 #ifdef OMAP5
125 #define PHYS_MEM_IPC_VRING      0x95800000
126 #elif defined(VAYU_IPU_1)
127 #define PHYS_MEM_IPC_VRING      0x94000000
128 #elif defined (VAYU_IPU_2)
129 #define PHYS_MEM_IPC_VRING      0x95800000
130 #else
131 #define PHYS_MEM_IPC_VRING      0x99000000
132 #endif
134 #define PHYS_MEM_IOBUFS         0xBA300000
136 /*
137  * Sizes of the virtqueues (expressed in number of buffers supported,
138  * and must be power of 2)
139  */
140 #define IPU_RPMSG_VQ0_SIZE      256
141 #define IPU_RPMSG_VQ1_SIZE      256
143 /* flip up bits whose indices represent features we support */
144 #define RPMSG_IPU_C0_FEATURES   1
146 struct my_resource_table {
147     struct resource_table base;
149     UInt32 offset[18];  /* Should match 'num' in actual definition */
151     /* rpmsg vdev entry */
152     struct fw_rsc_vdev rpmsg_vdev;
153     struct fw_rsc_vdev_vring rpmsg_vring0;
154     struct fw_rsc_vdev_vring rpmsg_vring1;
156     /* text carveout entry */
157     struct fw_rsc_carveout text_cout;
159     /* data carveout entry */
160     struct fw_rsc_carveout data_cout;
162     /* ipcdata carveout entry */
163     struct fw_rsc_carveout ipcdata_cout;
165     /* trace entry */
166     struct fw_rsc_trace trace;
168     /* devmem entry */
169     struct fw_rsc_devmem devmem0;
171     /* devmem entry */
172     struct fw_rsc_devmem devmem1;
174     /* devmem entry */
175     struct fw_rsc_devmem devmem2;
177     /* devmem entry */
178     struct fw_rsc_devmem devmem3;
180     /* devmem entry */
181     struct fw_rsc_devmem devmem4;
183     /* devmem entry */
184     struct fw_rsc_devmem devmem5;
186     /* devmem entry */
187     struct fw_rsc_devmem devmem6;
189     /* devmem entry */
190     struct fw_rsc_devmem devmem7;
192     /* devmem entry */
193     struct fw_rsc_devmem devmem8;
195     /* devmem entry */
196     struct fw_rsc_devmem devmem9;
198     /* devmem entry */
199     struct fw_rsc_devmem devmem10;
201     /* devmem entry */
202     struct fw_rsc_devmem devmem11;
204     /* devmem entry */
205     struct fw_rsc_devmem devmem12;
206 };
208 #define TRACEBUFADDR (UInt32)&ti_trace_SysMin_Module_State_0_outbuf__A
210 #pragma DATA_SECTION(ti_ipc_remoteproc_ResourceTable, ".resource_table")
211 #pragma DATA_ALIGN(ti_ipc_remoteproc_ResourceTable, 4096)
213 struct my_resource_table ti_ipc_remoteproc_ResourceTable = {
214     1,      /* we're the first version that implements this */
215     18,     /* number of entries in the table */
216     0, 0,   /* reserved, must be zero */
217     /* offsets to entries */
218     {
219         offsetof(struct my_resource_table, rpmsg_vdev),
220         offsetof(struct my_resource_table, text_cout),
221         offsetof(struct my_resource_table, data_cout),
222         offsetof(struct my_resource_table, ipcdata_cout),
223         offsetof(struct my_resource_table, trace),
224         offsetof(struct my_resource_table, devmem0),
225         offsetof(struct my_resource_table, devmem1),
226         offsetof(struct my_resource_table, devmem2),
227         offsetof(struct my_resource_table, devmem3),
228         offsetof(struct my_resource_table, devmem4),
229         offsetof(struct my_resource_table, devmem5),
230         offsetof(struct my_resource_table, devmem6),
231         offsetof(struct my_resource_table, devmem7),
232         offsetof(struct my_resource_table, devmem8),
233         offsetof(struct my_resource_table, devmem9),
234         offsetof(struct my_resource_table, devmem10),
235         offsetof(struct my_resource_table, devmem11),
236         offsetof(struct my_resource_table, devmem12),
237     },
239     /* rpmsg vdev entry */
240     {
241         TYPE_VDEV, VIRTIO_ID_RPMSG, 0,
242         RPMSG_IPU_C0_FEATURES, 0, 0, 0, 2, { 0, 0 },
243         /* no config data */
244     },
245     /* the two vrings */
246     { IPU_MEM_RPMSG_VRING0, 4096, IPU_RPMSG_VQ0_SIZE, 1, 0 },
247     { IPU_MEM_RPMSG_VRING1, 4096, IPU_RPMSG_VQ1_SIZE, 2, 0 },
249     {
250         TYPE_CARVEOUT,
251         IPU_MEM_TEXT, 0,
252         IPU_MEM_TEXT_SIZE, 0, 0, "IPU_MEM_TEXT",
253     },
255     {
256         TYPE_CARVEOUT,
257         IPU_MEM_DATA, 0,
258         IPU_MEM_DATA_SIZE, 0, 0, "IPU_MEM_DATA",
259     },
261     {
262         TYPE_CARVEOUT,
263         IPU_MEM_IPC_DATA, 0,
264         IPU_MEM_IPC_DATA_SIZE, 0, 0, "IPU_MEM_IPC_DATA",
265     },
267     {
268         TYPE_TRACE, TRACEBUFADDR, 0x8000, 0, "trace:sysm3",
269     },
271     {
272         TYPE_DEVMEM,
273         IPU_MEM_IPC_VRING, PHYS_MEM_IPC_VRING,
274         IPU_MEM_IPC_VRING_SIZE, 0, 0, "IPU_MEM_IPC_VRING",
275     },
277     {
278         TYPE_DEVMEM,
279         IPU_MEM_IOBUFS, PHYS_MEM_IOBUFS,
280         IPU_MEM_IOBUFS_SIZE, 0, 0, "IPU_MEM_IOBUFS",
281     },
283     {
284         TYPE_DEVMEM,
285         IPU_TILER_MODE_0_1, L3_TILER_MODE_0_1,
286         SZ_256M, 0, 0, "IPU_TILER_MODE_0_1",
287     },
289     {
290         TYPE_DEVMEM,
291         IPU_TILER_MODE_2, L3_TILER_MODE_2,
292         SZ_128M, 0, 0, "IPU_TILER_MODE_2",
293     },
295     {
296         TYPE_DEVMEM,
297         IPU_TILER_MODE_3, L3_TILER_MODE_3,
298         SZ_128M, 0, 0, "IPU_TILER_MODE_3",
299     },
301     {
302         TYPE_DEVMEM,
303         IPU_PERIPHERAL_L4CFG, L4_PERIPHERAL_L4CFG,
304         SZ_16M, 0, 0, "IPU_PERIPHERAL_L4CFG",
305     },
307     {
308         TYPE_DEVMEM,
309         IPU_PERIPHERAL_L4PER1, L4_PERIPHERAL_L4PER1,
310         SZ_2M, 0, 0, "IPU_PERIPHERAL_L4PER1",
311     },
313     {
314         TYPE_DEVMEM,
315         IPU_PERIPHERAL_L4PER2, L4_PERIPHERAL_L4PER2,
316         SZ_4M, 0, 0, "IPU_PERIPHERAL_L4PER2",
317     },
319     {
320         TYPE_DEVMEM,
321         IPU_PERIPHERAL_L4PER3, L4_PERIPHERAL_L4PER3,
322         SZ_8M, 0, 0, "IPU_PERIPHERAL_L4PER3",
323     },
325     {
326         TYPE_DEVMEM,
327         IPU_PERIPHERAL_L4EMU, L4_PERIPHERAL_L4EMU,
328         SZ_16M, 0, 0, "IPU_PERIPHERAL_L4EMU",
329     },
331     {
332         TYPE_DEVMEM,
333         IPU_IVAHD_CONFIG, L3_IVAHD_CONFIG,
334         SZ_16M, 0, 0, "IPU_IVAHD_CONFIG",
335     },
337     {
338         TYPE_DEVMEM,
339         IPU_IVAHD_SL2, L3_IVAHD_SL2,
340         SZ_16M, 0, 0, "IPU_IVAHD_SL2",
341     },
343     {
344         TYPE_DEVMEM,
345         IPU_PERIPHERAL_DMM, L3_PERIPHERAL_DMM,
346         SZ_1M, 0, 0, "IPU_PERIPHERAL_DMM",
347     },
348 };
350 #endif /* _RSC_TABLE_IPU_H_ */