Fixed length of UART print
authorPrabhu Kuttiyam <pkuttiyam@ti.com>
Sat, 19 Nov 2011 14:58:19 +0000 (09:58 -0500)
committerPrabhu Kuttiyam <pkuttiyam@ti.com>
Sat, 19 Nov 2011 14:58:19 +0000 (09:58 -0500)
src/device/c66x/c66x.c

index 31fa4a4c53b45c346f770573100d960cf281e658..22f0e088fd0ea47ecfe322385654f00240b15277 100755 (executable)
@@ -69,6 +69,8 @@
 #include "evmc66x_uart.h"
 
 #define PLL_DDR_INIT_LOOPMAX 10
+#define IBL_STR_LEN          20
+
 extern cregister unsigned int DNUM;
 #define DDR3_TEST_ENABLE
 
@@ -179,10 +181,9 @@ Uint32 deviceLocalAddrToGlobal (Uint32 addr)
 void deviceDdrConfig (void)
 {
     uint32 loopcount=0;
-    uint32 uartcount=10;
-    int8  ddr_pass_str[20] = "IBL: DDR TEST PASS\n";
-    int8  ddr_fail_str[20] = "IBL: DDR TEST FAIL\n";
-    int8  ibl_msg_str1[20] = "IBL: PLL SEQ DONE \n";
+    int8  ddr_pass_str[IBL_STR_LEN] = "IBL: DDR TEST PASS\n";
+    int8  ddr_fail_str[IBL_STR_LEN] = "IBL: DDR TEST FAIL\n";
+    int8  ibl_msg_str1[IBL_STR_LEN] = "IBL: PLL SEQ DONE \n";
        
                
     /* The emif registers must be made visible. MPAX mapping 2 is used */
@@ -222,15 +223,15 @@ void deviceDdrConfig (void)
         /* Init UART */
         uart_init();
         /* Write something to UART */
-          uart_write_string(ibl_msg_str1,19);
+        uart_write_string(ibl_msg_str1,IBL_STR_LEN);
 #ifdef DDR3_TEST_ENABLE
        if (ddr3_memory_test() == 0) 
        {
-           uart_write_string(ddr_pass_str,19);
+           uart_write_string(ddr_pass_str,IBL_STR_LEN);
            break;
        }
 #endif
-      uart_write_string(ddr_fail_str,19);
+      uart_write_string(ddr_fail_str,IBL_STR_LEN);
 
     }