PRSDK-3513 Updated example config file to load McBSP library
[keystone-rtos/mcbsp-lld.git] / example / c6657 / MCBSPDigLpbk / config.bld
1 /*
2  *
3  * $Source: /cvsstl/ti/pa/f/s19/config.bld,v $
4  * $Revision: 1.6 $
5  *
6  * XDC/BIOS configuration file for I12 Topo/Feature Set
7  *
8  * Copyright 2008, Texas Instruments, Inc.  All rights reserved.
9  *
10  * $Log: config.bld,v $
11  * Revision 1.6  2009/06/10 07:51:13  mkamat
12  * MID 2487 Replace references to PA17 with PA
13  *
14  * Revision 1.5  2009/03/02 04:36:58  uparikh
15  * Add segment SDRAM_LINK_SHARED for dhared LINK memory
16  *
17  * Revision 1.4  2009/02/18 14:29:12  uparikh
18  * Partition SDRAM and re-order memory segments in ascending order
19  *
20  * Revision 1.3  2009/02/14 09:05:55  uparikh
21  * Update IRAM and SDRAM base / len
22  *
23  * Revision 1.2  2009/01/28 12:37:59  mkamat
24  * Made cache 64k and moved o/p buffer to L3 - MID 2144
25  *
26  * Revision 1.1  2008/10/21 04:45:09  mkamat
27  * Code cleanup in s19 area - MID 1923
28  *
29  * Revision 1.6  2008/10/13 05:22:54  uparikh
30  * Define section for uboot
31  *
32  * Revision 1.5  2008/09/29 11:20:53  uparikh
33  * Increase size of SDRAM for pa.out to build
34  *
35  * Revision 1.4  2008/09/09 23:35:52  lester
36  * (MID 1820) Revised to use deviceName: 'TMS320DA830',
37  * instead of deviceName: 'Primus' (deprecated).
38  *
39  * Revision 1.3  2008/09/05 17:18:42  martin
40  * Renumber array elements. Element 1 was missing in last commit
41  *
42  * Revision 1.2  2008/09/05 16:00:43  martin
43  * Move DSP image to upper SDRAM to cooperate with Linux images.
44  *
45  * Revision 1.1  2008/08/20 09:54:35  lester
46  * (MID 1820) Generated via (from latest this date):
47  * [/cygdrive/t/pa/f/s17/pai1] delog -f"t:/pa/f/s19/i12" ....
48  *
49  */
51 /* ......................................................................... */
53 var memory = [];
56 memory[0] = ["IRAM",
57              {
58              name       : "IRAM",
59              base       : 0x10800000,
60              len        : 0x00080000,
61              space      : "code/data"
62              }];
64 memory[1] = ["L3RAM",
65              {
66              name       : "DDR3",
67              base       : 0x80000000,
68              len        : 0x10000000,
69              space      : "data"
70              }];
73 Build.platformTable['ti.platforms.generic:plat'] =
74 {
75 clockRate: 600,
76 catalogName: 'ti.catalog.c6000',
77 deviceName: 'TMS320TCI6616',
78 regs: {l1DMode: "32k"},
79 regs: {l1PMode: "32k"},
80 regs:  {l2Mode: "64k"},
81 customMemoryMap: memory
82 };