]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - keystone-rtos/mcsdk-tools.git/blob - post/evmc6670l/post.cmd
c66x POST: added makefile, disabled C6678 emac test until CSL is synced
[keystone-rtos/mcsdk-tools.git] / post / evmc6670l / post.cmd
1 /******************************************************************************
2  * Copyright (c) 2011 Texas Instruments Incorporated - http://www.ti.com
3  * 
4  *  Redistribution and use in source and binary forms, with or without 
5  *  modification, are permitted provided that the following conditions 
6  *  are met:
7  *
8  *    Redistributions of source code must retain the above copyright 
9  *    notice, this list of conditions and the following disclaimer.
10  *
11  *    Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the 
13  *    documentation and/or other materials provided with the   
14  *    distribution.
15  *
16  *    Neither the name of Texas Instruments Incorporated nor the names of
17  *    its contributors may be used to endorse or promote products derived
18  *    from this software without specific prior written permission.
19  *
20  *  THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS 
21  *  "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT 
22  *  LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23  *  A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT 
24  *  OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, 
25  *  SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT 
26  *  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27  *  DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28  *  THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT 
29  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE 
30  *  OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  * 
32  *****************************************************************************/
33 /*
34  *  Linker command file
35  *
36  */
38 -c
39 -heap  0x4000
40 -stack 0x4000
42 /* Memory Map 1 - the default */
43 MEMORY
44 {
45     L1PSRAM (RWX)  : org = 0x0E00000, len = 0x7FFF
46     L1DSRAM (RWX)  : org = 0x0F00000, len = 0x7FFF 
48     L2SRAM (RWX)   : org = 0x0830000, len = 0x50000
49     MSMCSRAM (RWX) : org = 0xc000000, len = 0x200000
50     DDR3 (RWX)     : org = 0x80000000,len = 0x10000000
51         LINKRAM   :  origin =  0x10820000, length = 0x0200
52         CPPIRAM   :  origin =  0x10820200, length = 0x0200
53         PKTRAM    :  origin =  0x10820400, length = 0x0800
54 }
56         
57 SECTIONS
58 {
59     .csl_vect   >       L2SRAM
60     .cppi       >       CPPIRAM
61     .qmss       >       L2SRAM
62     .linkram    >       LINKRAM
63     .mac_buffer >       PKTRAM
64     .version    >       L2SRAM
65     platform_lib>       L2SRAM
66     .text       >       L2SRAM
67     GROUP (NEAR_DP)
68     {
69     .neardata
70     .rodata 
71     .bss
72     } load > L2SRAM
73     .stack      >       L2SRAM
74     .cinit      >       L2SRAM
75     .cio        >       L2SRAM
76     .const      >       L2SRAM
77     .data       >       L2SRAM
78     .switch     >       L2SRAM
79     .sysmem     >       L2SRAM
80     .far        >       L2SRAM
81     .testMem    >       L2SRAM
82     .fardata    >       L2SRAM
83 }