summary | shortlog | log | commit | commitdiff | tree
raw | patch | inline | side by side (parent: f7af063)
raw | patch | inline | side by side (parent: f7af063)
author | Sivaraj R <sivaraj@ti.com> | |
Mon, 20 May 2019 12:43:06 +0000 (18:13 +0530) | ||
committer | Sivaraj R <sivaraj@ti.com> | |
Mon, 20 May 2019 13:34:25 +0000 (19:04 +0530) |
- Addressed for Main NAVSS
- Also addressed bug fix:
- PDK-4147: UDMA unable to allocate more than 8 UTC1 channels
Signed-off-by: Sivaraj R <sivaraj@ti.com>
- Also addressed bug fix:
- PDK-4147: UDMA unable to allocate more than 8 UTC1 channels
Signed-off-by: Sivaraj R <sivaraj@ti.com>
soc/V1/udma_rmcfg.c | patch | blob | history | |
udma_component.mk | patch | blob | history |
diff --git a/soc/V1/udma_rmcfg.c b/soc/V1/udma_rmcfg.c
index 11bf431c4a079a4b2eecdf56e35dd9548e7376e9..baebcda9c3c9ee19bcf3e98e0516865d99bbf323 100755 (executable)
--- a/soc/V1/udma_rmcfg.c
+++ b/soc/V1/udma_rmcfg.c
{
/* MPU1_0 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 2U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 24U, /* startTxCh */
- 32U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 24U, /* startRxCh */
- 32U, /* numRxCh */
-
- {0U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 0U, /* startFreeFlow */
- 20U, /* numFreeFlow */
- 50U, /* startFreeRing */
- 50U, /* numFreeRing */
-
- 38U, /* startGlobalEvent */
- 62U, /* numGlobalEvent */
- 38U, /* startVintr */
- 16U, /* numVintr */
- 84U, /* startCoreIntr */
- 4U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 2U, /* numBlkCopyUhcCh */
+ 4U, /* startBlkCopyHcCh */
+ 4U, /* numBlkCopyHcCh */
+ 16U, /* startBlkCopyCh */
+ 20U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 58U, /* startTxCh */
+ 40U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 58U, /* startRxCh */
+ 40U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {0U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 64U, /* numFreeFlow */
+ 2U, /* startFreeRing */
+ 254U, /* numFreeRing */
+
+ 38U, /* startGlobalEvent */
+ 986U, /* numGlobalEvent */
+ 38U, /* startVintr */
+ 50U, /* numVintr */
+ 84U, /* startCoreIntr */
+ 20U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START, /* proxyThreadNum */
},
/* MCU2_0 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 4U, /* startBlkCopyCh */
- 4U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 56U, /* startTxCh */
- 16U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 56U, /* startRxCh */
- 16U, /* numRxCh */
-
- {1U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 20U, /* startFreeFlow */
- 20U, /* numFreeFlow */
- 100U, /* startFreeRing */
- 100U, /* numFreeRing */
-
- 100U, /* startGlobalEvent */
- 100U, /* numGlobalEvent */
- 54U, /* startVintr */
- 10U, /* numVintr */
- 228U, /* startCoreIntr */
- 20U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 8U, /* startBlkCopyHcCh */
+ 4U, /* numBlkCopyHcCh */
+ 40U, /* startBlkCopyCh */
+ 4U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 98U, /* startTxCh */
+ 4U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 98U, /* startRxCh */
+ 12U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {2U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 96U, /* startFreeFlow */
+ 64U, /* numFreeFlow */
+ 396U, /* startFreeRing */
+ 48U, /* numFreeRing */
+
+ 1664U, /* startGlobalEvent */
+ 512U, /* numGlobalEvent */
+ 132U, /* startVintr */
+ 20U, /* numVintr */
+ 228U, /* startCoreIntr */
+ 20U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 1U, /* proxyThreadNum */
},
/* MCU2_1 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 8U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 72U, /* startTxCh */
- 16U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 72U, /* startRxCh */
- 16U, /* numRxCh */
-
- {2U, 32U, 64U, 128U}, /* startUtcCh[] */
- {1U, 32U, 64U, 32U}, /* numUtcCh[] */
-
- 40U, /* startFreeFlow */
- 10U, /* numFreeFlow */
- 200U, /* startFreeRing */
- 50U, /* numFreeRing */
-
- 200U, /* startGlobalEvent */
- 100U, /* numGlobalEvent */
- 64U, /* startVintr */
- 32U, /* numVintr */
- 228U, /* startCoreIntr */
- 20U, /* numCoreIntr */
+ 2U, /* startBlkCopyUhcCh */
+ 2U, /* numBlkCopyUhcCh */
+ 12U, /* startBlkCopyHcCh */
+ 4U, /* numBlkCopyHcCh */
+ 44U, /* startBlkCopyCh */
+ 4U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 102U, /* startTxCh */
+ 4U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 110U, /* startRxCh */
+ 12U, /* numRxCh */
+
+ {2U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {2U, 32U, 64U, 32U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 444U, /* startFreeRing */
+ 40U, /* numFreeRing */
+
+ 2176U, /* startGlobalEvent */
+ 512U, /* numGlobalEvent */
+ 152U, /* startVintr */
+ 20U, /* numVintr */
+ 228U, /* startCoreIntr */
+ 20U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 2U, /* proxyThreadNum */
},
/* MCU3_0 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 10U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 88U, /* startTxCh */
- 16U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 88U, /* startRxCh */
- 16U, /* numRxCh */
-
- {3U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 50U, /* startFreeFlow */
- 10U, /* numFreeFlow */
- 250U, /* startFreeRing */
- 50U, /* numFreeRing */
-
- 300U, /* startGlobalEvent */
- 100U, /* numGlobalEvent */
- 96U, /* startVintr */
- 32U, /* numVintr */
- 228U, /* startCoreIntr */
- 20U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 48U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 106U, /* startTxCh */
+ 4U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 122U, /* startRxCh */
+ 4U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {0U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 484U, /* startFreeRing */
+ 10U, /* numFreeRing */
+
+ 2688U, /* startGlobalEvent */
+ 256U, /* numGlobalEvent */
+ 172U, /* startVintr */
+ 16U, /* numVintr */
+ 228U, /* startCoreIntr */
+ 16U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 3U, /* proxyThreadNum */
},
/* MCU3_1 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 12U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 104U, /* startTxCh */
- 16U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 104U, /* startRxCh */
- 16U, /* numRxCh */
-
- {4U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 60U, /* startFreeFlow */
- 10U, /* numFreeFlow */
- 300U, /* startFreeRing */
- 50U, /* numFreeRing */
-
- 400U, /* startGlobalEvent */
- 100U, /* numGlobalEvent */
- 128U, /* startVintr */
- 32U, /* numVintr */
- 228U, /* startCoreIntr */
- 20U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 50U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 110U, /* startTxCh */
+ 4U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 126U, /* startRxCh */
+ 4U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {0U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 494U, /* startFreeRing */
+ 10U, /* numFreeRing */
+
+ 2944U, /* startGlobalEvent */
+ 128U, /* numGlobalEvent */
+ 188U, /* startVintr */
+ 8U, /* numVintr */
+ 228U, /* startCoreIntr */
+ 8U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 4U, /* proxyThreadNum */
},
/* C7X_1 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 14U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 120U, /* startTxCh */
- 4U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 120U, /* startRxCh */
- 4U, /* numRxCh */
-
- {5U, 0U, 0U, 0U}, /* startUtcCh[] */
- {8U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 0U, /* startFreeFlow */
- 0U, /* numFreeFlow */
- 350U, /* startFreeRing */
- 25U, /* numFreeRing */
-
- 500U, /* startGlobalEvent */
- 50U, /* numGlobalEvent */
- 160U, /* startVintr */
- 16U, /* numVintr */
- 700U, /* startCoreIntr */
- 6U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 52U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 114U, /* startTxCh */
+ 4U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 130U, /* startRxCh */
+ 4U, /* numRxCh */
+
+ {4U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {16U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 504U, /* startFreeRing */
+ 16U, /* numFreeRing */
+
+ 3072U, /* startGlobalEvent */
+ 256U, /* numGlobalEvent */
+ 196U, /* startVintr */
+ 8U, /* numVintr */
+ 700U, /* startCoreIntr */
+ 8U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 5U, /* proxyThreadNum */
},
/* C66X_1 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 16U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 124U, /* startTxCh */
- 4U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 124U, /* startRxCh */
- 4U, /* numRxCh */
-
- {13U, 0U, 0U, 0U}, /* startUtcCh[] */
- {8U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 0U, /* startFreeFlow */
- 0U, /* numFreeFlow */
- 375U, /* startFreeRing */
- 25U, /* numFreeRing */
-
- 550U, /* startGlobalEvent */
- 50U, /* numGlobalEvent */
- 176U, /* startVintr */
- 16U, /* numVintr */
- 32U, /* startCoreIntr */
- 8U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 54U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 118U, /* startTxCh */
+ 14U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 134U, /* startRxCh */
+ 2U, /* numRxCh */
+
+ {20U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {6U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 520U, /* startFreeRing */
+ 6U, /* numFreeRing */
+
+ 3328U, /* startGlobalEvent */
+ 256U, /* numGlobalEvent */
+ 204U, /* startVintr */
+ 8U, /* numVintr */
+ 32U, /* startCoreIntr */
+ 8U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 6U, /* proxyThreadNum */
},
/* C66X_2 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 18U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 128U, /* startTxCh */
- 4U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 128U, /* startRxCh */
- 4U, /* numRxCh */
-
- {21U, 0U, 0U, 0U}, /* startUtcCh[] */
- {8U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 0U, /* startFreeFlow */
- 0U, /* numFreeFlow */
- 400U, /* startFreeRing */
- 25U, /* numFreeRing */
-
- 600U, /* startGlobalEvent */
- 50U, /* numGlobalEvent */
- 192U, /* startVintr */
- 8U, /* numVintr */
- 32U, /* startCoreIntr */
- 8U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 56U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 132U, /* startTxCh */
+ 6U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 136U, /* startRxCh */
+ 2U, /* numRxCh */
+
+ {26U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {6U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 526U, /* startFreeRing */
+ 6U, /* numFreeRing */
+
+ 3584U, /* startGlobalEvent */
+ 256U, /* numGlobalEvent */
+ 212U, /* startVintr */
+ 8U, /* numVintr */
+ 32U, /* startCoreIntr */
+ 8U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 7U, /* proxyThreadNum */
},
/* MCU1_0 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 20U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 132U, /* startTxCh */
- 4U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 132U, /* startRxCh */
- 4U, /* numRxCh */
-
- {29U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 70U, /* startFreeFlow */
- 10U, /* numFreeFlow */
- 425U, /* startFreeRing */
- 25U, /* numFreeRing */
-
- 512U, /* startGlobalEvent */
- 256U, /* numGlobalEvent */
- 128U, /* startVintr */
- 64U, /* numVintr */
- 78U, /* startCoreIntr */
- 4U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 36U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 0U, /* startTxCh */
+ 0U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 0U, /* startRxCh */
+ 0U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {0U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 384U, /* startFreeRing */
+ 6U, /* numFreeRing */
+
+ 1536U, /* startGlobalEvent */
+ 64U, /* numGlobalEvent */
+ 128U, /* startVintr */
+ 2U, /* numVintr */
+ 78U, /* startCoreIntr */
+ 4U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 8U, /* proxyThreadNum */
},
/* MCU1_1 */
{
- 0U, /* startBlkCopyUhcCh */
- 0U, /* numBlkCopyUhcCh */
- 0U, /* startBlkCopyHcCh */
- 0U, /* numBlkCopyHcCh */
- 22U, /* startBlkCopyCh */
- 2U, /* numBlkCopyCh */
-
- 0U, /* startTxUhcCh */
- 0U, /* numTxUhcCh */
- 0U, /* startTxHcCh */
- 0U, /* numTxHcCh */
- 136U, /* startTxCh */
- 4U, /* numTxCh */
-
- 0U, /* startRxUhcCh */
- 0U, /* numRxUhcCh */
- 0U, /* startRxHcCh */
- 0U, /* numRxHcCh */
- 136U, /* startRxCh */
- 4U, /* numRxCh */
-
- {30U, 0U, 0U, 0U}, /* startUtcCh[] */
- {1U, 0U, 0U, 0U}, /* numUtcCh[] */
-
- 80U, /* startFreeFlow */
- 10U, /* numFreeFlow */
- 450U, /* startFreeRing */
- 25U, /* numFreeRing */
-
- 768U, /* startGlobalEvent */
- 256U, /* numGlobalEvent */
- 192U, /* startVintr */
- 64U, /* numVintr */
- 78U, /* startCoreIntr */
- 4U, /* numCoreIntr */
+ 0U, /* startBlkCopyUhcCh */
+ 0U, /* numBlkCopyUhcCh */
+ 0U, /* startBlkCopyHcCh */
+ 0U, /* numBlkCopyHcCh */
+ 38U, /* startBlkCopyCh */
+ 2U, /* numBlkCopyCh */
+
+ 0U, /* startTxUhcCh */
+ 0U, /* numTxUhcCh */
+ 0U, /* startTxHcCh */
+ 0U, /* numTxHcCh */
+ 0U, /* startTxCh */
+ 0U, /* numTxCh */
+
+ 0U, /* startRxUhcCh */
+ 0U, /* numRxUhcCh */
+ 0U, /* startRxHcCh */
+ 0U, /* numRxHcCh */
+ 0U, /* startRxCh */
+ 0U, /* numRxCh */
+
+ {0U, 0U, 0U, 0U}, /* startUtcCh[] */
+ {0U, 0U, 0U, 0U}, /* numUtcCh[] */
+
+ 0U, /* startFreeFlow */
+ 0U, /* numFreeFlow */
+ 390U, /* startFreeRing */
+ 6U, /* numFreeRing */
+
+ 1600U, /* startGlobalEvent */
+ 64U, /* numGlobalEvent */
+ 130U, /* startVintr */
+ 2U, /* numVintr */
+ 78U, /* startCoreIntr */
+ 4U, /* numCoreIntr */
UDMA_DEFAULT_RM_PROXY_THREAD_START + 9U, /* proxyThreadNum */
}
diff --git a/udma_component.mk b/udma_component.mk
index 1fe5ddda08c80cb4adce67318c9a418fb27a5b09..f932d9276519d5e1a19c3f445dd3e69e4341abfe 100755 (executable)
--- a/udma_component.mk
+++ b/udma_component.mk
udma_chaining_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_chaining_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_chaining_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0
+udma_chaining_testapp_$(SOC)_CORELIST = mpu1_0 mcu1_0
else
udma_chaining_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif
@@ -271,7 +271,7 @@ udma_baremetal_chaining_testapp_INCLUDE = $(udma_baremetal_chaining_testapp_PATH
udma_baremetal_chaining_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_baremetal_chaining_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_baremetal_chaining_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0
+udma_baremetal_chaining_testapp_$(SOC)_CORELIST = mpu1_0 mcu1_0
else
udma_baremetal_chaining_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif
udma_baremetal_dru_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_baremetal_dru_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_baremetal_dru_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0 mcu2_1
+udma_baremetal_dru_testapp_$(SOC)_CORELIST = mcu2_0 mcu2_1 c66xdsp_1 c66xdsp_2 c7x
else
udma_baremetal_dru_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif
@@ -315,7 +315,7 @@ udma_baremetal_dru_direct_tr_testapp_INCLUDE = $(udma_baremetal_dru_direct_tr_te
udma_baremetal_dru_direct_tr_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_baremetal_dru_direct_tr_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_baremetal_dru_direct_tr_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0
+udma_baremetal_dru_direct_tr_testapp_$(SOC)_CORELIST = mcu2_0 c66xdsp_1 c7x
else
udma_baremetal_dru_direct_tr_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif
udma_baremetal_crc_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_baremetal_crc_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_baremetal_crc_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0
+udma_baremetal_crc_testapp_$(SOC)_CORELIST = mpu1_0 mcu1_0
else
udma_baremetal_crc_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif
udma_baremetal_adc_testapp_BOARDLIST = $(drvudma_BOARDLIST)
export udma_baremetal_adc_testapp_BOARDLIST
ifeq ($(SOC),$(filter $(SOC), j721e))
-udma_baremetal_adc_testapp_$(SOC)_CORELIST = mcu1_0 mpu1_0
+udma_baremetal_adc_testapp_$(SOC)_CORELIST = mpu1_0 mcu1_0
else
udma_baremetal_adc_testapp_$(SOC)_CORELIST = $(drvudma_$(SOC)_CORELIST)
endif