]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - opencl/llvm.git/blob - lib/Target/PowerPC/PPCISelLowering.cpp
Use rsqrt (X86) to speed up reciprocal square root calcs
[opencl/llvm.git] / lib / Target / PowerPC / PPCISelLowering.cpp
1 //===-- PPCISelLowering.cpp - PPC DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the PPCISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
14 #include "PPCISelLowering.h"
15 #include "MCTargetDesc/PPCPredicates.h"
16 #include "PPCMachineFunctionInfo.h"
17 #include "PPCPerfectShuffle.h"
18 #include "PPCTargetMachine.h"
19 #include "PPCTargetObjectFile.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/ADT/StringSwitch.h"
22 #include "llvm/ADT/Triple.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
30 #include "llvm/IR/CallingConv.h"
31 #include "llvm/IR/Constants.h"
32 #include "llvm/IR/DerivedTypes.h"
33 #include "llvm/IR/Function.h"
34 #include "llvm/IR/Intrinsics.h"
35 #include "llvm/Support/CommandLine.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetOptions.h"
40 using namespace llvm;
42 // FIXME: Remove this once soft-float is supported.
43 static cl::opt<bool> DisablePPCFloatInVariadic("disable-ppc-float-in-variadic",
44 cl::desc("disable saving float registers for va_start on PPC"), cl::Hidden);
46 static cl::opt<bool> DisablePPCPreinc("disable-ppc-preinc",
47 cl::desc("disable preincrement load/store generation on PPC"), cl::Hidden);
49 static cl::opt<bool> DisableILPPref("disable-ppc-ilp-pref",
50 cl::desc("disable setting the node scheduling preference to ILP on PPC"), cl::Hidden);
52 static cl::opt<bool> DisablePPCUnaligned("disable-ppc-unaligned",
53 cl::desc("disable unaligned load/store generation on PPC"), cl::Hidden);
55 // FIXME: Remove this once the bug has been fixed!
56 extern cl::opt<bool> ANDIGlueBug;
58 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
59   // If it isn't a Mach-O file then it's going to be a linux ELF
60   // object file.
61   if (TT.isOSDarwin())
62     return new TargetLoweringObjectFileMachO();
64   return new PPC64LinuxTargetObjectFile();
65 }
67 PPCTargetLowering::PPCTargetLowering(const PPCTargetMachine &TM)
68     : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))),
69       Subtarget(*TM.getSubtargetImpl()) {
70   setPow2SDivIsCheap();
72   // Use _setjmp/_longjmp instead of setjmp/longjmp.
73   setUseUnderscoreSetJmp(true);
74   setUseUnderscoreLongJmp(true);
76   // On PPC32/64, arguments smaller than 4/8 bytes are extended, so all
77   // arguments are at least 4/8 bytes aligned.
78   bool isPPC64 = Subtarget.isPPC64();
79   setMinStackArgumentAlignment(isPPC64 ? 8:4);
81   // Set up the register classes.
82   addRegisterClass(MVT::i32, &PPC::GPRCRegClass);
83   addRegisterClass(MVT::f32, &PPC::F4RCRegClass);
84   addRegisterClass(MVT::f64, &PPC::F8RCRegClass);
86   // PowerPC has an i16 but no i8 (or i1) SEXTLOAD
87   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
88   setLoadExtAction(ISD::SEXTLOAD, MVT::i8, Expand);
90   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
92   // PowerPC has pre-inc load and store's.
93   setIndexedLoadAction(ISD::PRE_INC, MVT::i1, Legal);
94   setIndexedLoadAction(ISD::PRE_INC, MVT::i8, Legal);
95   setIndexedLoadAction(ISD::PRE_INC, MVT::i16, Legal);
96   setIndexedLoadAction(ISD::PRE_INC, MVT::i32, Legal);
97   setIndexedLoadAction(ISD::PRE_INC, MVT::i64, Legal);
98   setIndexedStoreAction(ISD::PRE_INC, MVT::i1, Legal);
99   setIndexedStoreAction(ISD::PRE_INC, MVT::i8, Legal);
100   setIndexedStoreAction(ISD::PRE_INC, MVT::i16, Legal);
101   setIndexedStoreAction(ISD::PRE_INC, MVT::i32, Legal);
102   setIndexedStoreAction(ISD::PRE_INC, MVT::i64, Legal);
104   if (Subtarget.useCRBits()) {
105     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
107     if (isPPC64 || Subtarget.hasFPCVT()) {
108       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Promote);
109       AddPromotedToType (ISD::SINT_TO_FP, MVT::i1,
110                          isPPC64 ? MVT::i64 : MVT::i32);
111       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Promote);
112       AddPromotedToType (ISD::UINT_TO_FP, MVT::i1, 
113                          isPPC64 ? MVT::i64 : MVT::i32);
114     } else {
115       setOperationAction(ISD::SINT_TO_FP, MVT::i1, Custom);
116       setOperationAction(ISD::UINT_TO_FP, MVT::i1, Custom);
117     }
119     // PowerPC does not support direct load / store of condition registers
120     setOperationAction(ISD::LOAD, MVT::i1, Custom);
121     setOperationAction(ISD::STORE, MVT::i1, Custom);
123     // FIXME: Remove this once the ANDI glue bug is fixed:
124     if (ANDIGlueBug)
125       setOperationAction(ISD::TRUNCATE, MVT::i1, Custom);
127     setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
128     setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
129     setTruncStoreAction(MVT::i64, MVT::i1, Expand);
130     setTruncStoreAction(MVT::i32, MVT::i1, Expand);
131     setTruncStoreAction(MVT::i16, MVT::i1, Expand);
132     setTruncStoreAction(MVT::i8, MVT::i1, Expand);
134     addRegisterClass(MVT::i1, &PPC::CRBITRCRegClass);
135   }
137   // This is used in the ppcf128->int sequence.  Note it has different semantics
138   // from FP_ROUND:  that rounds to nearest, this rounds to zero.
139   setOperationAction(ISD::FP_ROUND_INREG, MVT::ppcf128, Custom);
141   // We do not currently implement these libm ops for PowerPC.
142   setOperationAction(ISD::FFLOOR, MVT::ppcf128, Expand);
143   setOperationAction(ISD::FCEIL,  MVT::ppcf128, Expand);
144   setOperationAction(ISD::FTRUNC, MVT::ppcf128, Expand);
145   setOperationAction(ISD::FRINT,  MVT::ppcf128, Expand);
146   setOperationAction(ISD::FNEARBYINT, MVT::ppcf128, Expand);
147   setOperationAction(ISD::FREM, MVT::ppcf128, Expand);
149   // PowerPC has no SREM/UREM instructions
150   setOperationAction(ISD::SREM, MVT::i32, Expand);
151   setOperationAction(ISD::UREM, MVT::i32, Expand);
152   setOperationAction(ISD::SREM, MVT::i64, Expand);
153   setOperationAction(ISD::UREM, MVT::i64, Expand);
155   // Don't use SMUL_LOHI/UMUL_LOHI or SDIVREM/UDIVREM to lower SREM/UREM.
156   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
157   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
158   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
159   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
160   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
161   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
162   setOperationAction(ISD::UDIVREM, MVT::i64, Expand);
163   setOperationAction(ISD::SDIVREM, MVT::i64, Expand);
165   // We don't support sin/cos/sqrt/fmod/pow
166   setOperationAction(ISD::FSIN , MVT::f64, Expand);
167   setOperationAction(ISD::FCOS , MVT::f64, Expand);
168   setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
169   setOperationAction(ISD::FREM , MVT::f64, Expand);
170   setOperationAction(ISD::FPOW , MVT::f64, Expand);
171   setOperationAction(ISD::FMA  , MVT::f64, Legal);
172   setOperationAction(ISD::FSIN , MVT::f32, Expand);
173   setOperationAction(ISD::FCOS , MVT::f32, Expand);
174   setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
175   setOperationAction(ISD::FREM , MVT::f32, Expand);
176   setOperationAction(ISD::FPOW , MVT::f32, Expand);
177   setOperationAction(ISD::FMA  , MVT::f32, Legal);
179   setOperationAction(ISD::FLT_ROUNDS_, MVT::i32, Custom);
181   // If we're enabling GP optimizations, use hardware square root
182   if (!Subtarget.hasFSQRT() &&
183       !(TM.Options.UnsafeFPMath &&
184         Subtarget.hasFRSQRTE() && Subtarget.hasFRE()))
185     setOperationAction(ISD::FSQRT, MVT::f64, Expand);
187   if (!Subtarget.hasFSQRT() &&
188       !(TM.Options.UnsafeFPMath &&
189         Subtarget.hasFRSQRTES() && Subtarget.hasFRES()))
190     setOperationAction(ISD::FSQRT, MVT::f32, Expand);
192   if (Subtarget.hasFCPSGN()) {
193     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Legal);
194     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Legal);
195   } else {
196     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
197     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
198   }
200   if (Subtarget.hasFPRND()) {
201     setOperationAction(ISD::FFLOOR, MVT::f64, Legal);
202     setOperationAction(ISD::FCEIL,  MVT::f64, Legal);
203     setOperationAction(ISD::FTRUNC, MVT::f64, Legal);
204     setOperationAction(ISD::FROUND, MVT::f64, Legal);
206     setOperationAction(ISD::FFLOOR, MVT::f32, Legal);
207     setOperationAction(ISD::FCEIL,  MVT::f32, Legal);
208     setOperationAction(ISD::FTRUNC, MVT::f32, Legal);
209     setOperationAction(ISD::FROUND, MVT::f32, Legal);
210   }
212   // PowerPC does not have BSWAP, CTPOP or CTTZ
213   setOperationAction(ISD::BSWAP, MVT::i32  , Expand);
214   setOperationAction(ISD::CTTZ , MVT::i32  , Expand);
215   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32, Expand);
216   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32, Expand);
217   setOperationAction(ISD::BSWAP, MVT::i64  , Expand);
218   setOperationAction(ISD::CTTZ , MVT::i64  , Expand);
219   setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
220   setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
222   if (Subtarget.hasPOPCNTD()) {
223     setOperationAction(ISD::CTPOP, MVT::i32  , Legal);
224     setOperationAction(ISD::CTPOP, MVT::i64  , Legal);
225   } else {
226     setOperationAction(ISD::CTPOP, MVT::i32  , Expand);
227     setOperationAction(ISD::CTPOP, MVT::i64  , Expand);
228   }
230   // PowerPC does not have ROTR
231   setOperationAction(ISD::ROTR, MVT::i32   , Expand);
232   setOperationAction(ISD::ROTR, MVT::i64   , Expand);
234   if (!Subtarget.useCRBits()) {
235     // PowerPC does not have Select
236     setOperationAction(ISD::SELECT, MVT::i32, Expand);
237     setOperationAction(ISD::SELECT, MVT::i64, Expand);
238     setOperationAction(ISD::SELECT, MVT::f32, Expand);
239     setOperationAction(ISD::SELECT, MVT::f64, Expand);
240   }
242   // PowerPC wants to turn select_cc of FP into fsel when possible.
243   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
244   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
246   // PowerPC wants to optimize integer setcc a bit
247   if (!Subtarget.useCRBits())
248     setOperationAction(ISD::SETCC, MVT::i32, Custom);
250   // PowerPC does not have BRCOND which requires SetCC
251   if (!Subtarget.useCRBits())
252     setOperationAction(ISD::BRCOND, MVT::Other, Expand);
254   setOperationAction(ISD::BR_JT,  MVT::Other, Expand);
256   // PowerPC turns FP_TO_SINT into FCTIWZ and some load/stores.
257   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
259   // PowerPC does not have [U|S]INT_TO_FP
260   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Expand);
261   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Expand);
263   setOperationAction(ISD::BITCAST, MVT::f32, Expand);
264   setOperationAction(ISD::BITCAST, MVT::i32, Expand);
265   setOperationAction(ISD::BITCAST, MVT::i64, Expand);
266   setOperationAction(ISD::BITCAST, MVT::f64, Expand);
268   // We cannot sextinreg(i1).  Expand to shifts.
269   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
271   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
272   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
273   // support continuation, user-level threading, and etc.. As a result, no
274   // other SjLj exception interfaces are implemented and please don't build
275   // your own exception handling based on them.
276   // LLVM/Clang supports zero-cost DWARF exception handling.
277   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
278   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
280   // We want to legalize GlobalAddress and ConstantPool nodes into the
281   // appropriate instructions to materialize the address.
282   setOperationAction(ISD::GlobalAddress, MVT::i32, Custom);
283   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
284   setOperationAction(ISD::BlockAddress,  MVT::i32, Custom);
285   setOperationAction(ISD::ConstantPool,  MVT::i32, Custom);
286   setOperationAction(ISD::JumpTable,     MVT::i32, Custom);
287   setOperationAction(ISD::GlobalAddress, MVT::i64, Custom);
288   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
289   setOperationAction(ISD::BlockAddress,  MVT::i64, Custom);
290   setOperationAction(ISD::ConstantPool,  MVT::i64, Custom);
291   setOperationAction(ISD::JumpTable,     MVT::i64, Custom);
293   // TRAP is legal.
294   setOperationAction(ISD::TRAP, MVT::Other, Legal);
296   // TRAMPOLINE is custom lowered.
297   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
298   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
300   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
301   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
303   if (Subtarget.isSVR4ABI()) {
304     if (isPPC64) {
305       // VAARG always uses double-word chunks, so promote anything smaller.
306       setOperationAction(ISD::VAARG, MVT::i1, Promote);
307       AddPromotedToType (ISD::VAARG, MVT::i1, MVT::i64);
308       setOperationAction(ISD::VAARG, MVT::i8, Promote);
309       AddPromotedToType (ISD::VAARG, MVT::i8, MVT::i64);
310       setOperationAction(ISD::VAARG, MVT::i16, Promote);
311       AddPromotedToType (ISD::VAARG, MVT::i16, MVT::i64);
312       setOperationAction(ISD::VAARG, MVT::i32, Promote);
313       AddPromotedToType (ISD::VAARG, MVT::i32, MVT::i64);
314       setOperationAction(ISD::VAARG, MVT::Other, Expand);
315     } else {
316       // VAARG is custom lowered with the 32-bit SVR4 ABI.
317       setOperationAction(ISD::VAARG, MVT::Other, Custom);
318       setOperationAction(ISD::VAARG, MVT::i64, Custom);
319     }
320   } else
321     setOperationAction(ISD::VAARG, MVT::Other, Expand);
323   if (Subtarget.isSVR4ABI() && !isPPC64)
324     // VACOPY is custom lowered with the 32-bit SVR4 ABI.
325     setOperationAction(ISD::VACOPY            , MVT::Other, Custom);
326   else
327     setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
329   // Use the default implementation.
330   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
331   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
332   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Custom);
333   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Custom);
334   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Custom);
336   // We want to custom lower some of our intrinsics.
337   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
339   // To handle counter-based loop conditions.
340   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i1, Custom);
342   // Comparisons that require checking two conditions.
343   setCondCodeAction(ISD::SETULT, MVT::f32, Expand);
344   setCondCodeAction(ISD::SETULT, MVT::f64, Expand);
345   setCondCodeAction(ISD::SETUGT, MVT::f32, Expand);
346   setCondCodeAction(ISD::SETUGT, MVT::f64, Expand);
347   setCondCodeAction(ISD::SETUEQ, MVT::f32, Expand);
348   setCondCodeAction(ISD::SETUEQ, MVT::f64, Expand);
349   setCondCodeAction(ISD::SETOGE, MVT::f32, Expand);
350   setCondCodeAction(ISD::SETOGE, MVT::f64, Expand);
351   setCondCodeAction(ISD::SETOLE, MVT::f32, Expand);
352   setCondCodeAction(ISD::SETOLE, MVT::f64, Expand);
353   setCondCodeAction(ISD::SETONE, MVT::f32, Expand);
354   setCondCodeAction(ISD::SETONE, MVT::f64, Expand);
356   if (Subtarget.has64BitSupport()) {
357     // They also have instructions for converting between i64 and fp.
358     setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
359     setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
360     setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
361     setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
362     // This is just the low 32 bits of a (signed) fp->i64 conversion.
363     // We cannot do this with Promote because i64 is not a legal type.
364     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
366     if (Subtarget.hasLFIWAX() || Subtarget.isPPC64())
367       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
368   } else {
369     // PowerPC does not have FP_TO_UINT on 32-bit implementations.
370     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Expand);
371   }
373   // With the instructions enabled under FPCVT, we can do everything.
374   if (Subtarget.hasFPCVT()) {
375     if (Subtarget.has64BitSupport()) {
376       setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
377       setOperationAction(ISD::FP_TO_UINT, MVT::i64, Custom);
378       setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
379       setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
380     }
382     setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
383     setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
384     setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
385     setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
386   }
388   if (Subtarget.use64BitRegs()) {
389     // 64-bit PowerPC implementations can support i64 types directly
390     addRegisterClass(MVT::i64, &PPC::G8RCRegClass);
391     // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
392     setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
393     // 64-bit PowerPC wants to expand i128 shifts itself.
394     setOperationAction(ISD::SHL_PARTS, MVT::i64, Custom);
395     setOperationAction(ISD::SRA_PARTS, MVT::i64, Custom);
396     setOperationAction(ISD::SRL_PARTS, MVT::i64, Custom);
397   } else {
398     // 32-bit PowerPC wants to expand i64 shifts itself.
399     setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
400     setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
401     setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
402   }
404   if (Subtarget.hasAltivec()) {
405     // First set operation action for all vector types to expand. Then we
406     // will selectively turn on ones that can be effectively codegen'd.
407     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
408          i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
409       MVT::SimpleValueType VT = (MVT::SimpleValueType)i;
411       // add/sub are legal for all supported vector VT's.
412       setOperationAction(ISD::ADD , VT, Legal);
413       setOperationAction(ISD::SUB , VT, Legal);
415       // We promote all shuffles to v16i8.
416       setOperationAction(ISD::VECTOR_SHUFFLE, VT, Promote);
417       AddPromotedToType (ISD::VECTOR_SHUFFLE, VT, MVT::v16i8);
419       // We promote all non-typed operations to v4i32.
420       setOperationAction(ISD::AND   , VT, Promote);
421       AddPromotedToType (ISD::AND   , VT, MVT::v4i32);
422       setOperationAction(ISD::OR    , VT, Promote);
423       AddPromotedToType (ISD::OR    , VT, MVT::v4i32);
424       setOperationAction(ISD::XOR   , VT, Promote);
425       AddPromotedToType (ISD::XOR   , VT, MVT::v4i32);
426       setOperationAction(ISD::LOAD  , VT, Promote);
427       AddPromotedToType (ISD::LOAD  , VT, MVT::v4i32);
428       setOperationAction(ISD::SELECT, VT, Promote);
429       AddPromotedToType (ISD::SELECT, VT, MVT::v4i32);
430       setOperationAction(ISD::STORE, VT, Promote);
431       AddPromotedToType (ISD::STORE, VT, MVT::v4i32);
433       // No other operations are legal.
434       setOperationAction(ISD::MUL , VT, Expand);
435       setOperationAction(ISD::SDIV, VT, Expand);
436       setOperationAction(ISD::SREM, VT, Expand);
437       setOperationAction(ISD::UDIV, VT, Expand);
438       setOperationAction(ISD::UREM, VT, Expand);
439       setOperationAction(ISD::FDIV, VT, Expand);
440       setOperationAction(ISD::FREM, VT, Expand);
441       setOperationAction(ISD::FNEG, VT, Expand);
442       setOperationAction(ISD::FSQRT, VT, Expand);
443       setOperationAction(ISD::FLOG, VT, Expand);
444       setOperationAction(ISD::FLOG10, VT, Expand);
445       setOperationAction(ISD::FLOG2, VT, Expand);
446       setOperationAction(ISD::FEXP, VT, Expand);
447       setOperationAction(ISD::FEXP2, VT, Expand);
448       setOperationAction(ISD::FSIN, VT, Expand);
449       setOperationAction(ISD::FCOS, VT, Expand);
450       setOperationAction(ISD::FABS, VT, Expand);
451       setOperationAction(ISD::FPOWI, VT, Expand);
452       setOperationAction(ISD::FFLOOR, VT, Expand);
453       setOperationAction(ISD::FCEIL,  VT, Expand);
454       setOperationAction(ISD::FTRUNC, VT, Expand);
455       setOperationAction(ISD::FRINT,  VT, Expand);
456       setOperationAction(ISD::FNEARBYINT, VT, Expand);
457       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Expand);
458       setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
459       setOperationAction(ISD::BUILD_VECTOR, VT, Expand);
460       setOperationAction(ISD::MULHU, VT, Expand);
461       setOperationAction(ISD::MULHS, VT, Expand);
462       setOperationAction(ISD::UMUL_LOHI, VT, Expand);
463       setOperationAction(ISD::SMUL_LOHI, VT, Expand);
464       setOperationAction(ISD::UDIVREM, VT, Expand);
465       setOperationAction(ISD::SDIVREM, VT, Expand);
466       setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Expand);
467       setOperationAction(ISD::FPOW, VT, Expand);
468       setOperationAction(ISD::BSWAP, VT, Expand);
469       setOperationAction(ISD::CTPOP, VT, Expand);
470       setOperationAction(ISD::CTLZ, VT, Expand);
471       setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
472       setOperationAction(ISD::CTTZ, VT, Expand);
473       setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
474       setOperationAction(ISD::VSELECT, VT, Expand);
475       setOperationAction(ISD::SIGN_EXTEND_INREG, VT, Expand);
477       for (unsigned j = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
478            j <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++j) {
479         MVT::SimpleValueType InnerVT = (MVT::SimpleValueType)j;
480         setTruncStoreAction(VT, InnerVT, Expand);
481       }
482       setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
483       setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
484       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
485     }
487     // We can custom expand all VECTOR_SHUFFLEs to VPERM, others we can handle
488     // with merges, splats, etc.
489     setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v16i8, Custom);
491     setOperationAction(ISD::AND   , MVT::v4i32, Legal);
492     setOperationAction(ISD::OR    , MVT::v4i32, Legal);
493     setOperationAction(ISD::XOR   , MVT::v4i32, Legal);
494     setOperationAction(ISD::LOAD  , MVT::v4i32, Legal);
495     setOperationAction(ISD::SELECT, MVT::v4i32,
496                        Subtarget.useCRBits() ? Legal : Expand);
497     setOperationAction(ISD::STORE , MVT::v4i32, Legal);
498     setOperationAction(ISD::FP_TO_SINT, MVT::v4i32, Legal);
499     setOperationAction(ISD::FP_TO_UINT, MVT::v4i32, Legal);
500     setOperationAction(ISD::SINT_TO_FP, MVT::v4i32, Legal);
501     setOperationAction(ISD::UINT_TO_FP, MVT::v4i32, Legal);
502     setOperationAction(ISD::FFLOOR, MVT::v4f32, Legal);
503     setOperationAction(ISD::FCEIL, MVT::v4f32, Legal);
504     setOperationAction(ISD::FTRUNC, MVT::v4f32, Legal);
505     setOperationAction(ISD::FNEARBYINT, MVT::v4f32, Legal);
507     addRegisterClass(MVT::v4f32, &PPC::VRRCRegClass);
508     addRegisterClass(MVT::v4i32, &PPC::VRRCRegClass);
509     addRegisterClass(MVT::v8i16, &PPC::VRRCRegClass);
510     addRegisterClass(MVT::v16i8, &PPC::VRRCRegClass);
512     setOperationAction(ISD::MUL, MVT::v4f32, Legal);
513     setOperationAction(ISD::FMA, MVT::v4f32, Legal);
515     if (TM.Options.UnsafeFPMath || Subtarget.hasVSX()) {
516       setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
517       setOperationAction(ISD::FSQRT, MVT::v4f32, Legal);
518     }
520     setOperationAction(ISD::MUL, MVT::v4i32, Custom);
521     setOperationAction(ISD::MUL, MVT::v8i16, Custom);
522     setOperationAction(ISD::MUL, MVT::v16i8, Custom);
524     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
525     setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4i32, Custom);
527     setOperationAction(ISD::BUILD_VECTOR, MVT::v16i8, Custom);
528     setOperationAction(ISD::BUILD_VECTOR, MVT::v8i16, Custom);
529     setOperationAction(ISD::BUILD_VECTOR, MVT::v4i32, Custom);
530     setOperationAction(ISD::BUILD_VECTOR, MVT::v4f32, Custom);
532     // Altivec does not contain unordered floating-point compare instructions
533     setCondCodeAction(ISD::SETUO, MVT::v4f32, Expand);
534     setCondCodeAction(ISD::SETUEQ, MVT::v4f32, Expand);
535     setCondCodeAction(ISD::SETO,   MVT::v4f32, Expand);
536     setCondCodeAction(ISD::SETONE, MVT::v4f32, Expand);
538     if (Subtarget.hasVSX()) {
539       setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v2f64, Legal);
540       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Legal);
542       setOperationAction(ISD::FFLOOR, MVT::v2f64, Legal);
543       setOperationAction(ISD::FCEIL, MVT::v2f64, Legal);
544       setOperationAction(ISD::FTRUNC, MVT::v2f64, Legal);
545       setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Legal);
546       setOperationAction(ISD::FROUND, MVT::v2f64, Legal);
548       setOperationAction(ISD::FROUND, MVT::v4f32, Legal);
550       setOperationAction(ISD::MUL, MVT::v2f64, Legal);
551       setOperationAction(ISD::FMA, MVT::v2f64, Legal);
553       setOperationAction(ISD::FDIV, MVT::v2f64, Legal);
554       setOperationAction(ISD::FSQRT, MVT::v2f64, Legal);
556       setOperationAction(ISD::VSELECT, MVT::v16i8, Legal);
557       setOperationAction(ISD::VSELECT, MVT::v8i16, Legal);
558       setOperationAction(ISD::VSELECT, MVT::v4i32, Legal);
559       setOperationAction(ISD::VSELECT, MVT::v4f32, Legal);
560       setOperationAction(ISD::VSELECT, MVT::v2f64, Legal);
562       // Share the Altivec comparison restrictions.
563       setCondCodeAction(ISD::SETUO, MVT::v2f64, Expand);
564       setCondCodeAction(ISD::SETUEQ, MVT::v2f64, Expand);
565       setCondCodeAction(ISD::SETO,   MVT::v2f64, Expand);
566       setCondCodeAction(ISD::SETONE, MVT::v2f64, Expand);
568       setOperationAction(ISD::LOAD, MVT::v2f64, Legal);
569       setOperationAction(ISD::STORE, MVT::v2f64, Legal);
571       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2f64, Legal);
573       addRegisterClass(MVT::f64, &PPC::VSFRCRegClass);
575       addRegisterClass(MVT::v4f32, &PPC::VSRCRegClass);
576       addRegisterClass(MVT::v2f64, &PPC::VSRCRegClass);
578       // VSX v2i64 only supports non-arithmetic operations.
579       setOperationAction(ISD::ADD, MVT::v2i64, Expand);
580       setOperationAction(ISD::SUB, MVT::v2i64, Expand);
582       setOperationAction(ISD::SHL, MVT::v2i64, Expand);
583       setOperationAction(ISD::SRA, MVT::v2i64, Expand);
584       setOperationAction(ISD::SRL, MVT::v2i64, Expand);
586       setOperationAction(ISD::SETCC, MVT::v2i64, Custom);
588       setOperationAction(ISD::LOAD, MVT::v2i64, Promote);
589       AddPromotedToType (ISD::LOAD, MVT::v2i64, MVT::v2f64);
590       setOperationAction(ISD::STORE, MVT::v2i64, Promote);
591       AddPromotedToType (ISD::STORE, MVT::v2i64, MVT::v2f64);
593       setOperationAction(ISD::VECTOR_SHUFFLE, MVT::v2i64, Legal);
595       setOperationAction(ISD::SINT_TO_FP, MVT::v2i64, Legal);
596       setOperationAction(ISD::UINT_TO_FP, MVT::v2i64, Legal);
597       setOperationAction(ISD::FP_TO_SINT, MVT::v2i64, Legal);
598       setOperationAction(ISD::FP_TO_UINT, MVT::v2i64, Legal);
600       // Vector operation legalization checks the result type of
601       // SIGN_EXTEND_INREG, overall legalization checks the inner type.
602       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i64, Legal);
603       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i32, Legal);
604       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i16, Custom);
605       setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::v2i8, Custom);
607       addRegisterClass(MVT::v2i64, &PPC::VSRCRegClass);
608     }
609   }
611   if (Subtarget.has64BitSupport()) {
612     setOperationAction(ISD::PREFETCH, MVT::Other, Legal);
613     setOperationAction(ISD::READCYCLECOUNTER, MVT::i64, Legal);
614   }
616   if (!isPPC64) {
617     setOperationAction(ISD::ATOMIC_LOAD,  MVT::i64, Expand);
618     setOperationAction(ISD::ATOMIC_STORE, MVT::i64, Expand);
619   }
621   setBooleanContents(ZeroOrOneBooleanContent);
622   // Altivec instructions set fields to all zeros or all ones.
623   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
625   if (!isPPC64) {
626     // These libcalls are not available in 32-bit.
627     setLibcallName(RTLIB::SHL_I128, nullptr);
628     setLibcallName(RTLIB::SRL_I128, nullptr);
629     setLibcallName(RTLIB::SRA_I128, nullptr);
630   }
632   if (isPPC64) {
633     setStackPointerRegisterToSaveRestore(PPC::X1);
634     setExceptionPointerRegister(PPC::X3);
635     setExceptionSelectorRegister(PPC::X4);
636   } else {
637     setStackPointerRegisterToSaveRestore(PPC::R1);
638     setExceptionPointerRegister(PPC::R3);
639     setExceptionSelectorRegister(PPC::R4);
640   }
642   // We have target-specific dag combine patterns for the following nodes:
643   setTargetDAGCombine(ISD::SINT_TO_FP);
644   setTargetDAGCombine(ISD::LOAD);
645   setTargetDAGCombine(ISD::STORE);
646   setTargetDAGCombine(ISD::BR_CC);
647   if (Subtarget.useCRBits())
648     setTargetDAGCombine(ISD::BRCOND);
649   setTargetDAGCombine(ISD::BSWAP);
650   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
652   setTargetDAGCombine(ISD::SIGN_EXTEND);
653   setTargetDAGCombine(ISD::ZERO_EXTEND);
654   setTargetDAGCombine(ISD::ANY_EXTEND);
656   if (Subtarget.useCRBits()) {
657     setTargetDAGCombine(ISD::TRUNCATE);
658     setTargetDAGCombine(ISD::SETCC);
659     setTargetDAGCombine(ISD::SELECT_CC);
660   }
662   // Use reciprocal estimates.
663   if (TM.Options.UnsafeFPMath) {
664     setTargetDAGCombine(ISD::FDIV);
665     setTargetDAGCombine(ISD::FSQRT);
666   }
668   // Darwin long double math library functions have $LDBL128 appended.
669   if (Subtarget.isDarwin()) {
670     setLibcallName(RTLIB::COS_PPCF128, "cosl$LDBL128");
671     setLibcallName(RTLIB::POW_PPCF128, "powl$LDBL128");
672     setLibcallName(RTLIB::REM_PPCF128, "fmodl$LDBL128");
673     setLibcallName(RTLIB::SIN_PPCF128, "sinl$LDBL128");
674     setLibcallName(RTLIB::SQRT_PPCF128, "sqrtl$LDBL128");
675     setLibcallName(RTLIB::LOG_PPCF128, "logl$LDBL128");
676     setLibcallName(RTLIB::LOG2_PPCF128, "log2l$LDBL128");
677     setLibcallName(RTLIB::LOG10_PPCF128, "log10l$LDBL128");
678     setLibcallName(RTLIB::EXP_PPCF128, "expl$LDBL128");
679     setLibcallName(RTLIB::EXP2_PPCF128, "exp2l$LDBL128");
680   }
682   // With 32 condition bits, we don't need to sink (and duplicate) compares
683   // aggressively in CodeGenPrep.
684   if (Subtarget.useCRBits())
685     setHasMultipleConditionRegisters();
687   setMinFunctionAlignment(2);
688   if (Subtarget.isDarwin())
689     setPrefFunctionAlignment(4);
691   setInsertFencesForAtomic(true);
693   if (Subtarget.enableMachineScheduler())
694     setSchedulingPreference(Sched::Source);
695   else
696     setSchedulingPreference(Sched::Hybrid);
698   computeRegisterProperties();
700   // The Freescale cores does better with aggressive inlining of memcpy and
701   // friends. Gcc uses same threshold of 128 bytes (= 32 word stores).
702   if (Subtarget.getDarwinDirective() == PPC::DIR_E500mc ||
703       Subtarget.getDarwinDirective() == PPC::DIR_E5500) {
704     MaxStoresPerMemset = 32;
705     MaxStoresPerMemsetOptSize = 16;
706     MaxStoresPerMemcpy = 32;
707     MaxStoresPerMemcpyOptSize = 8;
708     MaxStoresPerMemmove = 32;
709     MaxStoresPerMemmoveOptSize = 8;
711     setPrefFunctionAlignment(4);
712   }
715 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
716 /// the desired ByVal argument alignment.
717 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign,
718                              unsigned MaxMaxAlign) {
719   if (MaxAlign == MaxMaxAlign)
720     return;
721   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
722     if (MaxMaxAlign >= 32 && VTy->getBitWidth() >= 256)
723       MaxAlign = 32;
724     else if (VTy->getBitWidth() >= 128 && MaxAlign < 16)
725       MaxAlign = 16;
726   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
727     unsigned EltAlign = 0;
728     getMaxByValAlign(ATy->getElementType(), EltAlign, MaxMaxAlign);
729     if (EltAlign > MaxAlign)
730       MaxAlign = EltAlign;
731   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
732     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
733       unsigned EltAlign = 0;
734       getMaxByValAlign(STy->getElementType(i), EltAlign, MaxMaxAlign);
735       if (EltAlign > MaxAlign)
736         MaxAlign = EltAlign;
737       if (MaxAlign == MaxMaxAlign)
738         break;
739     }
740   }
743 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
744 /// function arguments in the caller parameter area.
745 unsigned PPCTargetLowering::getByValTypeAlignment(Type *Ty) const {
746   // Darwin passes everything on 4 byte boundary.
747   if (Subtarget.isDarwin())
748     return 4;
750   // 16byte and wider vectors are passed on 16byte boundary.
751   // The rest is 8 on PPC64 and 4 on PPC32 boundary.
752   unsigned Align = Subtarget.isPPC64() ? 8 : 4;
753   if (Subtarget.hasAltivec() || Subtarget.hasQPX())
754     getMaxByValAlign(Ty, Align, Subtarget.hasQPX() ? 32 : 16);
755   return Align;
758 const char *PPCTargetLowering::getTargetNodeName(unsigned Opcode) const {
759   switch (Opcode) {
760   default: return nullptr;
761   case PPCISD::FSEL:            return "PPCISD::FSEL";
762   case PPCISD::FCFID:           return "PPCISD::FCFID";
763   case PPCISD::FCTIDZ:          return "PPCISD::FCTIDZ";
764   case PPCISD::FCTIWZ:          return "PPCISD::FCTIWZ";
765   case PPCISD::FRE:             return "PPCISD::FRE";
766   case PPCISD::FRSQRTE:         return "PPCISD::FRSQRTE";
767   case PPCISD::STFIWX:          return "PPCISD::STFIWX";
768   case PPCISD::VMADDFP:         return "PPCISD::VMADDFP";
769   case PPCISD::VNMSUBFP:        return "PPCISD::VNMSUBFP";
770   case PPCISD::VPERM:           return "PPCISD::VPERM";
771   case PPCISD::Hi:              return "PPCISD::Hi";
772   case PPCISD::Lo:              return "PPCISD::Lo";
773   case PPCISD::TOC_ENTRY:       return "PPCISD::TOC_ENTRY";
774   case PPCISD::LOAD:            return "PPCISD::LOAD";
775   case PPCISD::LOAD_TOC:        return "PPCISD::LOAD_TOC";
776   case PPCISD::DYNALLOC:        return "PPCISD::DYNALLOC";
777   case PPCISD::GlobalBaseReg:   return "PPCISD::GlobalBaseReg";
778   case PPCISD::SRL:             return "PPCISD::SRL";
779   case PPCISD::SRA:             return "PPCISD::SRA";
780   case PPCISD::SHL:             return "PPCISD::SHL";
781   case PPCISD::CALL:            return "PPCISD::CALL";
782   case PPCISD::CALL_NOP:        return "PPCISD::CALL_NOP";
783   case PPCISD::MTCTR:           return "PPCISD::MTCTR";
784   case PPCISD::BCTRL:           return "PPCISD::BCTRL";
785   case PPCISD::RET_FLAG:        return "PPCISD::RET_FLAG";
786   case PPCISD::EH_SJLJ_SETJMP:  return "PPCISD::EH_SJLJ_SETJMP";
787   case PPCISD::EH_SJLJ_LONGJMP: return "PPCISD::EH_SJLJ_LONGJMP";
788   case PPCISD::MFOCRF:          return "PPCISD::MFOCRF";
789   case PPCISD::VCMP:            return "PPCISD::VCMP";
790   case PPCISD::VCMPo:           return "PPCISD::VCMPo";
791   case PPCISD::LBRX:            return "PPCISD::LBRX";
792   case PPCISD::STBRX:           return "PPCISD::STBRX";
793   case PPCISD::LARX:            return "PPCISD::LARX";
794   case PPCISD::STCX:            return "PPCISD::STCX";
795   case PPCISD::COND_BRANCH:     return "PPCISD::COND_BRANCH";
796   case PPCISD::BDNZ:            return "PPCISD::BDNZ";
797   case PPCISD::BDZ:             return "PPCISD::BDZ";
798   case PPCISD::MFFS:            return "PPCISD::MFFS";
799   case PPCISD::FADDRTZ:         return "PPCISD::FADDRTZ";
800   case PPCISD::TC_RETURN:       return "PPCISD::TC_RETURN";
801   case PPCISD::CR6SET:          return "PPCISD::CR6SET";
802   case PPCISD::CR6UNSET:        return "PPCISD::CR6UNSET";
803   case PPCISD::ADDIS_TOC_HA:    return "PPCISD::ADDIS_TOC_HA";
804   case PPCISD::LD_TOC_L:        return "PPCISD::LD_TOC_L";
805   case PPCISD::ADDI_TOC_L:      return "PPCISD::ADDI_TOC_L";
806   case PPCISD::PPC32_GOT:       return "PPCISD::PPC32_GOT";
807   case PPCISD::ADDIS_GOT_TPREL_HA: return "PPCISD::ADDIS_GOT_TPREL_HA";
808   case PPCISD::LD_GOT_TPREL_L:  return "PPCISD::LD_GOT_TPREL_L";
809   case PPCISD::ADD_TLS:         return "PPCISD::ADD_TLS";
810   case PPCISD::ADDIS_TLSGD_HA:  return "PPCISD::ADDIS_TLSGD_HA";
811   case PPCISD::ADDI_TLSGD_L:    return "PPCISD::ADDI_TLSGD_L";
812   case PPCISD::GET_TLS_ADDR:    return "PPCISD::GET_TLS_ADDR";
813   case PPCISD::ADDIS_TLSLD_HA:  return "PPCISD::ADDIS_TLSLD_HA";
814   case PPCISD::ADDI_TLSLD_L:    return "PPCISD::ADDI_TLSLD_L";
815   case PPCISD::GET_TLSLD_ADDR:  return "PPCISD::GET_TLSLD_ADDR";
816   case PPCISD::ADDIS_DTPREL_HA: return "PPCISD::ADDIS_DTPREL_HA";
817   case PPCISD::ADDI_DTPREL_L:   return "PPCISD::ADDI_DTPREL_L";
818   case PPCISD::VADD_SPLAT:      return "PPCISD::VADD_SPLAT";
819   case PPCISD::SC:              return "PPCISD::SC";
820   }
823 EVT PPCTargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
824   if (!VT.isVector())
825     return Subtarget.useCRBits() ? MVT::i1 : MVT::i32;
826   return VT.changeVectorElementTypeToInteger();
829 bool PPCTargetLowering::enableAggressiveFMAFusion(EVT VT) const {
830   assert(VT.isFloatingPoint() && "Non-floating-point FMA?");
831   return true;
834 //===----------------------------------------------------------------------===//
835 // Node matching predicates, for use by the tblgen matching code.
836 //===----------------------------------------------------------------------===//
838 /// isFloatingPointZero - Return true if this is 0.0 or -0.0.
839 static bool isFloatingPointZero(SDValue Op) {
840   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
841     return CFP->getValueAPF().isZero();
842   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
843     // Maybe this has already been legalized into the constant pool?
844     if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(Op.getOperand(1)))
845       if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
846         return CFP->getValueAPF().isZero();
847   }
848   return false;
851 /// isConstantOrUndef - Op is either an undef node or a ConstantSDNode.  Return
852 /// true if Op is undef or if it matches the specified value.
853 static bool isConstantOrUndef(int Op, int Val) {
854   return Op < 0 || Op == Val;
857 /// isVPKUHUMShuffleMask - Return true if this is the shuffle mask for a
858 /// VPKUHUM instruction.
859 /// The ShuffleKind distinguishes between big-endian operations with
860 /// two different inputs (0), either-endian operations with two identical
861 /// inputs (1), and little-endian operantion with two different inputs (2).
862 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
863 bool PPC::isVPKUHUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
864                                SelectionDAG &DAG) {
865   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
866   if (ShuffleKind == 0) {
867     if (IsLE)
868       return false;
869     for (unsigned i = 0; i != 16; ++i)
870       if (!isConstantOrUndef(N->getMaskElt(i), i*2+1))
871         return false;
872   } else if (ShuffleKind == 2) {
873     if (!IsLE)
874       return false;
875     for (unsigned i = 0; i != 16; ++i)
876       if (!isConstantOrUndef(N->getMaskElt(i), i*2))
877         return false;
878   } else if (ShuffleKind == 1) {
879     unsigned j = IsLE ? 0 : 1;
880     for (unsigned i = 0; i != 8; ++i)
881       if (!isConstantOrUndef(N->getMaskElt(i),    i*2+j) ||
882           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j))
883         return false;
884   }
885   return true;
888 /// isVPKUWUMShuffleMask - Return true if this is the shuffle mask for a
889 /// VPKUWUM instruction.
890 /// The ShuffleKind distinguishes between big-endian operations with
891 /// two different inputs (0), either-endian operations with two identical
892 /// inputs (1), and little-endian operantion with two different inputs (2).
893 /// For the latter, the input operands are swapped (see PPCInstrAltivec.td).
894 bool PPC::isVPKUWUMShuffleMask(ShuffleVectorSDNode *N, unsigned ShuffleKind,
895                                SelectionDAG &DAG) {
896   bool IsLE = DAG.getSubtarget().getDataLayout()->isLittleEndian();
897   if (ShuffleKind == 0) {
898     if (IsLE)
899       return false;
900     for (unsigned i = 0; i != 16; i += 2)
901       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+2) ||
902           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+3))
903         return false;
904   } else if (ShuffleKind == 2) {
905     if (!IsLE)
906       return false;
907     for (unsigned i = 0; i != 16; i += 2)
908       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2) ||
909           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+1))
910         return false;
911   } else if (ShuffleKind == 1) {
912     unsigned j = IsLE ? 0 : 2;
913     for (unsigned i = 0; i != 8; i += 2)
914       if (!isConstantOrUndef(N->getMaskElt(i  ),  i*2+j)   ||
915           !isConstantOrUndef(N->getMaskElt(i+1),  i*2+j+1) ||
916           !isConstantOrUndef(N->getMaskElt(i+8),  i*2+j)   ||
917           !isConstantOrUndef(N->getMaskElt(i+9),  i*2+j+1))
918         return false;
919   }
920   return true;
923 /// isVMerge - Common function, used to match vmrg* shuffles.
924 ///
925 static bool isVMerge(ShuffleVectorSDNode *N, unsigned UnitSize,
926                      unsigned LHSStart, unsigned RHSStart) {
927   if (N->getValueType(0) != MVT::v16i8)
928     return false;
929   assert((UnitSize == 1 || UnitSize == 2 || UnitSize == 4) &&
930          "Unsupported merge size!");
932   for (unsigned i = 0; i != 8/UnitSize; ++i)     // Step over units
933     for (unsigned j = 0; j != UnitSize; ++j) {   // Step over bytes within unit
934       if (!isConstantOrUndef(N->getMaskElt(i*UnitSize*2+j),
935                              LHSStart+j+i*UnitSize) ||
936           !isConstantOrUndef(N->getMaskElt(i*UnitSize*2+UnitSize+j),
937                              RHSStart+j+i*UnitSize))
938         return false;
939     }
940   return true;
943 /// isVMRGLShuffleMask - Return true if this is a shuffle mask suitable for
944 /// a VMRGL* instruction with the specified unit size (1,2 or 4 bytes).
945 /// The ShuffleKind distinguishes between big-endian merges with two 
946 /// different inputs (0), either-endian merges with two identical inputs (1),
947 /// and little-endian merges with two different inputs (2).  For the latter,
948 /// the input operands are swapped (see PPCInstrAltivec.td).
949 bool PPC::isVMRGLShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
950                              unsigned ShuffleKind, SelectionDAG &DAG) {
951   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
952     if (ShuffleKind == 1) // unary
953       return isVMerge(N, UnitSize, 0, 0);
954     else if (ShuffleKind == 2) // swapped
955       return isVMerge(N, UnitSize, 0, 16);
956     else
957       return false;
958   } else {
959     if (ShuffleKind == 1) // unary
960       return isVMerge(N, UnitSize, 8, 8);
961     else if (ShuffleKind == 0) // normal
962       return isVMerge(N, UnitSize, 8, 24);
963     else
964       return false;
965   }
968 /// isVMRGHShuffleMask - Return true if this is a shuffle mask suitable for
969 /// a VMRGH* instruction with the specified unit size (1,2 or 4 bytes).
970 /// The ShuffleKind distinguishes between big-endian merges with two 
971 /// different inputs (0), either-endian merges with two identical inputs (1),
972 /// and little-endian merges with two different inputs (2).  For the latter,
973 /// the input operands are swapped (see PPCInstrAltivec.td).
974 bool PPC::isVMRGHShuffleMask(ShuffleVectorSDNode *N, unsigned UnitSize,
975                              unsigned ShuffleKind, SelectionDAG &DAG) {
976   if (DAG.getSubtarget().getDataLayout()->isLittleEndian()) {
977     if (ShuffleKind == 1) // unary
978       return isVMerge(N, UnitSize, 8, 8);
979     else if (ShuffleKind == 2) // swapped
980       return isVMerge(N, UnitSize, 8, 24);
981     else
982       return false;
983   } else {
984     if (ShuffleKind == 1) // unary
985       return isVMerge(N, UnitSize, 0, 0);
986     else if (ShuffleKind == 0) // normal
987       return isVMerge(N, UnitSize, 0, 16);
988     else
989       return false;
990   }
994 /// isVSLDOIShuffleMask - If this is a vsldoi shuffle mask, return the shift
995 /// amount, otherwise return -1.
996 /// The ShuffleKind distinguishes between big-endian operations with two 
997 /// different inputs (0), either-endian operations with two identical inputs
998 /// (1), and little-endian operations with two different inputs (2).  For the
999 /// latter, the input operands are swapped (see PPCInstrAltivec.td).
1000 int PPC::isVSLDOIShuffleMask(SDNode *N, unsigned ShuffleKind,
1001                              SelectionDAG &DAG) {
1002   if (N->getValueType(0) != MVT::v16i8)
1003     return -1;
1005   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1007   // Find the first non-undef value in the shuffle mask.
1008   unsigned i;
1009   for (i = 0; i != 16 && SVOp->getMaskElt(i) < 0; ++i)
1010     /*search*/;
1012   if (i == 16) return -1;  // all undef.
1014   // Otherwise, check to see if the rest of the elements are consecutively
1015   // numbered from this value.
1016   unsigned ShiftAmt = SVOp->getMaskElt(i);
1017   if (ShiftAmt < i) return -1;
1019   ShiftAmt -= i;
1020   bool isLE = DAG.getTarget().getSubtargetImpl()->getDataLayout()->
1021     isLittleEndian();
1023   if ((ShuffleKind == 0 && !isLE) || (ShuffleKind == 2 && isLE)) {
1024     // Check the rest of the elements to see if they are consecutive.
1025     for (++i; i != 16; ++i)
1026       if (!isConstantOrUndef(SVOp->getMaskElt(i), ShiftAmt+i))
1027         return -1;
1028   } else if (ShuffleKind == 1) {
1029     // Check the rest of the elements to see if they are consecutive.
1030     for (++i; i != 16; ++i)
1031       if (!isConstantOrUndef(SVOp->getMaskElt(i), (ShiftAmt+i) & 15))
1032         return -1;
1033   } else
1034     return -1;
1036   if (ShuffleKind == 2 && isLE)
1037     ShiftAmt = 16 - ShiftAmt;
1039   return ShiftAmt;
1042 /// isSplatShuffleMask - Return true if the specified VECTOR_SHUFFLE operand
1043 /// specifies a splat of a single element that is suitable for input to
1044 /// VSPLTB/VSPLTH/VSPLTW.
1045 bool PPC::isSplatShuffleMask(ShuffleVectorSDNode *N, unsigned EltSize) {
1046   assert(N->getValueType(0) == MVT::v16i8 &&
1047          (EltSize == 1 || EltSize == 2 || EltSize == 4));
1049   // This is a splat operation if each element of the permute is the same, and
1050   // if the value doesn't reference the second vector.
1051   unsigned ElementBase = N->getMaskElt(0);
1053   // FIXME: Handle UNDEF elements too!
1054   if (ElementBase >= 16)
1055     return false;
1057   // Check that the indices are consecutive, in the case of a multi-byte element
1058   // splatted with a v16i8 mask.
1059   for (unsigned i = 1; i != EltSize; ++i)
1060     if (N->getMaskElt(i) < 0 || N->getMaskElt(i) != (int)(i+ElementBase))
1061       return false;
1063   for (unsigned i = EltSize, e = 16; i != e; i += EltSize) {
1064     if (N->getMaskElt(i) < 0) continue;
1065     for (unsigned j = 0; j != EltSize; ++j)
1066       if (N->getMaskElt(i+j) != N->getMaskElt(j))
1067         return false;
1068   }
1069   return true;
1072 /// isAllNegativeZeroVector - Returns true if all elements of build_vector
1073 /// are -0.0.
1074 bool PPC::isAllNegativeZeroVector(SDNode *N) {
1075   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
1077   APInt APVal, APUndef;
1078   unsigned BitSize;
1079   bool HasAnyUndefs;
1081   if (BV->isConstantSplat(APVal, APUndef, BitSize, HasAnyUndefs, 32, true))
1082     if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
1083       return CFP->getValueAPF().isNegZero();
1085   return false;
1088 /// getVSPLTImmediate - Return the appropriate VSPLT* immediate to splat the
1089 /// specified isSplatShuffleMask VECTOR_SHUFFLE mask.
1090 unsigned PPC::getVSPLTImmediate(SDNode *N, unsigned EltSize,
1091                                 SelectionDAG &DAG) {
1092   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
1093   assert(isSplatShuffleMask(SVOp, EltSize));
1094   if (DAG.getSubtarget().getDataLayout()->isLittleEndian())
1095     return (16 / EltSize) - 1 - (SVOp->getMaskElt(0) / EltSize);
1096   else
1097     return SVOp->getMaskElt(0) / EltSize;
1100 /// get_VSPLTI_elt - If this is a build_vector of constants which can be formed
1101 /// by using a vspltis[bhw] instruction of the specified element size, return
1102 /// the constant being splatted.  The ByteSize field indicates the number of
1103 /// bytes of each element [124] -> [bhw].
1104 SDValue PPC::get_VSPLTI_elt(SDNode *N, unsigned ByteSize, SelectionDAG &DAG) {
1105   SDValue OpVal(nullptr, 0);
1107   // If ByteSize of the splat is bigger than the element size of the
1108   // build_vector, then we have a case where we are checking for a splat where
1109   // multiple elements of the buildvector are folded together into a single
1110   // logical element of the splat (e.g. "vsplish 1" to splat {0,1}*8).
1111   unsigned EltSize = 16/N->getNumOperands();
1112   if (EltSize < ByteSize) {
1113     unsigned Multiple = ByteSize/EltSize;   // Number of BV entries per spltval.
1114     SDValue UniquedVals[4];
1115     assert(Multiple > 1 && Multiple <= 4 && "How can this happen?");
1117     // See if all of the elements in the buildvector agree across.
1118     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1119       if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1120       // If the element isn't a constant, bail fully out.
1121       if (!isa<ConstantSDNode>(N->getOperand(i))) return SDValue();
1124       if (!UniquedVals[i&(Multiple-1)].getNode())
1125         UniquedVals[i&(Multiple-1)] = N->getOperand(i);
1126       else if (UniquedVals[i&(Multiple-1)] != N->getOperand(i))
1127         return SDValue();  // no match.
1128     }
1130     // Okay, if we reached this point, UniquedVals[0..Multiple-1] contains
1131     // either constant or undef values that are identical for each chunk.  See
1132     // if these chunks can form into a larger vspltis*.
1134     // Check to see if all of the leading entries are either 0 or -1.  If
1135     // neither, then this won't fit into the immediate field.
1136     bool LeadingZero = true;
1137     bool LeadingOnes = true;
1138     for (unsigned i = 0; i != Multiple-1; ++i) {
1139       if (!UniquedVals[i].getNode()) continue;  // Must have been undefs.
1141       LeadingZero &= cast<ConstantSDNode>(UniquedVals[i])->isNullValue();
1142       LeadingOnes &= cast<ConstantSDNode>(UniquedVals[i])->isAllOnesValue();
1143     }
1144     // Finally, check the least significant entry.
1145     if (LeadingZero) {
1146       if (!UniquedVals[Multiple-1].getNode())
1147         return DAG.getTargetConstant(0, MVT::i32);  // 0,0,0,undef
1148       int Val = cast<ConstantSDNode>(UniquedVals[Multiple-1])->getZExtValue();
1149       if (Val < 16)
1150         return DAG.getTargetConstant(Val, MVT::i32);  // 0,0,0,4 -> vspltisw(4)
1151     }
1152     if (LeadingOnes) {
1153       if (!UniquedVals[Multiple-1].getNode())
1154         return DAG.getTargetConstant(~0U, MVT::i32);  // -1,-1,-1,undef
1155       int Val =cast<ConstantSDNode>(UniquedVals[Multiple-1])->getSExtValue();
1156       if (Val >= -16)                            // -1,-1,-1,-2 -> vspltisw(-2)
1157         return DAG.getTargetConstant(Val, MVT::i32);
1158     }
1160     return SDValue();
1161   }
1163   // Check to see if this buildvec has a single non-undef value in its elements.
1164   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1165     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1166     if (!OpVal.getNode())
1167       OpVal = N->getOperand(i);
1168     else if (OpVal != N->getOperand(i))
1169       return SDValue();
1170   }
1172   if (!OpVal.getNode()) return SDValue();  // All UNDEF: use implicit def.
1174   unsigned ValSizeInBytes = EltSize;
1175   uint64_t Value = 0;
1176   if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1177     Value = CN->getZExtValue();
1178   } else if (ConstantFPSDNode *CN = dyn_cast<ConstantFPSDNode>(OpVal)) {
1179     assert(CN->getValueType(0) == MVT::f32 && "Only one legal FP vector type!");
1180     Value = FloatToBits(CN->getValueAPF().convertToFloat());
1181   }
1183   // If the splat value is larger than the element value, then we can never do
1184   // this splat.  The only case that we could fit the replicated bits into our
1185   // immediate field for would be zero, and we prefer to use vxor for it.
1186   if (ValSizeInBytes < ByteSize) return SDValue();
1188   // If the element value is larger than the splat value, cut it in half and
1189   // check to see if the two halves are equal.  Continue doing this until we
1190   // get to ByteSize.  This allows us to handle 0x01010101 as 0x01.
1191   while (ValSizeInBytes > ByteSize) {
1192     ValSizeInBytes >>= 1;
1194     // If the top half equals the bottom half, we're still ok.
1195     if (((Value >> (ValSizeInBytes*8)) & ((1 << (8*ValSizeInBytes))-1)) !=
1196          (Value                        & ((1 << (8*ValSizeInBytes))-1)))
1197       return SDValue();
1198   }
1200   // Properly sign extend the value.
1201   int MaskVal = SignExtend32(Value, ByteSize * 8);
1203   // If this is zero, don't match, zero matches ISD::isBuildVectorAllZeros.
1204   if (MaskVal == 0) return SDValue();
1206   // Finally, if this value fits in a 5 bit sext field, return it
1207   if (SignExtend32<5>(MaskVal) == MaskVal)
1208     return DAG.getTargetConstant(MaskVal, MVT::i32);
1209   return SDValue();
1212 //===----------------------------------------------------------------------===//
1213 //  Addressing Mode Selection
1214 //===----------------------------------------------------------------------===//
1216 /// isIntS16Immediate - This method tests to see if the node is either a 32-bit
1217 /// or 64-bit immediate, and if the value can be accurately represented as a
1218 /// sign extension from a 16-bit value.  If so, this returns true and the
1219 /// immediate.
1220 static bool isIntS16Immediate(SDNode *N, short &Imm) {
1221   if (!isa<ConstantSDNode>(N))
1222     return false;
1224   Imm = (short)cast<ConstantSDNode>(N)->getZExtValue();
1225   if (N->getValueType(0) == MVT::i32)
1226     return Imm == (int32_t)cast<ConstantSDNode>(N)->getZExtValue();
1227   else
1228     return Imm == (int64_t)cast<ConstantSDNode>(N)->getZExtValue();
1230 static bool isIntS16Immediate(SDValue Op, short &Imm) {
1231   return isIntS16Immediate(Op.getNode(), Imm);
1235 /// SelectAddressRegReg - Given the specified addressed, check to see if it
1236 /// can be represented as an indexed [r+r] operation.  Returns false if it
1237 /// can be more efficiently represented with [r+imm].
1238 bool PPCTargetLowering::SelectAddressRegReg(SDValue N, SDValue &Base,
1239                                             SDValue &Index,
1240                                             SelectionDAG &DAG) const {
1241   short imm = 0;
1242   if (N.getOpcode() == ISD::ADD) {
1243     if (isIntS16Immediate(N.getOperand(1), imm))
1244       return false;    // r+i
1245     if (N.getOperand(1).getOpcode() == PPCISD::Lo)
1246       return false;    // r+i
1248     Base = N.getOperand(0);
1249     Index = N.getOperand(1);
1250     return true;
1251   } else if (N.getOpcode() == ISD::OR) {
1252     if (isIntS16Immediate(N.getOperand(1), imm))
1253       return false;    // r+i can fold it if we can.
1255     // If this is an or of disjoint bitfields, we can codegen this as an add
1256     // (for better address arithmetic) if the LHS and RHS of the OR are provably
1257     // disjoint.
1258     APInt LHSKnownZero, LHSKnownOne;
1259     APInt RHSKnownZero, RHSKnownOne;
1260     DAG.computeKnownBits(N.getOperand(0),
1261                          LHSKnownZero, LHSKnownOne);
1263     if (LHSKnownZero.getBoolValue()) {
1264       DAG.computeKnownBits(N.getOperand(1),
1265                            RHSKnownZero, RHSKnownOne);
1266       // If all of the bits are known zero on the LHS or RHS, the add won't
1267       // carry.
1268       if (~(LHSKnownZero | RHSKnownZero) == 0) {
1269         Base = N.getOperand(0);
1270         Index = N.getOperand(1);
1271         return true;
1272       }
1273     }
1274   }
1276   return false;
1279 // If we happen to be doing an i64 load or store into a stack slot that has
1280 // less than a 4-byte alignment, then the frame-index elimination may need to
1281 // use an indexed load or store instruction (because the offset may not be a
1282 // multiple of 4). The extra register needed to hold the offset comes from the
1283 // register scavenger, and it is possible that the scavenger will need to use
1284 // an emergency spill slot. As a result, we need to make sure that a spill slot
1285 // is allocated when doing an i64 load/store into a less-than-4-byte-aligned
1286 // stack slot.
1287 static void fixupFuncForFI(SelectionDAG &DAG, int FrameIdx, EVT VT) {
1288   // FIXME: This does not handle the LWA case.
1289   if (VT != MVT::i64)
1290     return;
1292   // NOTE: We'll exclude negative FIs here, which come from argument
1293   // lowering, because there are no known test cases triggering this problem
1294   // using packed structures (or similar). We can remove this exclusion if
1295   // we find such a test case. The reason why this is so test-case driven is
1296   // because this entire 'fixup' is only to prevent crashes (from the
1297   // register scavenger) on not-really-valid inputs. For example, if we have:
1298   //   %a = alloca i1
1299   //   %b = bitcast i1* %a to i64*
1300   //   store i64* a, i64 b
1301   // then the store should really be marked as 'align 1', but is not. If it
1302   // were marked as 'align 1' then the indexed form would have been
1303   // instruction-selected initially, and the problem this 'fixup' is preventing
1304   // won't happen regardless.
1305   if (FrameIdx < 0)
1306     return;
1308   MachineFunction &MF = DAG.getMachineFunction();
1309   MachineFrameInfo *MFI = MF.getFrameInfo();
1311   unsigned Align = MFI->getObjectAlignment(FrameIdx);
1312   if (Align >= 4)
1313     return;
1315   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
1316   FuncInfo->setHasNonRISpills();
1319 /// Returns true if the address N can be represented by a base register plus
1320 /// a signed 16-bit displacement [r+imm], and if it is not better
1321 /// represented as reg+reg.  If Aligned is true, only accept displacements
1322 /// suitable for STD and friends, i.e. multiples of 4.
1323 bool PPCTargetLowering::SelectAddressRegImm(SDValue N, SDValue &Disp,
1324                                             SDValue &Base,
1325                                             SelectionDAG &DAG,
1326                                             bool Aligned) const {
1327   // FIXME dl should come from parent load or store, not from address
1328   SDLoc dl(N);
1329   // If this can be more profitably realized as r+r, fail.
1330   if (SelectAddressRegReg(N, Disp, Base, DAG))
1331     return false;
1333   if (N.getOpcode() == ISD::ADD) {
1334     short imm = 0;
1335     if (isIntS16Immediate(N.getOperand(1), imm) &&
1336         (!Aligned || (imm & 3) == 0)) {
1337       Disp = DAG.getTargetConstant(imm, N.getValueType());
1338       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1339         Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1340         fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1341       } else {
1342         Base = N.getOperand(0);
1343       }
1344       return true; // [r+i]
1345     } else if (N.getOperand(1).getOpcode() == PPCISD::Lo) {
1346       // Match LOAD (ADD (X, Lo(G))).
1347       assert(!cast<ConstantSDNode>(N.getOperand(1).getOperand(1))->getZExtValue()
1348              && "Cannot handle constant offsets yet!");
1349       Disp = N.getOperand(1).getOperand(0);  // The global address.
1350       assert(Disp.getOpcode() == ISD::TargetGlobalAddress ||
1351              Disp.getOpcode() == ISD::TargetGlobalTLSAddress ||
1352              Disp.getOpcode() == ISD::TargetConstantPool ||
1353              Disp.getOpcode() == ISD::TargetJumpTable);
1354       Base = N.getOperand(0);
1355       return true;  // [&g+r]
1356     }
1357   } else if (N.getOpcode() == ISD::OR) {
1358     short imm = 0;
1359     if (isIntS16Immediate(N.getOperand(1), imm) &&
1360         (!Aligned || (imm & 3) == 0)) {
1361       // If this is an or of disjoint bitfields, we can codegen this as an add
1362       // (for better address arithmetic) if the LHS and RHS of the OR are
1363       // provably disjoint.
1364       APInt LHSKnownZero, LHSKnownOne;
1365       DAG.computeKnownBits(N.getOperand(0), LHSKnownZero, LHSKnownOne);
1367       if ((LHSKnownZero.getZExtValue()|~(uint64_t)imm) == ~0ULL) {
1368         // If all of the bits are known zero on the LHS or RHS, the add won't
1369         // carry.
1370         if (FrameIndexSDNode *FI =
1371               dyn_cast<FrameIndexSDNode>(N.getOperand(0))) {
1372           Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1373           fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1374         } else {
1375           Base = N.getOperand(0);
1376         }
1377         Disp = DAG.getTargetConstant(imm, N.getValueType());
1378         return true;
1379       }
1380     }
1381   } else if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N)) {
1382     // Loading from a constant address.
1384     // If this address fits entirely in a 16-bit sext immediate field, codegen
1385     // this as "d, 0"
1386     short Imm;
1387     if (isIntS16Immediate(CN, Imm) && (!Aligned || (Imm & 3) == 0)) {
1388       Disp = DAG.getTargetConstant(Imm, CN->getValueType(0));
1389       Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1390                              CN->getValueType(0));
1391       return true;
1392     }
1394     // Handle 32-bit sext immediates with LIS + addr mode.
1395     if ((CN->getValueType(0) == MVT::i32 ||
1396          (int64_t)CN->getZExtValue() == (int)CN->getZExtValue()) &&
1397         (!Aligned || (CN->getZExtValue() & 3) == 0)) {
1398       int Addr = (int)CN->getZExtValue();
1400       // Otherwise, break this down into an LIS + disp.
1401       Disp = DAG.getTargetConstant((short)Addr, MVT::i32);
1403       Base = DAG.getTargetConstant((Addr - (signed short)Addr) >> 16, MVT::i32);
1404       unsigned Opc = CN->getValueType(0) == MVT::i32 ? PPC::LIS : PPC::LIS8;
1405       Base = SDValue(DAG.getMachineNode(Opc, dl, CN->getValueType(0), Base), 0);
1406       return true;
1407     }
1408   }
1410   Disp = DAG.getTargetConstant(0, getPointerTy());
1411   if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(N)) {
1412     Base = DAG.getTargetFrameIndex(FI->getIndex(), N.getValueType());
1413     fixupFuncForFI(DAG, FI->getIndex(), N.getValueType());
1414   } else
1415     Base = N;
1416   return true;      // [r+0]
1419 /// SelectAddressRegRegOnly - Given the specified addressed, force it to be
1420 /// represented as an indexed [r+r] operation.
1421 bool PPCTargetLowering::SelectAddressRegRegOnly(SDValue N, SDValue &Base,
1422                                                 SDValue &Index,
1423                                                 SelectionDAG &DAG) const {
1424   // Check to see if we can easily represent this as an [r+r] address.  This
1425   // will fail if it thinks that the address is more profitably represented as
1426   // reg+imm, e.g. where imm = 0.
1427   if (SelectAddressRegReg(N, Base, Index, DAG))
1428     return true;
1430   // If the operand is an addition, always emit this as [r+r], since this is
1431   // better (for code size, and execution, as the memop does the add for free)
1432   // than emitting an explicit add.
1433   if (N.getOpcode() == ISD::ADD) {
1434     Base = N.getOperand(0);
1435     Index = N.getOperand(1);
1436     return true;
1437   }
1439   // Otherwise, do it the hard way, using R0 as the base register.
1440   Base = DAG.getRegister(Subtarget.isPPC64() ? PPC::ZERO8 : PPC::ZERO,
1441                          N.getValueType());
1442   Index = N;
1443   return true;
1446 /// getPreIndexedAddressParts - returns true by value, base pointer and
1447 /// offset pointer and addressing mode by reference if the node's address
1448 /// can be legally represented as pre-indexed load / store address.
1449 bool PPCTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
1450                                                   SDValue &Offset,
1451                                                   ISD::MemIndexedMode &AM,
1452                                                   SelectionDAG &DAG) const {
1453   if (DisablePPCPreinc) return false;
1455   bool isLoad = true;
1456   SDValue Ptr;
1457   EVT VT;
1458   unsigned Alignment;
1459   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1460     Ptr = LD->getBasePtr();
1461     VT = LD->getMemoryVT();
1462     Alignment = LD->getAlignment();
1463   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
1464     Ptr = ST->getBasePtr();
1465     VT  = ST->getMemoryVT();
1466     Alignment = ST->getAlignment();
1467     isLoad = false;
1468   } else
1469     return false;
1471   // PowerPC doesn't have preinc load/store instructions for vectors.
1472   if (VT.isVector())
1473     return false;
1475   if (SelectAddressRegReg(Ptr, Base, Offset, DAG)) {
1477     // Common code will reject creating a pre-inc form if the base pointer
1478     // is a frame index, or if N is a store and the base pointer is either
1479     // the same as or a predecessor of the value being stored.  Check for
1480     // those situations here, and try with swapped Base/Offset instead.
1481     bool Swap = false;
1483     if (isa<FrameIndexSDNode>(Base) || isa<RegisterSDNode>(Base))
1484       Swap = true;
1485     else if (!isLoad) {
1486       SDValue Val = cast<StoreSDNode>(N)->getValue();
1487       if (Val == Base || Base.getNode()->isPredecessorOf(Val.getNode()))
1488         Swap = true;
1489     }
1491     if (Swap)
1492       std::swap(Base, Offset);
1494     AM = ISD::PRE_INC;
1495     return true;
1496   }
1498   // LDU/STU can only handle immediates that are a multiple of 4.
1499   if (VT != MVT::i64) {
1500     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, false))
1501       return false;
1502   } else {
1503     // LDU/STU need an address with at least 4-byte alignment.
1504     if (Alignment < 4)
1505       return false;
1507     if (!SelectAddressRegImm(Ptr, Offset, Base, DAG, true))
1508       return false;
1509   }
1511   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
1512     // PPC64 doesn't have lwau, but it does have lwaux.  Reject preinc load of
1513     // sext i32 to i64 when addr mode is r+i.
1514     if (LD->getValueType(0) == MVT::i64 && LD->getMemoryVT() == MVT::i32 &&
1515         LD->getExtensionType() == ISD::SEXTLOAD &&
1516         isa<ConstantSDNode>(Offset))
1517       return false;
1518   }
1520   AM = ISD::PRE_INC;
1521   return true;
1524 //===----------------------------------------------------------------------===//
1525 //  LowerOperation implementation
1526 //===----------------------------------------------------------------------===//
1528 /// GetLabelAccessInfo - Return true if we should reference labels using a
1529 /// PICBase, set the HiOpFlags and LoOpFlags to the target MO flags.
1530 static bool GetLabelAccessInfo(const TargetMachine &TM, unsigned &HiOpFlags,
1531                                unsigned &LoOpFlags,
1532                                const GlobalValue *GV = nullptr) {
1533   HiOpFlags = PPCII::MO_HA;
1534   LoOpFlags = PPCII::MO_LO;
1536   // Don't use the pic base if not in PIC relocation model.
1537   bool isPIC = TM.getRelocationModel() == Reloc::PIC_;
1539   if (isPIC) {
1540     HiOpFlags |= PPCII::MO_PIC_FLAG;
1541     LoOpFlags |= PPCII::MO_PIC_FLAG;
1542   }
1544   // If this is a reference to a global value that requires a non-lazy-ptr, make
1545   // sure that instruction lowering adds it.
1546   if (GV && TM.getSubtarget<PPCSubtarget>().hasLazyResolverStub(GV, TM)) {
1547     HiOpFlags |= PPCII::MO_NLP_FLAG;
1548     LoOpFlags |= PPCII::MO_NLP_FLAG;
1550     if (GV->hasHiddenVisibility()) {
1551       HiOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1552       LoOpFlags |= PPCII::MO_NLP_HIDDEN_FLAG;
1553     }
1554   }
1556   return isPIC;
1559 static SDValue LowerLabelRef(SDValue HiPart, SDValue LoPart, bool isPIC,
1560                              SelectionDAG &DAG) {
1561   EVT PtrVT = HiPart.getValueType();
1562   SDValue Zero = DAG.getConstant(0, PtrVT);
1563   SDLoc DL(HiPart);
1565   SDValue Hi = DAG.getNode(PPCISD::Hi, DL, PtrVT, HiPart, Zero);
1566   SDValue Lo = DAG.getNode(PPCISD::Lo, DL, PtrVT, LoPart, Zero);
1568   // With PIC, the first instruction is actually "GR+hi(&G)".
1569   if (isPIC)
1570     Hi = DAG.getNode(ISD::ADD, DL, PtrVT,
1571                      DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT), Hi);
1573   // Generate non-pic code that has direct accesses to the constant pool.
1574   // The address of the global is just (hi(&g)+lo(&g)).
1575   return DAG.getNode(ISD::ADD, DL, PtrVT, Hi, Lo);
1578 SDValue PPCTargetLowering::LowerConstantPool(SDValue Op,
1579                                              SelectionDAG &DAG) const {
1580   EVT PtrVT = Op.getValueType();
1581   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1582   const Constant *C = CP->getConstVal();
1584   // 64-bit SVR4 ABI code is always position-independent.
1585   // The actual address of the GlobalValue is stored in the TOC.
1586   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1587     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0);
1588     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(CP), MVT::i64, GA,
1589                        DAG.getRegister(PPC::X2, MVT::i64));
1590   }
1592   unsigned MOHiFlag, MOLoFlag;
1593   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1595   if (isPIC && Subtarget.isSVR4ABI()) {
1596     SDValue GA = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(),
1597                                            PPCII::MO_PIC_FLAG);
1598     SDLoc DL(CP);
1599     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1600                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1601   }
1603   SDValue CPIHi =
1604     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOHiFlag);
1605   SDValue CPILo =
1606     DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment(), 0, MOLoFlag);
1607   return LowerLabelRef(CPIHi, CPILo, isPIC, DAG);
1610 SDValue PPCTargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
1611   EVT PtrVT = Op.getValueType();
1612   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
1614   // 64-bit SVR4 ABI code is always position-independent.
1615   // The actual address of the GlobalValue is stored in the TOC.
1616   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1617     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
1618     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), MVT::i64, GA,
1619                        DAG.getRegister(PPC::X2, MVT::i64));
1620   }
1622   unsigned MOHiFlag, MOLoFlag;
1623   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1625   if (isPIC && Subtarget.isSVR4ABI()) {
1626     SDValue GA = DAG.getTargetJumpTable(JT->getIndex(), PtrVT,
1627                                         PPCII::MO_PIC_FLAG);
1628     SDLoc DL(GA);
1629     return DAG.getNode(PPCISD::TOC_ENTRY, SDLoc(JT), PtrVT, GA,
1630                        DAG.getNode(PPCISD::GlobalBaseReg, DL, PtrVT));
1631   }
1633   SDValue JTIHi = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOHiFlag);
1634   SDValue JTILo = DAG.getTargetJumpTable(JT->getIndex(), PtrVT, MOLoFlag);
1635   return LowerLabelRef(JTIHi, JTILo, isPIC, DAG);
1638 SDValue PPCTargetLowering::LowerBlockAddress(SDValue Op,
1639                                              SelectionDAG &DAG) const {
1640   EVT PtrVT = Op.getValueType();
1642   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
1644   unsigned MOHiFlag, MOLoFlag;
1645   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag);
1646   SDValue TgtBAHi = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOHiFlag);
1647   SDValue TgtBALo = DAG.getTargetBlockAddress(BA, PtrVT, 0, MOLoFlag);
1648   return LowerLabelRef(TgtBAHi, TgtBALo, isPIC, DAG);
1651 SDValue PPCTargetLowering::LowerGlobalTLSAddress(SDValue Op,
1652                                               SelectionDAG &DAG) const {
1654   // FIXME: TLS addresses currently use medium model code sequences,
1655   // which is the most useful form.  Eventually support for small and
1656   // large models could be added if users need it, at the cost of
1657   // additional complexity.
1658   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1659   SDLoc dl(GA);
1660   const GlobalValue *GV = GA->getGlobal();
1661   EVT PtrVT = getPointerTy();
1662   bool is64bit = Subtarget.isPPC64();
1664   TLSModel::Model Model = getTargetMachine().getTLSModel(GV);
1666   if (Model == TLSModel::LocalExec) {
1667     SDValue TGAHi = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1668                                                PPCII::MO_TPREL_HA);
1669     SDValue TGALo = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1670                                                PPCII::MO_TPREL_LO);
1671     SDValue TLSReg = DAG.getRegister(is64bit ? PPC::X13 : PPC::R2,
1672                                      is64bit ? MVT::i64 : MVT::i32);
1673     SDValue Hi = DAG.getNode(PPCISD::Hi, dl, PtrVT, TGAHi, TLSReg);
1674     return DAG.getNode(PPCISD::Lo, dl, PtrVT, TGALo, Hi);
1675   }
1677   if (Model == TLSModel::InitialExec) {
1678     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1679     SDValue TGATLS = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0,
1680                                                 PPCII::MO_TLS);
1681     SDValue GOTPtr;
1682     if (is64bit) {
1683       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1684       GOTPtr = DAG.getNode(PPCISD::ADDIS_GOT_TPREL_HA, dl,
1685                            PtrVT, GOTReg, TGA);
1686     } else
1687       GOTPtr = DAG.getNode(PPCISD::PPC32_GOT, dl, PtrVT);
1688     SDValue TPOffset = DAG.getNode(PPCISD::LD_GOT_TPREL_L, dl,
1689                                    PtrVT, TGA, GOTPtr);
1690     return DAG.getNode(PPCISD::ADD_TLS, dl, PtrVT, TPOffset, TGATLS);
1691   }
1693   if (Model == TLSModel::GeneralDynamic) {
1694     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1695     SDValue GOTPtr;
1696     if (is64bit) {
1697       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1698       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSGD_HA, dl, PtrVT,
1699                                    GOTReg, TGA);
1700     } else {
1701       GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1702     }
1703     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSGD_L, dl, PtrVT,
1704                                    GOTPtr, TGA);
1706     // We need a chain node, and don't have one handy.  The underlying
1707     // call has no side effects, so using the function entry node
1708     // suffices.
1709     SDValue Chain = DAG.getEntryNode();
1710     Chain = DAG.getCopyToReg(Chain, dl,
1711                              is64bit ? PPC::X3 : PPC::R3, GOTEntry);
1712     SDValue ParmReg = DAG.getRegister(is64bit ? PPC::X3 : PPC::R3,
1713                                       is64bit ? MVT::i64 : MVT::i32);
1714     SDValue TLSAddr = DAG.getNode(PPCISD::GET_TLS_ADDR, dl,
1715                                   PtrVT, ParmReg, TGA);
1716     // The return value from GET_TLS_ADDR really is in X3 already, but
1717     // some hacks are needed here to tie everything together.  The extra
1718     // copies dissolve during subsequent transforms.
1719     Chain = DAG.getCopyToReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, TLSAddr);
1720     return DAG.getCopyFromReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, PtrVT);
1721   }
1723   if (Model == TLSModel::LocalDynamic) {
1724     SDValue TGA = DAG.getTargetGlobalAddress(GV, dl, PtrVT, 0, 0);
1725     SDValue GOTPtr;
1726     if (is64bit) {
1727       SDValue GOTReg = DAG.getRegister(PPC::X2, MVT::i64);
1728       GOTPtr = DAG.getNode(PPCISD::ADDIS_TLSLD_HA, dl, PtrVT,
1729                            GOTReg, TGA);
1730     } else {
1731       GOTPtr = DAG.getNode(PPCISD::PPC32_PICGOT, dl, PtrVT);
1732     }
1733     SDValue GOTEntry = DAG.getNode(PPCISD::ADDI_TLSLD_L, dl, PtrVT,
1734                                    GOTPtr, TGA);
1736     // We need a chain node, and don't have one handy.  The underlying
1737     // call has no side effects, so using the function entry node
1738     // suffices.
1739     SDValue Chain = DAG.getEntryNode();
1740     Chain = DAG.getCopyToReg(Chain, dl,
1741                              is64bit ? PPC::X3 : PPC::R3, GOTEntry);
1742     SDValue ParmReg = DAG.getRegister(is64bit ? PPC::X3 : PPC::R3,
1743                                       is64bit ? MVT::i64 : MVT::i32);
1744     SDValue TLSAddr = DAG.getNode(PPCISD::GET_TLSLD_ADDR, dl,
1745                                   PtrVT, ParmReg, TGA);
1746     // The return value from GET_TLSLD_ADDR really is in X3 already, but
1747     // some hacks are needed here to tie everything together.  The extra
1748     // copies dissolve during subsequent transforms.
1749     Chain = DAG.getCopyToReg(Chain, dl, is64bit ? PPC::X3 : PPC::R3, TLSAddr);
1750     SDValue DtvOffsetHi = DAG.getNode(PPCISD::ADDIS_DTPREL_HA, dl, PtrVT,
1751                                       Chain, ParmReg, TGA);
1752     return DAG.getNode(PPCISD::ADDI_DTPREL_L, dl, PtrVT, DtvOffsetHi, TGA);
1753   }
1755   llvm_unreachable("Unknown TLS model!");
1758 SDValue PPCTargetLowering::LowerGlobalAddress(SDValue Op,
1759                                               SelectionDAG &DAG) const {
1760   EVT PtrVT = Op.getValueType();
1761   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
1762   SDLoc DL(GSDN);
1763   const GlobalValue *GV = GSDN->getGlobal();
1765   // 64-bit SVR4 ABI code is always position-independent.
1766   // The actual address of the GlobalValue is stored in the TOC.
1767   if (Subtarget.isSVR4ABI() && Subtarget.isPPC64()) {
1768     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset());
1769     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i64, GA,
1770                        DAG.getRegister(PPC::X2, MVT::i64));
1771   }
1773   unsigned MOHiFlag, MOLoFlag;
1774   bool isPIC = GetLabelAccessInfo(DAG.getTarget(), MOHiFlag, MOLoFlag, GV);
1776   if (isPIC && Subtarget.isSVR4ABI()) {
1777     SDValue GA = DAG.getTargetGlobalAddress(GV, DL, PtrVT,
1778                                             GSDN->getOffset(),
1779                                             PPCII::MO_PIC_FLAG);
1780     return DAG.getNode(PPCISD::TOC_ENTRY, DL, MVT::i32, GA,
1781                        DAG.getNode(PPCISD::GlobalBaseReg, DL, MVT::i32));
1782   }
1784   SDValue GAHi =
1785     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOHiFlag);
1786   SDValue GALo =
1787     DAG.getTargetGlobalAddress(GV, DL, PtrVT, GSDN->getOffset(), MOLoFlag);
1789   SDValue Ptr = LowerLabelRef(GAHi, GALo, isPIC, DAG);
1791   // If the global reference is actually to a non-lazy-pointer, we have to do an
1792   // extra load to get the address of the global.
1793   if (MOHiFlag & PPCII::MO_NLP_FLAG)
1794     Ptr = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), Ptr, MachinePointerInfo(),
1795                       false, false, false, 0);
1796   return Ptr;
1799 SDValue PPCTargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
1800   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
1801   SDLoc dl(Op);
1803   if (Op.getValueType() == MVT::v2i64) {
1804     // When the operands themselves are v2i64 values, we need to do something
1805     // special because VSX has no underlying comparison operations for these.
1806     if (Op.getOperand(0).getValueType() == MVT::v2i64) {
1807       // Equality can be handled by casting to the legal type for Altivec
1808       // comparisons, everything else needs to be expanded.
1809       if (CC == ISD::SETEQ || CC == ISD::SETNE) {
1810         return DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
1811                  DAG.getSetCC(dl, MVT::v4i32,
1812                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0)),
1813                    DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(1)),
1814                    CC));
1815       }
1817       return SDValue();
1818     }
1820     // We handle most of these in the usual way.
1821     return Op;
1822   }
1824   // If we're comparing for equality to zero, expose the fact that this is
1825   // implented as a ctlz/srl pair on ppc, so that the dag combiner can
1826   // fold the new nodes.
1827   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
1828     if (C->isNullValue() && CC == ISD::SETEQ) {
1829       EVT VT = Op.getOperand(0).getValueType();
1830       SDValue Zext = Op.getOperand(0);
1831       if (VT.bitsLT(MVT::i32)) {
1832         VT = MVT::i32;
1833         Zext = DAG.getNode(ISD::ZERO_EXTEND, dl, VT, Op.getOperand(0));
1834       }
1835       unsigned Log2b = Log2_32(VT.getSizeInBits());
1836       SDValue Clz = DAG.getNode(ISD::CTLZ, dl, VT, Zext);
1837       SDValue Scc = DAG.getNode(ISD::SRL, dl, VT, Clz,
1838                                 DAG.getConstant(Log2b, MVT::i32));
1839       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Scc);
1840     }
1841     // Leave comparisons against 0 and -1 alone for now, since they're usually
1842     // optimized.  FIXME: revisit this when we can custom lower all setcc
1843     // optimizations.
1844     if (C->isAllOnesValue() || C->isNullValue())
1845       return SDValue();
1846   }
1848   // If we have an integer seteq/setne, turn it into a compare against zero
1849   // by xor'ing the rhs with the lhs, which is faster than setting a
1850   // condition register, reading it back out, and masking the correct bit.  The
1851   // normal approach here uses sub to do this instead of xor.  Using xor exposes
1852   // the result to other bit-twiddling opportunities.
1853   EVT LHSVT = Op.getOperand(0).getValueType();
1854   if (LHSVT.isInteger() && (CC == ISD::SETEQ || CC == ISD::SETNE)) {
1855     EVT VT = Op.getValueType();
1856     SDValue Sub = DAG.getNode(ISD::XOR, dl, LHSVT, Op.getOperand(0),
1857                                 Op.getOperand(1));
1858     return DAG.getSetCC(dl, VT, Sub, DAG.getConstant(0, LHSVT), CC);
1859   }
1860   return SDValue();
1863 SDValue PPCTargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG,
1864                                       const PPCSubtarget &Subtarget) const {
1865   SDNode *Node = Op.getNode();
1866   EVT VT = Node->getValueType(0);
1867   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1868   SDValue InChain = Node->getOperand(0);
1869   SDValue VAListPtr = Node->getOperand(1);
1870   const Value *SV = cast<SrcValueSDNode>(Node->getOperand(2))->getValue();
1871   SDLoc dl(Node);
1873   assert(!Subtarget.isPPC64() && "LowerVAARG is PPC32 only");
1875   // gpr_index
1876   SDValue GprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1877                                     VAListPtr, MachinePointerInfo(SV), MVT::i8,
1878                                     false, false, false, 0);
1879   InChain = GprIndex.getValue(1);
1881   if (VT == MVT::i64) {
1882     // Check if GprIndex is even
1883     SDValue GprAnd = DAG.getNode(ISD::AND, dl, MVT::i32, GprIndex,
1884                                  DAG.getConstant(1, MVT::i32));
1885     SDValue CC64 = DAG.getSetCC(dl, MVT::i32, GprAnd,
1886                                 DAG.getConstant(0, MVT::i32), ISD::SETNE);
1887     SDValue GprIndexPlusOne = DAG.getNode(ISD::ADD, dl, MVT::i32, GprIndex,
1888                                           DAG.getConstant(1, MVT::i32));
1889     // Align GprIndex to be even if it isn't
1890     GprIndex = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC64, GprIndexPlusOne,
1891                            GprIndex);
1892   }
1894   // fpr index is 1 byte after gpr
1895   SDValue FprPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1896                                DAG.getConstant(1, MVT::i32));
1898   // fpr
1899   SDValue FprIndex = DAG.getExtLoad(ISD::ZEXTLOAD, dl, MVT::i32, InChain,
1900                                     FprPtr, MachinePointerInfo(SV), MVT::i8,
1901                                     false, false, false, 0);
1902   InChain = FprIndex.getValue(1);
1904   SDValue RegSaveAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1905                                        DAG.getConstant(8, MVT::i32));
1907   SDValue OverflowAreaPtr = DAG.getNode(ISD::ADD, dl, PtrVT, VAListPtr,
1908                                         DAG.getConstant(4, MVT::i32));
1910   // areas
1911   SDValue OverflowArea = DAG.getLoad(MVT::i32, dl, InChain, OverflowAreaPtr,
1912                                      MachinePointerInfo(), false, false,
1913                                      false, 0);
1914   InChain = OverflowArea.getValue(1);
1916   SDValue RegSaveArea = DAG.getLoad(MVT::i32, dl, InChain, RegSaveAreaPtr,
1917                                     MachinePointerInfo(), false, false,
1918                                     false, 0);
1919   InChain = RegSaveArea.getValue(1);
1921   // select overflow_area if index > 8
1922   SDValue CC = DAG.getSetCC(dl, MVT::i32, VT.isInteger() ? GprIndex : FprIndex,
1923                             DAG.getConstant(8, MVT::i32), ISD::SETLT);
1925   // adjustment constant gpr_index * 4/8
1926   SDValue RegConstant = DAG.getNode(ISD::MUL, dl, MVT::i32,
1927                                     VT.isInteger() ? GprIndex : FprIndex,
1928                                     DAG.getConstant(VT.isInteger() ? 4 : 8,
1929                                                     MVT::i32));
1931   // OurReg = RegSaveArea + RegConstant
1932   SDValue OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, RegSaveArea,
1933                                RegConstant);
1935   // Floating types are 32 bytes into RegSaveArea
1936   if (VT.isFloatingPoint())
1937     OurReg = DAG.getNode(ISD::ADD, dl, PtrVT, OurReg,
1938                          DAG.getConstant(32, MVT::i32));
1940   // increase {f,g}pr_index by 1 (or 2 if VT is i64)
1941   SDValue IndexPlus1 = DAG.getNode(ISD::ADD, dl, MVT::i32,
1942                                    VT.isInteger() ? GprIndex : FprIndex,
1943                                    DAG.getConstant(VT == MVT::i64 ? 2 : 1,
1944                                                    MVT::i32));
1946   InChain = DAG.getTruncStore(InChain, dl, IndexPlus1,
1947                               VT.isInteger() ? VAListPtr : FprPtr,
1948                               MachinePointerInfo(SV),
1949                               MVT::i8, false, false, 0);
1951   // determine if we should load from reg_save_area or overflow_area
1952   SDValue Result = DAG.getNode(ISD::SELECT, dl, PtrVT, CC, OurReg, OverflowArea);
1954   // increase overflow_area by 4/8 if gpr/fpr > 8
1955   SDValue OverflowAreaPlusN = DAG.getNode(ISD::ADD, dl, PtrVT, OverflowArea,
1956                                           DAG.getConstant(VT.isInteger() ? 4 : 8,
1957                                           MVT::i32));
1959   OverflowArea = DAG.getNode(ISD::SELECT, dl, MVT::i32, CC, OverflowArea,
1960                              OverflowAreaPlusN);
1962   InChain = DAG.getTruncStore(InChain, dl, OverflowArea,
1963                               OverflowAreaPtr,
1964                               MachinePointerInfo(),
1965                               MVT::i32, false, false, 0);
1967   return DAG.getLoad(VT, dl, InChain, Result, MachinePointerInfo(),
1968                      false, false, false, 0);
1971 SDValue PPCTargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG,
1972                                        const PPCSubtarget &Subtarget) const {
1973   assert(!Subtarget.isPPC64() && "LowerVACOPY is PPC32 only");
1975   // We have to copy the entire va_list struct:
1976   // 2*sizeof(char) + 2 Byte alignment + 2*sizeof(char*) = 12 Byte
1977   return DAG.getMemcpy(Op.getOperand(0), Op,
1978                        Op.getOperand(1), Op.getOperand(2),
1979                        DAG.getConstant(12, MVT::i32), 8, false, true,
1980                        MachinePointerInfo(), MachinePointerInfo());
1983 SDValue PPCTargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
1984                                                   SelectionDAG &DAG) const {
1985   return Op.getOperand(0);
1988 SDValue PPCTargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
1989                                                 SelectionDAG &DAG) const {
1990   SDValue Chain = Op.getOperand(0);
1991   SDValue Trmp = Op.getOperand(1); // trampoline
1992   SDValue FPtr = Op.getOperand(2); // nested function
1993   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
1994   SDLoc dl(Op);
1996   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1997   bool isPPC64 = (PtrVT == MVT::i64);
1998   Type *IntPtrTy =
1999     DAG.getTargetLoweringInfo().getDataLayout()->getIntPtrType(
2000                                                              *DAG.getContext());
2002   TargetLowering::ArgListTy Args;
2003   TargetLowering::ArgListEntry Entry;
2005   Entry.Ty = IntPtrTy;
2006   Entry.Node = Trmp; Args.push_back(Entry);
2008   // TrampSize == (isPPC64 ? 48 : 40);
2009   Entry.Node = DAG.getConstant(isPPC64 ? 48 : 40,
2010                                isPPC64 ? MVT::i64 : MVT::i32);
2011   Args.push_back(Entry);
2013   Entry.Node = FPtr; Args.push_back(Entry);
2014   Entry.Node = Nest; Args.push_back(Entry);
2016   // Lower to a call to __trampoline_setup(Trmp, TrampSize, FPtr, ctx_reg)
2017   TargetLowering::CallLoweringInfo CLI(DAG);
2018   CLI.setDebugLoc(dl).setChain(Chain)
2019     .setCallee(CallingConv::C, Type::getVoidTy(*DAG.getContext()),
2020                DAG.getExternalSymbol("__trampoline_setup", PtrVT),
2021                std::move(Args), 0);
2023   std::pair<SDValue, SDValue> CallResult = LowerCallTo(CLI);
2024   return CallResult.second;
2027 SDValue PPCTargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG,
2028                                         const PPCSubtarget &Subtarget) const {
2029   MachineFunction &MF = DAG.getMachineFunction();
2030   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2032   SDLoc dl(Op);
2034   if (Subtarget.isDarwinABI() || Subtarget.isPPC64()) {
2035     // vastart just stores the address of the VarArgsFrameIndex slot into the
2036     // memory location argument.
2037     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2038     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2039     const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2040     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1),
2041                         MachinePointerInfo(SV),
2042                         false, false, 0);
2043   }
2045   // For the 32-bit SVR4 ABI we follow the layout of the va_list struct.
2046   // We suppose the given va_list is already allocated.
2047   //
2048   // typedef struct {
2049   //  char gpr;     /* index into the array of 8 GPRs
2050   //                 * stored in the register save area
2051   //                 * gpr=0 corresponds to r3,
2052   //                 * gpr=1 to r4, etc.
2053   //                 */
2054   //  char fpr;     /* index into the array of 8 FPRs
2055   //                 * stored in the register save area
2056   //                 * fpr=0 corresponds to f1,
2057   //                 * fpr=1 to f2, etc.
2058   //                 */
2059   //  char *overflow_arg_area;
2060   //                /* location on stack that holds
2061   //                 * the next overflow argument
2062   //                 */
2063   //  char *reg_save_area;
2064   //               /* where r3:r10 and f1:f8 (if saved)
2065   //                * are stored
2066   //                */
2067   // } va_list[1];
2070   SDValue ArgGPR = DAG.getConstant(FuncInfo->getVarArgsNumGPR(), MVT::i32);
2071   SDValue ArgFPR = DAG.getConstant(FuncInfo->getVarArgsNumFPR(), MVT::i32);
2074   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2076   SDValue StackOffsetFI = DAG.getFrameIndex(FuncInfo->getVarArgsStackOffset(),
2077                                             PtrVT);
2078   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
2079                                  PtrVT);
2081   uint64_t FrameOffset = PtrVT.getSizeInBits()/8;
2082   SDValue ConstFrameOffset = DAG.getConstant(FrameOffset, PtrVT);
2084   uint64_t StackOffset = PtrVT.getSizeInBits()/8 - 1;
2085   SDValue ConstStackOffset = DAG.getConstant(StackOffset, PtrVT);
2087   uint64_t FPROffset = 1;
2088   SDValue ConstFPROffset = DAG.getConstant(FPROffset, PtrVT);
2090   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
2092   // Store first byte : number of int regs
2093   SDValue firstStore = DAG.getTruncStore(Op.getOperand(0), dl, ArgGPR,
2094                                          Op.getOperand(1),
2095                                          MachinePointerInfo(SV),
2096                                          MVT::i8, false, false, 0);
2097   uint64_t nextOffset = FPROffset;
2098   SDValue nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, Op.getOperand(1),
2099                                   ConstFPROffset);
2101   // Store second byte : number of float regs
2102   SDValue secondStore =
2103     DAG.getTruncStore(firstStore, dl, ArgFPR, nextPtr,
2104                       MachinePointerInfo(SV, nextOffset), MVT::i8,
2105                       false, false, 0);
2106   nextOffset += StackOffset;
2107   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstStackOffset);
2109   // Store second word : arguments given on stack
2110   SDValue thirdStore =
2111     DAG.getStore(secondStore, dl, StackOffsetFI, nextPtr,
2112                  MachinePointerInfo(SV, nextOffset),
2113                  false, false, 0);
2114   nextOffset += FrameOffset;
2115   nextPtr = DAG.getNode(ISD::ADD, dl, PtrVT, nextPtr, ConstFrameOffset);
2117   // Store third word : arguments given in registers
2118   return DAG.getStore(thirdStore, dl, FR, nextPtr,
2119                       MachinePointerInfo(SV, nextOffset),
2120                       false, false, 0);
2124 #include "PPCGenCallingConv.inc"
2126 // Function whose sole purpose is to kill compiler warnings 
2127 // stemming from unused functions included from PPCGenCallingConv.inc.
2128 CCAssignFn *PPCTargetLowering::useFastISelCCs(unsigned Flag) const {
2129   return Flag ? CC_PPC64_ELF_FIS : RetCC_PPC64_ELF_FIS;
2132 bool llvm::CC_PPC32_SVR4_Custom_Dummy(unsigned &ValNo, MVT &ValVT, MVT &LocVT,
2133                                       CCValAssign::LocInfo &LocInfo,
2134                                       ISD::ArgFlagsTy &ArgFlags,
2135                                       CCState &State) {
2136   return true;
2139 bool llvm::CC_PPC32_SVR4_Custom_AlignArgRegs(unsigned &ValNo, MVT &ValVT,
2140                                              MVT &LocVT,
2141                                              CCValAssign::LocInfo &LocInfo,
2142                                              ISD::ArgFlagsTy &ArgFlags,
2143                                              CCState &State) {
2144   static const MCPhysReg ArgRegs[] = {
2145     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2146     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2147   };
2148   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2150   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2152   // Skip one register if the first unallocated register has an even register
2153   // number and there are still argument registers available which have not been
2154   // allocated yet. RegNum is actually an index into ArgRegs, which means we
2155   // need to skip a register if RegNum is odd.
2156   if (RegNum != NumArgRegs && RegNum % 2 == 1) {
2157     State.AllocateReg(ArgRegs[RegNum]);
2158   }
2160   // Always return false here, as this function only makes sure that the first
2161   // unallocated register has an odd register number and does not actually
2162   // allocate a register for the current argument.
2163   return false;
2166 bool llvm::CC_PPC32_SVR4_Custom_AlignFPArgRegs(unsigned &ValNo, MVT &ValVT,
2167                                                MVT &LocVT,
2168                                                CCValAssign::LocInfo &LocInfo,
2169                                                ISD::ArgFlagsTy &ArgFlags,
2170                                                CCState &State) {
2171   static const MCPhysReg ArgRegs[] = {
2172     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2173     PPC::F8
2174   };
2176   const unsigned NumArgRegs = array_lengthof(ArgRegs);
2178   unsigned RegNum = State.getFirstUnallocated(ArgRegs, NumArgRegs);
2180   // If there is only one Floating-point register left we need to put both f64
2181   // values of a split ppc_fp128 value on the stack.
2182   if (RegNum != NumArgRegs && ArgRegs[RegNum] == PPC::F8) {
2183     State.AllocateReg(ArgRegs[RegNum]);
2184   }
2186   // Always return false here, as this function only makes sure that the two f64
2187   // values a ppc_fp128 value is split into are both passed in registers or both
2188   // passed on the stack and does not actually allocate a register for the
2189   // current argument.
2190   return false;
2193 /// GetFPR - Get the set of FP registers that should be allocated for arguments,
2194 /// on Darwin.
2195 static const MCPhysReg *GetFPR() {
2196   static const MCPhysReg FPR[] = {
2197     PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2198     PPC::F8, PPC::F9, PPC::F10, PPC::F11, PPC::F12, PPC::F13
2199   };
2201   return FPR;
2204 /// CalculateStackSlotSize - Calculates the size reserved for this argument on
2205 /// the stack.
2206 static unsigned CalculateStackSlotSize(EVT ArgVT, ISD::ArgFlagsTy Flags,
2207                                        unsigned PtrByteSize) {
2208   unsigned ArgSize = ArgVT.getStoreSize();
2209   if (Flags.isByVal())
2210     ArgSize = Flags.getByValSize();
2212   // Round up to multiples of the pointer size, except for array members,
2213   // which are always packed.
2214   if (!Flags.isInConsecutiveRegs())
2215     ArgSize = ((ArgSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2217   return ArgSize;
2220 /// CalculateStackSlotAlignment - Calculates the alignment of this argument
2221 /// on the stack.
2222 static unsigned CalculateStackSlotAlignment(EVT ArgVT, EVT OrigVT,
2223                                             ISD::ArgFlagsTy Flags,
2224                                             unsigned PtrByteSize) {
2225   unsigned Align = PtrByteSize;
2227   // Altivec parameters are padded to a 16 byte boundary.
2228   if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2229       ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2230       ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2231     Align = 16;
2233   // ByVal parameters are aligned as requested.
2234   if (Flags.isByVal()) {
2235     unsigned BVAlign = Flags.getByValAlign();
2236     if (BVAlign > PtrByteSize) {
2237       if (BVAlign % PtrByteSize != 0)
2238           llvm_unreachable(
2239             "ByVal alignment is not a multiple of the pointer size");
2241       Align = BVAlign;
2242     }
2243   }
2245   // Array members are always packed to their original alignment.
2246   if (Flags.isInConsecutiveRegs()) {
2247     // If the array member was split into multiple registers, the first
2248     // needs to be aligned to the size of the full type.  (Except for
2249     // ppcf128, which is only aligned as its f64 components.)
2250     if (Flags.isSplit() && OrigVT != MVT::ppcf128)
2251       Align = OrigVT.getStoreSize();
2252     else
2253       Align = ArgVT.getStoreSize();
2254   }
2256   return Align;
2259 /// CalculateStackSlotUsed - Return whether this argument will use its
2260 /// stack slot (instead of being passed in registers).  ArgOffset,
2261 /// AvailableFPRs, and AvailableVRs must hold the current argument
2262 /// position, and will be updated to account for this argument.
2263 static bool CalculateStackSlotUsed(EVT ArgVT, EVT OrigVT,
2264                                    ISD::ArgFlagsTy Flags,
2265                                    unsigned PtrByteSize,
2266                                    unsigned LinkageSize,
2267                                    unsigned ParamAreaSize,
2268                                    unsigned &ArgOffset,
2269                                    unsigned &AvailableFPRs,
2270                                    unsigned &AvailableVRs) {
2271   bool UseMemory = false;
2273   // Respect alignment of argument on the stack.
2274   unsigned Align =
2275     CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
2276   ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2277   // If there's no space left in the argument save area, we must
2278   // use memory (this check also catches zero-sized arguments).
2279   if (ArgOffset >= LinkageSize + ParamAreaSize)
2280     UseMemory = true;
2282   // Allocate argument on the stack.
2283   ArgOffset += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
2284   if (Flags.isInConsecutiveRegsLast())
2285     ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2286   // If we overran the argument save area, we must use memory
2287   // (this check catches arguments passed partially in memory)
2288   if (ArgOffset > LinkageSize + ParamAreaSize)
2289     UseMemory = true;
2291   // However, if the argument is actually passed in an FPR or a VR,
2292   // we don't use memory after all.
2293   if (!Flags.isByVal()) {
2294     if (ArgVT == MVT::f32 || ArgVT == MVT::f64)
2295       if (AvailableFPRs > 0) {
2296         --AvailableFPRs;
2297         return false;
2298       }
2299     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
2300         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
2301         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64)
2302       if (AvailableVRs > 0) {
2303         --AvailableVRs;
2304         return false;
2305       }
2306   }
2308   return UseMemory;
2311 /// EnsureStackAlignment - Round stack frame size up from NumBytes to
2312 /// ensure minimum alignment required for target.
2313 static unsigned EnsureStackAlignment(const TargetMachine &Target,
2314                                      unsigned NumBytes) {
2315   unsigned TargetAlign =
2316       Target.getSubtargetImpl()->getFrameLowering()->getStackAlignment();
2317   unsigned AlignMask = TargetAlign - 1;
2318   NumBytes = (NumBytes + AlignMask) & ~AlignMask;
2319   return NumBytes;
2322 SDValue
2323 PPCTargetLowering::LowerFormalArguments(SDValue Chain,
2324                                         CallingConv::ID CallConv, bool isVarArg,
2325                                         const SmallVectorImpl<ISD::InputArg>
2326                                           &Ins,
2327                                         SDLoc dl, SelectionDAG &DAG,
2328                                         SmallVectorImpl<SDValue> &InVals)
2329                                           const {
2330   if (Subtarget.isSVR4ABI()) {
2331     if (Subtarget.isPPC64())
2332       return LowerFormalArguments_64SVR4(Chain, CallConv, isVarArg, Ins,
2333                                          dl, DAG, InVals);
2334     else
2335       return LowerFormalArguments_32SVR4(Chain, CallConv, isVarArg, Ins,
2336                                          dl, DAG, InVals);
2337   } else {
2338     return LowerFormalArguments_Darwin(Chain, CallConv, isVarArg, Ins,
2339                                        dl, DAG, InVals);
2340   }
2343 SDValue
2344 PPCTargetLowering::LowerFormalArguments_32SVR4(
2345                                       SDValue Chain,
2346                                       CallingConv::ID CallConv, bool isVarArg,
2347                                       const SmallVectorImpl<ISD::InputArg>
2348                                         &Ins,
2349                                       SDLoc dl, SelectionDAG &DAG,
2350                                       SmallVectorImpl<SDValue> &InVals) const {
2352   // 32-bit SVR4 ABI Stack Frame Layout:
2353   //              +-----------------------------------+
2354   //        +-->  |            Back chain             |
2355   //        |     +-----------------------------------+
2356   //        |     | Floating-point register save area |
2357   //        |     +-----------------------------------+
2358   //        |     |    General register save area     |
2359   //        |     +-----------------------------------+
2360   //        |     |          CR save word             |
2361   //        |     +-----------------------------------+
2362   //        |     |         VRSAVE save word          |
2363   //        |     +-----------------------------------+
2364   //        |     |         Alignment padding         |
2365   //        |     +-----------------------------------+
2366   //        |     |     Vector register save area     |
2367   //        |     +-----------------------------------+
2368   //        |     |       Local variable space        |
2369   //        |     +-----------------------------------+
2370   //        |     |        Parameter list area        |
2371   //        |     +-----------------------------------+
2372   //        |     |           LR save word            |
2373   //        |     +-----------------------------------+
2374   // SP-->  +---  |            Back chain             |
2375   //              +-----------------------------------+
2376   //
2377   // Specifications:
2378   //   System V Application Binary Interface PowerPC Processor Supplement
2379   //   AltiVec Technology Programming Interface Manual
2381   MachineFunction &MF = DAG.getMachineFunction();
2382   MachineFrameInfo *MFI = MF.getFrameInfo();
2383   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2385   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2386   // Potential tail calls could cause overwriting of argument stack slots.
2387   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2388                        (CallConv == CallingConv::Fast));
2389   unsigned PtrByteSize = 4;
2391   // Assign locations to all of the incoming arguments.
2392   SmallVector<CCValAssign, 16> ArgLocs;
2393   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
2394                  *DAG.getContext());
2396   // Reserve space for the linkage area on the stack.
2397   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(false, false, false);
2398   CCInfo.AllocateStack(LinkageSize, PtrByteSize);
2400   CCInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4);
2402   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2403     CCValAssign &VA = ArgLocs[i];
2405     // Arguments stored in registers.
2406     if (VA.isRegLoc()) {
2407       const TargetRegisterClass *RC;
2408       EVT ValVT = VA.getValVT();
2410       switch (ValVT.getSimpleVT().SimpleTy) {
2411         default:
2412           llvm_unreachable("ValVT not supported by formal arguments Lowering");
2413         case MVT::i1:
2414         case MVT::i32:
2415           RC = &PPC::GPRCRegClass;
2416           break;
2417         case MVT::f32:
2418           RC = &PPC::F4RCRegClass;
2419           break;
2420         case MVT::f64:
2421           if (Subtarget.hasVSX())
2422             RC = &PPC::VSFRCRegClass;
2423           else
2424             RC = &PPC::F8RCRegClass;
2425           break;
2426         case MVT::v16i8:
2427         case MVT::v8i16:
2428         case MVT::v4i32:
2429         case MVT::v4f32:
2430           RC = &PPC::VRRCRegClass;
2431           break;
2432         case MVT::v2f64:
2433         case MVT::v2i64:
2434           RC = &PPC::VSHRCRegClass;
2435           break;
2436       }
2438       // Transform the arguments stored in physical registers into virtual ones.
2439       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2440       SDValue ArgValue = DAG.getCopyFromReg(Chain, dl, Reg,
2441                                             ValVT == MVT::i1 ? MVT::i32 : ValVT);
2443       if (ValVT == MVT::i1)
2444         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgValue);
2446       InVals.push_back(ArgValue);
2447     } else {
2448       // Argument stored in memory.
2449       assert(VA.isMemLoc());
2451       unsigned ArgSize = VA.getLocVT().getStoreSize();
2452       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2453                                       isImmutable);
2455       // Create load nodes to retrieve arguments from the stack.
2456       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2457       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2458                                    MachinePointerInfo(),
2459                                    false, false, false, 0));
2460     }
2461   }
2463   // Assign locations to all of the incoming aggregate by value arguments.
2464   // Aggregates passed by value are stored in the local variable space of the
2465   // caller's stack frame, right above the parameter list area.
2466   SmallVector<CCValAssign, 16> ByValArgLocs;
2467   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
2468                       ByValArgLocs, *DAG.getContext());
2470   // Reserve stack space for the allocations in CCInfo.
2471   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
2473   CCByValInfo.AnalyzeFormalArguments(Ins, CC_PPC32_SVR4_ByVal);
2475   // Area that is at least reserved in the caller of this function.
2476   unsigned MinReservedArea = CCByValInfo.getNextStackOffset();
2477   MinReservedArea = std::max(MinReservedArea, LinkageSize);
2479   // Set the size that is at least reserved in caller of this function.  Tail
2480   // call optimized function's reserved stack space needs to be aligned so that
2481   // taking the difference between two stack areas will result in an aligned
2482   // stack.
2483   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2484   FuncInfo->setMinReservedArea(MinReservedArea);
2486   SmallVector<SDValue, 8> MemOps;
2488   // If the function takes variable number of arguments, make a frame index for
2489   // the start of the first vararg value... for expansion of llvm.va_start.
2490   if (isVarArg) {
2491     static const MCPhysReg GPArgRegs[] = {
2492       PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2493       PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2494     };
2495     const unsigned NumGPArgRegs = array_lengthof(GPArgRegs);
2497     static const MCPhysReg FPArgRegs[] = {
2498       PPC::F1, PPC::F2, PPC::F3, PPC::F4, PPC::F5, PPC::F6, PPC::F7,
2499       PPC::F8
2500     };
2501     unsigned NumFPArgRegs = array_lengthof(FPArgRegs);
2502     if (DisablePPCFloatInVariadic)
2503       NumFPArgRegs = 0;
2505     FuncInfo->setVarArgsNumGPR(CCInfo.getFirstUnallocated(GPArgRegs,
2506                                                           NumGPArgRegs));
2507     FuncInfo->setVarArgsNumFPR(CCInfo.getFirstUnallocated(FPArgRegs,
2508                                                           NumFPArgRegs));
2510     // Make room for NumGPArgRegs and NumFPArgRegs.
2511     int Depth = NumGPArgRegs * PtrVT.getSizeInBits()/8 +
2512                 NumFPArgRegs * MVT(MVT::f64).getSizeInBits()/8;
2514     FuncInfo->setVarArgsStackOffset(
2515       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
2516                              CCInfo.getNextStackOffset(), true));
2518     FuncInfo->setVarArgsFrameIndex(MFI->CreateStackObject(Depth, 8, false));
2519     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2521     // The fixed integer arguments of a variadic function are stored to the
2522     // VarArgsFrameIndex on the stack so that they may be loaded by deferencing
2523     // the result of va_next.
2524     for (unsigned GPRIndex = 0; GPRIndex != NumGPArgRegs; ++GPRIndex) {
2525       // Get an existing live-in vreg, or add a new one.
2526       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(GPArgRegs[GPRIndex]);
2527       if (!VReg)
2528         VReg = MF.addLiveIn(GPArgRegs[GPRIndex], &PPC::GPRCRegClass);
2530       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2531       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2532                                    MachinePointerInfo(), false, false, 0);
2533       MemOps.push_back(Store);
2534       // Increment the address by four for the next argument to store
2535       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
2536       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2537     }
2539     // FIXME 32-bit SVR4: We only need to save FP argument registers if CR bit 6
2540     // is set.
2541     // The double arguments are stored to the VarArgsFrameIndex
2542     // on the stack.
2543     for (unsigned FPRIndex = 0; FPRIndex != NumFPArgRegs; ++FPRIndex) {
2544       // Get an existing live-in vreg, or add a new one.
2545       unsigned VReg = MF.getRegInfo().getLiveInVirtReg(FPArgRegs[FPRIndex]);
2546       if (!VReg)
2547         VReg = MF.addLiveIn(FPArgRegs[FPRIndex], &PPC::F8RCRegClass);
2549       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::f64);
2550       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2551                                    MachinePointerInfo(), false, false, 0);
2552       MemOps.push_back(Store);
2553       // Increment the address by eight for the next argument to store
2554       SDValue PtrOff = DAG.getConstant(MVT(MVT::f64).getSizeInBits()/8,
2555                                          PtrVT);
2556       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2557     }
2558   }
2560   if (!MemOps.empty())
2561     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2563   return Chain;
2566 // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2567 // value to MVT::i64 and then truncate to the correct register size.
2568 SDValue
2569 PPCTargetLowering::extendArgForPPC64(ISD::ArgFlagsTy Flags, EVT ObjectVT,
2570                                      SelectionDAG &DAG, SDValue ArgVal,
2571                                      SDLoc dl) const {
2572   if (Flags.isSExt())
2573     ArgVal = DAG.getNode(ISD::AssertSext, dl, MVT::i64, ArgVal,
2574                          DAG.getValueType(ObjectVT));
2575   else if (Flags.isZExt())
2576     ArgVal = DAG.getNode(ISD::AssertZext, dl, MVT::i64, ArgVal,
2577                          DAG.getValueType(ObjectVT));
2579   return DAG.getNode(ISD::TRUNCATE, dl, ObjectVT, ArgVal);
2582 SDValue
2583 PPCTargetLowering::LowerFormalArguments_64SVR4(
2584                                       SDValue Chain,
2585                                       CallingConv::ID CallConv, bool isVarArg,
2586                                       const SmallVectorImpl<ISD::InputArg>
2587                                         &Ins,
2588                                       SDLoc dl, SelectionDAG &DAG,
2589                                       SmallVectorImpl<SDValue> &InVals) const {
2590   // TODO: add description of PPC stack frame format, or at least some docs.
2591   //
2592   bool isELFv2ABI = Subtarget.isELFv2ABI();
2593   bool isLittleEndian = Subtarget.isLittleEndian();
2594   MachineFunction &MF = DAG.getMachineFunction();
2595   MachineFrameInfo *MFI = MF.getFrameInfo();
2596   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2598   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2599   // Potential tail calls could cause overwriting of argument stack slots.
2600   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2601                        (CallConv == CallingConv::Fast));
2602   unsigned PtrByteSize = 8;
2604   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
2605                                                           isELFv2ABI);
2607   static const MCPhysReg GPR[] = {
2608     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2609     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2610   };
2612   static const MCPhysReg *FPR = GetFPR();
2614   static const MCPhysReg VR[] = {
2615     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2616     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2617   };
2618   static const MCPhysReg VSRH[] = {
2619     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
2620     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
2621   };
2623   const unsigned Num_GPR_Regs = array_lengthof(GPR);
2624   const unsigned Num_FPR_Regs = 13;
2625   const unsigned Num_VR_Regs  = array_lengthof(VR);
2627   // Do a first pass over the arguments to determine whether the ABI
2628   // guarantees that our caller has allocated the parameter save area
2629   // on its stack frame.  In the ELFv1 ABI, this is always the case;
2630   // in the ELFv2 ABI, it is true if this is a vararg function or if
2631   // any parameter is located in a stack slot.
2633   bool HasParameterArea = !isELFv2ABI || isVarArg;
2634   unsigned ParamAreaSize = Num_GPR_Regs * PtrByteSize;
2635   unsigned NumBytes = LinkageSize;
2636   unsigned AvailableFPRs = Num_FPR_Regs;
2637   unsigned AvailableVRs = Num_VR_Regs;
2638   for (unsigned i = 0, e = Ins.size(); i != e; ++i)
2639     if (CalculateStackSlotUsed(Ins[i].VT, Ins[i].ArgVT, Ins[i].Flags,
2640                                PtrByteSize, LinkageSize, ParamAreaSize,
2641                                NumBytes, AvailableFPRs, AvailableVRs))
2642       HasParameterArea = true;
2644   // Add DAG nodes to load the arguments or copy them out of registers.  On
2645   // entry to a function on PPC, the arguments start after the linkage area,
2646   // although the first ones are often in registers.
2648   unsigned ArgOffset = LinkageSize;
2649   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
2650   SmallVector<SDValue, 8> MemOps;
2651   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
2652   unsigned CurArgIdx = 0;
2653   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
2654     SDValue ArgVal;
2655     bool needsLoad = false;
2656     EVT ObjectVT = Ins[ArgNo].VT;
2657     EVT OrigVT = Ins[ArgNo].ArgVT;
2658     unsigned ObjSize = ObjectVT.getStoreSize();
2659     unsigned ArgSize = ObjSize;
2660     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2661     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
2662     CurArgIdx = Ins[ArgNo].OrigArgIndex;
2664     /* Respect alignment of argument on the stack.  */
2665     unsigned Align =
2666       CalculateStackSlotAlignment(ObjectVT, OrigVT, Flags, PtrByteSize);
2667     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
2668     unsigned CurArgOffset = ArgOffset;
2670     /* Compute GPR index associated with argument offset.  */
2671     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2672     GPR_idx = std::min(GPR_idx, Num_GPR_Regs);
2674     // FIXME the codegen can be much improved in some cases.
2675     // We do not have to keep everything in memory.
2676     if (Flags.isByVal()) {
2677       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
2678       ObjSize = Flags.getByValSize();
2679       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2680       // Empty aggregate parameters do not take up registers.  Examples:
2681       //   struct { } a;
2682       //   union  { } b;
2683       //   int c[0];
2684       // etc.  However, we have to provide a place-holder in InVals, so
2685       // pretend we have an 8-byte item at the current address for that
2686       // purpose.
2687       if (!ObjSize) {
2688         int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
2689         SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2690         InVals.push_back(FIN);
2691         continue;
2692       }
2694       // Create a stack object covering all stack doublewords occupied
2695       // by the argument.  If the argument is (fully or partially) on
2696       // the stack, or if the argument is fully in registers but the
2697       // caller has allocated the parameter save anyway, we can refer
2698       // directly to the caller's stack frame.  Otherwise, create a
2699       // local copy in our own frame.
2700       int FI;
2701       if (HasParameterArea ||
2702           ArgSize + ArgOffset > LinkageSize + Num_GPR_Regs * PtrByteSize)
2703         FI = MFI->CreateFixedObject(ArgSize, ArgOffset, false, true);
2704       else
2705         FI = MFI->CreateStackObject(ArgSize, Align, false);
2706       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2708       // Handle aggregates smaller than 8 bytes.
2709       if (ObjSize < PtrByteSize) {
2710         // The value of the object is its address, which differs from the
2711         // address of the enclosing doubleword on big-endian systems.
2712         SDValue Arg = FIN;
2713         if (!isLittleEndian) {
2714           SDValue ArgOff = DAG.getConstant(PtrByteSize - ObjSize, PtrVT);
2715           Arg = DAG.getNode(ISD::ADD, dl, ArgOff.getValueType(), Arg, ArgOff);
2716         }
2717         InVals.push_back(Arg);
2719         if (GPR_idx != Num_GPR_Regs) {
2720           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2721           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2722           SDValue Store;
2724           if (ObjSize==1 || ObjSize==2 || ObjSize==4) {
2725             EVT ObjType = (ObjSize == 1 ? MVT::i8 :
2726                            (ObjSize == 2 ? MVT::i16 : MVT::i32));
2727             Store = DAG.getTruncStore(Val.getValue(1), dl, Val, Arg,
2728                                       MachinePointerInfo(FuncArg),
2729                                       ObjType, false, false, 0);
2730           } else {
2731             // For sizes that don't fit a truncating store (3, 5, 6, 7),
2732             // store the whole register as-is to the parameter save area
2733             // slot.
2734             Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2735                                  MachinePointerInfo(FuncArg),
2736                                  false, false, 0);
2737           }
2739           MemOps.push_back(Store);
2740         }
2741         // Whether we copied from a register or not, advance the offset
2742         // into the parameter save area by a full doubleword.
2743         ArgOffset += PtrByteSize;
2744         continue;
2745       }
2747       // The value of the object is its address, which is the address of
2748       // its first stack doubleword.
2749       InVals.push_back(FIN);
2751       // Store whatever pieces of the object are in registers to memory.
2752       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
2753         if (GPR_idx == Num_GPR_Regs)
2754           break;
2756         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2757         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2758         SDValue Addr = FIN;
2759         if (j) {
2760           SDValue Off = DAG.getConstant(j, PtrVT);
2761           Addr = DAG.getNode(ISD::ADD, dl, Off.getValueType(), Addr, Off);
2762         }
2763         SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, Addr,
2764                                      MachinePointerInfo(FuncArg, j),
2765                                      false, false, 0);
2766         MemOps.push_back(Store);
2767         ++GPR_idx;
2768       }
2769       ArgOffset += ArgSize;
2770       continue;
2771     }
2773     switch (ObjectVT.getSimpleVT().SimpleTy) {
2774     default: llvm_unreachable("Unhandled argument type!");
2775     case MVT::i1:
2776     case MVT::i32:
2777     case MVT::i64:
2778       // These can be scalar arguments or elements of an integer array type
2779       // passed directly.  Clang may use those instead of "byval" aggregate
2780       // types to avoid forcing arguments to memory unnecessarily.
2781       if (GPR_idx != Num_GPR_Regs) {
2782         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2783         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2785         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
2786           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
2787           // value to MVT::i64 and then truncate to the correct register size.
2788           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
2789       } else {
2790         needsLoad = true;
2791         ArgSize = PtrByteSize;
2792       }
2793       ArgOffset += 8;
2794       break;
2796     case MVT::f32:
2797     case MVT::f64:
2798       // These can be scalar arguments or elements of a float array type
2799       // passed directly.  The latter are used to implement ELFv2 homogenous
2800       // float aggregates.
2801       if (FPR_idx != Num_FPR_Regs) {
2802         unsigned VReg;
2804         if (ObjectVT == MVT::f32)
2805           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
2806         else
2807           VReg = MF.addLiveIn(FPR[FPR_idx], Subtarget.hasVSX() ?
2808                                             &PPC::VSFRCRegClass :
2809                                             &PPC::F8RCRegClass);
2811         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2812         ++FPR_idx;
2813       } else if (GPR_idx != Num_GPR_Regs) {
2814         // This can only ever happen in the presence of f32 array types,
2815         // since otherwise we never run out of FPRs before running out
2816         // of GPRs.
2817         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2818         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2820         if (ObjectVT == MVT::f32) {
2821           if ((ArgOffset % PtrByteSize) == (isLittleEndian ? 4 : 0))
2822             ArgVal = DAG.getNode(ISD::SRL, dl, MVT::i64, ArgVal,
2823                                  DAG.getConstant(32, MVT::i32));
2824           ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, ArgVal);
2825         }
2827         ArgVal = DAG.getNode(ISD::BITCAST, dl, ObjectVT, ArgVal);
2828       } else {
2829         needsLoad = true;
2830       }
2832       // When passing an array of floats, the array occupies consecutive
2833       // space in the argument area; only round up to the next doubleword
2834       // at the end of the array.  Otherwise, each float takes 8 bytes.
2835       ArgSize = Flags.isInConsecutiveRegs() ? ObjSize : PtrByteSize;
2836       ArgOffset += ArgSize;
2837       if (Flags.isInConsecutiveRegsLast())
2838         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2839       break;
2840     case MVT::v4f32:
2841     case MVT::v4i32:
2842     case MVT::v8i16:
2843     case MVT::v16i8:
2844     case MVT::v2f64:
2845     case MVT::v2i64:
2846       // These can be scalar arguments or elements of a vector array type
2847       // passed directly.  The latter are used to implement ELFv2 homogenous
2848       // vector aggregates.
2849       if (VR_idx != Num_VR_Regs) {
2850         unsigned VReg = (ObjectVT == MVT::v2f64 || ObjectVT == MVT::v2i64) ?
2851                         MF.addLiveIn(VSRH[VR_idx], &PPC::VSHRCRegClass) :
2852                         MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
2853         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
2854         ++VR_idx;
2855       } else {
2856         needsLoad = true;
2857       }
2858       ArgOffset += 16;
2859       break;
2860     }
2862     // We need to load the argument to a virtual register if we determined
2863     // above that we ran out of physical registers of the appropriate type.
2864     if (needsLoad) {
2865       if (ObjSize < ArgSize && !isLittleEndian)
2866         CurArgOffset += ArgSize - ObjSize;
2867       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, isImmutable);
2868       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
2869       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
2870                            false, false, false, 0);
2871     }
2873     InVals.push_back(ArgVal);
2874   }
2876   // Area that is at least reserved in the caller of this function.
2877   unsigned MinReservedArea;
2878   if (HasParameterArea)
2879     MinReservedArea = std::max(ArgOffset, LinkageSize + 8 * PtrByteSize);
2880   else
2881     MinReservedArea = LinkageSize;
2883   // Set the size that is at least reserved in caller of this function.  Tail
2884   // call optimized functions' reserved stack space needs to be aligned so that
2885   // taking the difference between two stack areas will result in an aligned
2886   // stack.
2887   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
2888   FuncInfo->setMinReservedArea(MinReservedArea);
2890   // If the function takes variable number of arguments, make a frame index for
2891   // the start of the first vararg value... for expansion of llvm.va_start.
2892   if (isVarArg) {
2893     int Depth = ArgOffset;
2895     FuncInfo->setVarArgsFrameIndex(
2896       MFI->CreateFixedObject(PtrByteSize, Depth, true));
2897     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
2899     // If this function is vararg, store any remaining integer argument regs
2900     // to their spots on the stack so that they may be loaded by deferencing the
2901     // result of va_next.
2902     for (GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
2903          GPR_idx < Num_GPR_Regs; ++GPR_idx) {
2904       unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
2905       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
2906       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
2907                                    MachinePointerInfo(), false, false, 0);
2908       MemOps.push_back(Store);
2909       // Increment the address by four for the next argument to store
2910       SDValue PtrOff = DAG.getConstant(PtrByteSize, PtrVT);
2911       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
2912     }
2913   }
2915   if (!MemOps.empty())
2916     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2918   return Chain;
2921 SDValue
2922 PPCTargetLowering::LowerFormalArguments_Darwin(
2923                                       SDValue Chain,
2924                                       CallingConv::ID CallConv, bool isVarArg,
2925                                       const SmallVectorImpl<ISD::InputArg>
2926                                         &Ins,
2927                                       SDLoc dl, SelectionDAG &DAG,
2928                                       SmallVectorImpl<SDValue> &InVals) const {
2929   // TODO: add description of PPC stack frame format, or at least some docs.
2930   //
2931   MachineFunction &MF = DAG.getMachineFunction();
2932   MachineFrameInfo *MFI = MF.getFrameInfo();
2933   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
2935   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2936   bool isPPC64 = PtrVT == MVT::i64;
2937   // Potential tail calls could cause overwriting of argument stack slots.
2938   bool isImmutable = !(getTargetMachine().Options.GuaranteedTailCallOpt &&
2939                        (CallConv == CallingConv::Fast));
2940   unsigned PtrByteSize = isPPC64 ? 8 : 4;
2942   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
2943                                                           false);
2944   unsigned ArgOffset = LinkageSize;
2945   // Area that is at least reserved in caller of this function.
2946   unsigned MinReservedArea = ArgOffset;
2948   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
2949     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
2950     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
2951   };
2952   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
2953     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
2954     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
2955   };
2957   static const MCPhysReg *FPR = GetFPR();
2959   static const MCPhysReg VR[] = {
2960     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
2961     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
2962   };
2964   const unsigned Num_GPR_Regs = array_lengthof(GPR_32);
2965   const unsigned Num_FPR_Regs = 13;
2966   const unsigned Num_VR_Regs  = array_lengthof( VR);
2968   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
2970   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
2972   // In 32-bit non-varargs functions, the stack space for vectors is after the
2973   // stack space for non-vectors.  We do not use this space unless we have
2974   // too many vectors to fit in registers, something that only occurs in
2975   // constructed examples:), but we have to walk the arglist to figure
2976   // that out...for the pathological case, compute VecArgOffset as the
2977   // start of the vector parameter area.  Computing VecArgOffset is the
2978   // entire point of the following loop.
2979   unsigned VecArgOffset = ArgOffset;
2980   if (!isVarArg && !isPPC64) {
2981     for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e;
2982          ++ArgNo) {
2983       EVT ObjectVT = Ins[ArgNo].VT;
2984       ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
2986       if (Flags.isByVal()) {
2987         // ObjSize is the true size, ArgSize rounded up to multiple of regs.
2988         unsigned ObjSize = Flags.getByValSize();
2989         unsigned ArgSize =
2990                 ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
2991         VecArgOffset += ArgSize;
2992         continue;
2993       }
2995       switch(ObjectVT.getSimpleVT().SimpleTy) {
2996       default: llvm_unreachable("Unhandled argument type!");
2997       case MVT::i1:
2998       case MVT::i32:
2999       case MVT::f32:
3000         VecArgOffset += 4;
3001         break;
3002       case MVT::i64:  // PPC64
3003       case MVT::f64:
3004         // FIXME: We are guaranteed to be !isPPC64 at this point.
3005         // Does MVT::i64 apply?
3006         VecArgOffset += 8;
3007         break;
3008       case MVT::v4f32:
3009       case MVT::v4i32:
3010       case MVT::v8i16:
3011       case MVT::v16i8:
3012         // Nothing to do, we're only looking at Nonvector args here.
3013         break;
3014       }
3015     }
3016   }
3017   // We've found where the vector parameter area in memory is.  Skip the
3018   // first 12 parameters; these don't use that memory.
3019   VecArgOffset = ((VecArgOffset+15)/16)*16;
3020   VecArgOffset += 12*16;
3022   // Add DAG nodes to load the arguments or copy them out of registers.  On
3023   // entry to a function on PPC, the arguments start after the linkage area,
3024   // although the first ones are often in registers.
3026   SmallVector<SDValue, 8> MemOps;
3027   unsigned nAltivecParamsAtEnd = 0;
3028   Function::const_arg_iterator FuncArg = MF.getFunction()->arg_begin();
3029   unsigned CurArgIdx = 0;
3030   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
3031     SDValue ArgVal;
3032     bool needsLoad = false;
3033     EVT ObjectVT = Ins[ArgNo].VT;
3034     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
3035     unsigned ArgSize = ObjSize;
3036     ISD::ArgFlagsTy Flags = Ins[ArgNo].Flags;
3037     std::advance(FuncArg, Ins[ArgNo].OrigArgIndex - CurArgIdx);
3038     CurArgIdx = Ins[ArgNo].OrigArgIndex;
3040     unsigned CurArgOffset = ArgOffset;
3042     // Varargs or 64 bit Altivec parameters are padded to a 16 byte boundary.
3043     if (ObjectVT==MVT::v4f32 || ObjectVT==MVT::v4i32 ||
3044         ObjectVT==MVT::v8i16 || ObjectVT==MVT::v16i8) {
3045       if (isVarArg || isPPC64) {
3046         MinReservedArea = ((MinReservedArea+15)/16)*16;
3047         MinReservedArea += CalculateStackSlotSize(ObjectVT,
3048                                                   Flags,
3049                                                   PtrByteSize);
3050       } else  nAltivecParamsAtEnd++;
3051     } else
3052       // Calculate min reserved area.
3053       MinReservedArea += CalculateStackSlotSize(Ins[ArgNo].VT,
3054                                                 Flags,
3055                                                 PtrByteSize);
3057     // FIXME the codegen can be much improved in some cases.
3058     // We do not have to keep everything in memory.
3059     if (Flags.isByVal()) {
3060       // ObjSize is the true size, ArgSize rounded up to multiple of registers.
3061       ObjSize = Flags.getByValSize();
3062       ArgSize = ((ObjSize + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
3063       // Objects of size 1 and 2 are right justified, everything else is
3064       // left justified.  This means the memory address is adjusted forwards.
3065       if (ObjSize==1 || ObjSize==2) {
3066         CurArgOffset = CurArgOffset + (4 - ObjSize);
3067       }
3068       // The value of the object is its address.
3069       int FI = MFI->CreateFixedObject(ObjSize, CurArgOffset, false, true);
3070       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3071       InVals.push_back(FIN);
3072       if (ObjSize==1 || ObjSize==2) {
3073         if (GPR_idx != Num_GPR_Regs) {
3074           unsigned VReg;
3075           if (isPPC64)
3076             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3077           else
3078             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3079           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3080           EVT ObjType = ObjSize == 1 ? MVT::i8 : MVT::i16;
3081           SDValue Store = DAG.getTruncStore(Val.getValue(1), dl, Val, FIN,
3082                                             MachinePointerInfo(FuncArg),
3083                                             ObjType, false, false, 0);
3084           MemOps.push_back(Store);
3085           ++GPR_idx;
3086         }
3088         ArgOffset += PtrByteSize;
3090         continue;
3091       }
3092       for (unsigned j = 0; j < ArgSize; j += PtrByteSize) {
3093         // Store whatever pieces of the object are in registers
3094         // to memory.  ArgOffset will be the address of the beginning
3095         // of the object.
3096         if (GPR_idx != Num_GPR_Regs) {
3097           unsigned VReg;
3098           if (isPPC64)
3099             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3100           else
3101             VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3102           int FI = MFI->CreateFixedObject(PtrByteSize, ArgOffset, true);
3103           SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3104           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3105           SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3106                                        MachinePointerInfo(FuncArg, j),
3107                                        false, false, 0);
3108           MemOps.push_back(Store);
3109           ++GPR_idx;
3110           ArgOffset += PtrByteSize;
3111         } else {
3112           ArgOffset += ArgSize - (ArgOffset-CurArgOffset);
3113           break;
3114         }
3115       }
3116       continue;
3117     }
3119     switch (ObjectVT.getSimpleVT().SimpleTy) {
3120     default: llvm_unreachable("Unhandled argument type!");
3121     case MVT::i1:
3122     case MVT::i32:
3123       if (!isPPC64) {
3124         if (GPR_idx != Num_GPR_Regs) {
3125           unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3126           ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
3128           if (ObjectVT == MVT::i1)
3129             ArgVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, ArgVal);
3131           ++GPR_idx;
3132         } else {
3133           needsLoad = true;
3134           ArgSize = PtrByteSize;
3135         }
3136         // All int arguments reserve stack space in the Darwin ABI.
3137         ArgOffset += PtrByteSize;
3138         break;
3139       }
3140       // FALLTHROUGH
3141     case MVT::i64:  // PPC64
3142       if (GPR_idx != Num_GPR_Regs) {
3143         unsigned VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3144         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
3146         if (ObjectVT == MVT::i32 || ObjectVT == MVT::i1)
3147           // PPC64 passes i8, i16, and i32 values in i64 registers. Promote
3148           // value to MVT::i64 and then truncate to the correct register size.
3149           ArgVal = extendArgForPPC64(Flags, ObjectVT, DAG, ArgVal, dl);
3151         ++GPR_idx;
3152       } else {
3153         needsLoad = true;
3154         ArgSize = PtrByteSize;
3155       }
3156       // All int arguments reserve stack space in the Darwin ABI.
3157       ArgOffset += 8;
3158       break;
3160     case MVT::f32:
3161     case MVT::f64:
3162       // Every 4 bytes of argument space consumes one of the GPRs available for
3163       // argument passing.
3164       if (GPR_idx != Num_GPR_Regs) {
3165         ++GPR_idx;
3166         if (ObjSize == 8 && GPR_idx != Num_GPR_Regs && !isPPC64)
3167           ++GPR_idx;
3168       }
3169       if (FPR_idx != Num_FPR_Regs) {
3170         unsigned VReg;
3172         if (ObjectVT == MVT::f32)
3173           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F4RCRegClass);
3174         else
3175           VReg = MF.addLiveIn(FPR[FPR_idx], &PPC::F8RCRegClass);
3177         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3178         ++FPR_idx;
3179       } else {
3180         needsLoad = true;
3181       }
3183       // All FP arguments reserve stack space in the Darwin ABI.
3184       ArgOffset += isPPC64 ? 8 : ObjSize;
3185       break;
3186     case MVT::v4f32:
3187     case MVT::v4i32:
3188     case MVT::v8i16:
3189     case MVT::v16i8:
3190       // Note that vector arguments in registers don't reserve stack space,
3191       // except in varargs functions.
3192       if (VR_idx != Num_VR_Regs) {
3193         unsigned VReg = MF.addLiveIn(VR[VR_idx], &PPC::VRRCRegClass);
3194         ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
3195         if (isVarArg) {
3196           while ((ArgOffset % 16) != 0) {
3197             ArgOffset += PtrByteSize;
3198             if (GPR_idx != Num_GPR_Regs)
3199               GPR_idx++;
3200           }
3201           ArgOffset += 16;
3202           GPR_idx = std::min(GPR_idx+4, Num_GPR_Regs); // FIXME correct for ppc64?
3203         }
3204         ++VR_idx;
3205       } else {
3206         if (!isVarArg && !isPPC64) {
3207           // Vectors go after all the nonvectors.
3208           CurArgOffset = VecArgOffset;
3209           VecArgOffset += 16;
3210         } else {
3211           // Vectors are aligned.
3212           ArgOffset = ((ArgOffset+15)/16)*16;
3213           CurArgOffset = ArgOffset;
3214           ArgOffset += 16;
3215         }
3216         needsLoad = true;
3217       }
3218       break;
3219     }
3221     // We need to load the argument to a virtual register if we determined above
3222     // that we ran out of physical registers of the appropriate type.
3223     if (needsLoad) {
3224       int FI = MFI->CreateFixedObject(ObjSize,
3225                                       CurArgOffset + (ArgSize - ObjSize),
3226                                       isImmutable);
3227       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
3228       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, MachinePointerInfo(),
3229                            false, false, false, 0);
3230     }
3232     InVals.push_back(ArgVal);
3233   }
3235   // Allow for Altivec parameters at the end, if needed.
3236   if (nAltivecParamsAtEnd) {
3237     MinReservedArea = ((MinReservedArea+15)/16)*16;
3238     MinReservedArea += 16*nAltivecParamsAtEnd;
3239   }
3241   // Area that is at least reserved in the caller of this function.
3242   MinReservedArea = std::max(MinReservedArea, LinkageSize + 8 * PtrByteSize);
3244   // Set the size that is at least reserved in caller of this function.  Tail
3245   // call optimized functions' reserved stack space needs to be aligned so that
3246   // taking the difference between two stack areas will result in an aligned
3247   // stack.
3248   MinReservedArea = EnsureStackAlignment(MF.getTarget(), MinReservedArea);
3249   FuncInfo->setMinReservedArea(MinReservedArea);
3251   // If the function takes variable number of arguments, make a frame index for
3252   // the start of the first vararg value... for expansion of llvm.va_start.
3253   if (isVarArg) {
3254     int Depth = ArgOffset;
3256     FuncInfo->setVarArgsFrameIndex(
3257       MFI->CreateFixedObject(PtrVT.getSizeInBits()/8,
3258                              Depth, true));
3259     SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
3261     // If this function is vararg, store any remaining integer argument regs
3262     // to their spots on the stack so that they may be loaded by deferencing the
3263     // result of va_next.
3264     for (; GPR_idx != Num_GPR_Regs; ++GPR_idx) {
3265       unsigned VReg;
3267       if (isPPC64)
3268         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::G8RCRegClass);
3269       else
3270         VReg = MF.addLiveIn(GPR[GPR_idx], &PPC::GPRCRegClass);
3272       SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, PtrVT);
3273       SDValue Store = DAG.getStore(Val.getValue(1), dl, Val, FIN,
3274                                    MachinePointerInfo(), false, false, 0);
3275       MemOps.push_back(Store);
3276       // Increment the address by four for the next argument to store
3277       SDValue PtrOff = DAG.getConstant(PtrVT.getSizeInBits()/8, PtrVT);
3278       FIN = DAG.getNode(ISD::ADD, dl, PtrOff.getValueType(), FIN, PtrOff);
3279     }
3280   }
3282   if (!MemOps.empty())
3283     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
3285   return Chain;
3288 /// CalculateTailCallSPDiff - Get the amount the stack pointer has to be
3289 /// adjusted to accommodate the arguments for the tailcall.
3290 static int CalculateTailCallSPDiff(SelectionDAG& DAG, bool isTailCall,
3291                                    unsigned ParamSize) {
3293   if (!isTailCall) return 0;
3295   PPCFunctionInfo *FI = DAG.getMachineFunction().getInfo<PPCFunctionInfo>();
3296   unsigned CallerMinReservedArea = FI->getMinReservedArea();
3297   int SPDiff = (int)CallerMinReservedArea - (int)ParamSize;
3298   // Remember only if the new adjustement is bigger.
3299   if (SPDiff < FI->getTailCallSPDelta())
3300     FI->setTailCallSPDelta(SPDiff);
3302   return SPDiff;
3305 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3306 /// for tail call optimization. Targets which want to do tail call
3307 /// optimization should implement this function.
3308 bool
3309 PPCTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3310                                                      CallingConv::ID CalleeCC,
3311                                                      bool isVarArg,
3312                                       const SmallVectorImpl<ISD::InputArg> &Ins,
3313                                                      SelectionDAG& DAG) const {
3314   if (!getTargetMachine().Options.GuaranteedTailCallOpt)
3315     return false;
3317   // Variable argument functions are not supported.
3318   if (isVarArg)
3319     return false;
3321   MachineFunction &MF = DAG.getMachineFunction();
3322   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
3323   if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
3324     // Functions containing by val parameters are not supported.
3325     for (unsigned i = 0; i != Ins.size(); i++) {
3326        ISD::ArgFlagsTy Flags = Ins[i].Flags;
3327        if (Flags.isByVal()) return false;
3328     }
3330     // Non-PIC/GOT tail calls are supported.
3331     if (getTargetMachine().getRelocationModel() != Reloc::PIC_)
3332       return true;
3334     // At the moment we can only do local tail calls (in same module, hidden
3335     // or protected) if we are generating PIC.
3336     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3337       return G->getGlobal()->hasHiddenVisibility()
3338           || G->getGlobal()->hasProtectedVisibility();
3339   }
3341   return false;
3344 /// isCallCompatibleAddress - Return the immediate to use if the specified
3345 /// 32-bit value is representable in the immediate field of a BxA instruction.
3346 static SDNode *isBLACompatibleAddress(SDValue Op, SelectionDAG &DAG) {
3347   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
3348   if (!C) return nullptr;
3350   int Addr = C->getZExtValue();
3351   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
3352       SignExtend32<26>(Addr) != Addr)
3353     return nullptr;  // Top 6 bits have to be sext of immediate.
3355   return DAG.getConstant((int)C->getZExtValue() >> 2,
3356                          DAG.getTargetLoweringInfo().getPointerTy()).getNode();
3359 namespace {
3361 struct TailCallArgumentInfo {
3362   SDValue Arg;
3363   SDValue FrameIdxOp;
3364   int       FrameIdx;
3366   TailCallArgumentInfo() : FrameIdx(0) {}
3367 };
3371 /// StoreTailCallArgumentsToStackSlot - Stores arguments to their stack slot.
3372 static void
3373 StoreTailCallArgumentsToStackSlot(SelectionDAG &DAG,
3374                                            SDValue Chain,
3375                    const SmallVectorImpl<TailCallArgumentInfo> &TailCallArgs,
3376                    SmallVectorImpl<SDValue> &MemOpChains,
3377                    SDLoc dl) {
3378   for (unsigned i = 0, e = TailCallArgs.size(); i != e; ++i) {
3379     SDValue Arg = TailCallArgs[i].Arg;
3380     SDValue FIN = TailCallArgs[i].FrameIdxOp;
3381     int FI = TailCallArgs[i].FrameIdx;
3382     // Store relative to framepointer.
3383     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, FIN,
3384                                        MachinePointerInfo::getFixedStack(FI),
3385                                        false, false, 0));
3386   }
3389 /// EmitTailCallStoreFPAndRetAddr - Move the frame pointer and return address to
3390 /// the appropriate stack slot for the tail call optimized function call.
3391 static SDValue EmitTailCallStoreFPAndRetAddr(SelectionDAG &DAG,
3392                                                MachineFunction &MF,
3393                                                SDValue Chain,
3394                                                SDValue OldRetAddr,
3395                                                SDValue OldFP,
3396                                                int SPDiff,
3397                                                bool isPPC64,
3398                                                bool isDarwinABI,
3399                                                SDLoc dl) {
3400   if (SPDiff) {
3401     // Calculate the new stack slot for the return address.
3402     int SlotSize = isPPC64 ? 8 : 4;
3403     int NewRetAddrLoc = SPDiff + PPCFrameLowering::getReturnSaveOffset(isPPC64,
3404                                                                    isDarwinABI);
3405     int NewRetAddr = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3406                                                           NewRetAddrLoc, true);
3407     EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3408     SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewRetAddr, VT);
3409     Chain = DAG.getStore(Chain, dl, OldRetAddr, NewRetAddrFrIdx,
3410                          MachinePointerInfo::getFixedStack(NewRetAddr),
3411                          false, false, 0);
3413     // When using the 32/64-bit SVR4 ABI there is no need to move the FP stack
3414     // slot as the FP is never overwritten.
3415     if (isDarwinABI) {
3416       int NewFPLoc =
3417         SPDiff + PPCFrameLowering::getFramePointerSaveOffset(isPPC64, isDarwinABI);
3418       int NewFPIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize, NewFPLoc,
3419                                                           true);
3420       SDValue NewFramePtrIdx = DAG.getFrameIndex(NewFPIdx, VT);
3421       Chain = DAG.getStore(Chain, dl, OldFP, NewFramePtrIdx,
3422                            MachinePointerInfo::getFixedStack(NewFPIdx),
3423                            false, false, 0);
3424     }
3425   }
3426   return Chain;
3429 /// CalculateTailCallArgDest - Remember Argument for later processing. Calculate
3430 /// the position of the argument.
3431 static void
3432 CalculateTailCallArgDest(SelectionDAG &DAG, MachineFunction &MF, bool isPPC64,
3433                          SDValue Arg, int SPDiff, unsigned ArgOffset,
3434                      SmallVectorImpl<TailCallArgumentInfo>& TailCallArguments) {
3435   int Offset = ArgOffset + SPDiff;
3436   uint32_t OpSize = (Arg.getValueType().getSizeInBits()+7)/8;
3437   int FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3438   EVT VT = isPPC64 ? MVT::i64 : MVT::i32;
3439   SDValue FIN = DAG.getFrameIndex(FI, VT);
3440   TailCallArgumentInfo Info;
3441   Info.Arg = Arg;
3442   Info.FrameIdxOp = FIN;
3443   Info.FrameIdx = FI;
3444   TailCallArguments.push_back(Info);
3447 /// EmitTCFPAndRetAddrLoad - Emit load from frame pointer and return address
3448 /// stack slot. Returns the chain as result and the loaded frame pointers in
3449 /// LROpOut/FPOpout. Used when tail calling.
3450 SDValue PPCTargetLowering::EmitTailCallLoadFPAndRetAddr(SelectionDAG & DAG,
3451                                                         int SPDiff,
3452                                                         SDValue Chain,
3453                                                         SDValue &LROpOut,
3454                                                         SDValue &FPOpOut,
3455                                                         bool isDarwinABI,
3456                                                         SDLoc dl) const {
3457   if (SPDiff) {
3458     // Load the LR and FP stack slot for later adjusting.
3459     EVT VT = Subtarget.isPPC64() ? MVT::i64 : MVT::i32;
3460     LROpOut = getReturnAddrFrameIndex(DAG);
3461     LROpOut = DAG.getLoad(VT, dl, Chain, LROpOut, MachinePointerInfo(),
3462                           false, false, false, 0);
3463     Chain = SDValue(LROpOut.getNode(), 1);
3465     // When using the 32/64-bit SVR4 ABI there is no need to load the FP stack
3466     // slot as the FP is never overwritten.
3467     if (isDarwinABI) {
3468       FPOpOut = getFramePointerFrameIndex(DAG);
3469       FPOpOut = DAG.getLoad(VT, dl, Chain, FPOpOut, MachinePointerInfo(),
3470                             false, false, false, 0);
3471       Chain = SDValue(FPOpOut.getNode(), 1);
3472     }
3473   }
3474   return Chain;
3477 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
3478 /// by "Src" to address "Dst" of size "Size".  Alignment information is
3479 /// specified by the specific parameter attribute. The copy will be passed as
3480 /// a byval function parameter.
3481 /// Sometimes what we are copying is the end of a larger object, the part that
3482 /// does not fit in registers.
3483 static SDValue
3484 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
3485                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
3486                           SDLoc dl) {
3487   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
3488   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
3489                        false, false, MachinePointerInfo(),
3490                        MachinePointerInfo());
3493 /// LowerMemOpCallTo - Store the argument to the stack or remember it in case of
3494 /// tail calls.
3495 static void
3496 LowerMemOpCallTo(SelectionDAG &DAG, MachineFunction &MF, SDValue Chain,
3497                  SDValue Arg, SDValue PtrOff, int SPDiff,
3498                  unsigned ArgOffset, bool isPPC64, bool isTailCall,
3499                  bool isVector, SmallVectorImpl<SDValue> &MemOpChains,
3500                  SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments,
3501                  SDLoc dl) {
3502   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3503   if (!isTailCall) {
3504     if (isVector) {
3505       SDValue StackPtr;
3506       if (isPPC64)
3507         StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
3508       else
3509         StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
3510       PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
3511                            DAG.getConstant(ArgOffset, PtrVT));
3512     }
3513     MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
3514                                        MachinePointerInfo(), false, false, 0));
3515   // Calculate and remember argument location.
3516   } else CalculateTailCallArgDest(DAG, MF, isPPC64, Arg, SPDiff, ArgOffset,
3517                                   TailCallArguments);
3520 static
3521 void PrepareTailCall(SelectionDAG &DAG, SDValue &InFlag, SDValue &Chain,
3522                      SDLoc dl, bool isPPC64, int SPDiff, unsigned NumBytes,
3523                      SDValue LROp, SDValue FPOp, bool isDarwinABI,
3524                      SmallVectorImpl<TailCallArgumentInfo> &TailCallArguments) {
3525   MachineFunction &MF = DAG.getMachineFunction();
3527   // Emit a sequence of copyto/copyfrom virtual registers for arguments that
3528   // might overwrite each other in case of tail call optimization.
3529   SmallVector<SDValue, 8> MemOpChains2;
3530   // Do not flag preceding copytoreg stuff together with the following stuff.
3531   InFlag = SDValue();
3532   StoreTailCallArgumentsToStackSlot(DAG, Chain, TailCallArguments,
3533                                     MemOpChains2, dl);
3534   if (!MemOpChains2.empty())
3535     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3537   // Store the return address to the appropriate stack slot.
3538   Chain = EmitTailCallStoreFPAndRetAddr(DAG, MF, Chain, LROp, FPOp, SPDiff,
3539                                         isPPC64, isDarwinABI, dl);
3541   // Emit callseq_end just before tailcall node.
3542   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3543                              DAG.getIntPtrConstant(0, true), InFlag, dl);
3544   InFlag = Chain.getValue(1);
3547 static
3548 unsigned PrepareCall(SelectionDAG &DAG, SDValue &Callee, SDValue &InFlag,
3549                      SDValue &Chain, SDLoc dl, int SPDiff, bool isTailCall,
3550                      SmallVectorImpl<std::pair<unsigned, SDValue> > &RegsToPass,
3551                      SmallVectorImpl<SDValue> &Ops, std::vector<EVT> &NodeTys,
3552                      const PPCSubtarget &Subtarget) {
3554   bool isPPC64 = Subtarget.isPPC64();
3555   bool isSVR4ABI = Subtarget.isSVR4ABI();
3556   bool isELFv2ABI = Subtarget.isELFv2ABI();
3558   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3559   NodeTys.push_back(MVT::Other);   // Returns a chain
3560   NodeTys.push_back(MVT::Glue);    // Returns a flag for retval copy to use.
3562   unsigned CallOpc = PPCISD::CALL;
3564   bool needIndirectCall = true;
3565   if (!isSVR4ABI || !isPPC64)
3566     if (SDNode *Dest = isBLACompatibleAddress(Callee, DAG)) {
3567       // If this is an absolute destination address, use the munged value.
3568       Callee = SDValue(Dest, 0);
3569       needIndirectCall = false;
3570     }
3572   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3573     unsigned OpFlags = 0;
3574     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3575          (Subtarget.getTargetTriple().isMacOSX() &&
3576           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5)) &&
3577          (G->getGlobal()->isDeclaration() ||
3578           G->getGlobal()->isWeakForLinker())) ||
3579         (Subtarget.isTargetELF() && !isPPC64 &&
3580          !G->getGlobal()->hasLocalLinkage() &&
3581          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3582       // PC-relative references to external symbols should go through $stub,
3583       // unless we're building with the leopard linker or later, which
3584       // automatically synthesizes these stubs.
3585       OpFlags = PPCII::MO_PLT_OR_STUB;
3586     }
3588     // If the callee is a GlobalAddress/ExternalSymbol node (quite common,
3589     // every direct call is) turn it into a TargetGlobalAddress /
3590     // TargetExternalSymbol node so that legalize doesn't hack it.
3591     Callee = DAG.getTargetGlobalAddress(G->getGlobal(), dl,
3592                                         Callee.getValueType(), 0, OpFlags);
3593     needIndirectCall = false;
3594   }
3596   if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3597     unsigned char OpFlags = 0;
3599     if ((DAG.getTarget().getRelocationModel() != Reloc::Static &&
3600          (Subtarget.getTargetTriple().isMacOSX() &&
3601           Subtarget.getTargetTriple().isMacOSXVersionLT(10, 5))) ||
3602         (Subtarget.isTargetELF() && !isPPC64 &&
3603          DAG.getTarget().getRelocationModel() == Reloc::PIC_)   ) {
3604       // PC-relative references to external symbols should go through $stub,
3605       // unless we're building with the leopard linker or later, which
3606       // automatically synthesizes these stubs.
3607       OpFlags = PPCII::MO_PLT_OR_STUB;
3608     }
3610     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), Callee.getValueType(),
3611                                          OpFlags);
3612     needIndirectCall = false;
3613   }
3615   if (needIndirectCall) {
3616     // Otherwise, this is an indirect call.  We have to use a MTCTR/BCTRL pair
3617     // to do the call, we can't use PPCISD::CALL.
3618     SDValue MTCTROps[] = {Chain, Callee, InFlag};
3620     if (isSVR4ABI && isPPC64 && !isELFv2ABI) {
3621       // Function pointers in the 64-bit SVR4 ABI do not point to the function
3622       // entry point, but to the function descriptor (the function entry point
3623       // address is part of the function descriptor though).
3624       // The function descriptor is a three doubleword structure with the
3625       // following fields: function entry point, TOC base address and
3626       // environment pointer.
3627       // Thus for a call through a function pointer, the following actions need
3628       // to be performed:
3629       //   1. Save the TOC of the caller in the TOC save area of its stack
3630       //      frame (this is done in LowerCall_Darwin() or LowerCall_64SVR4()).
3631       //   2. Load the address of the function entry point from the function
3632       //      descriptor.
3633       //   3. Load the TOC of the callee from the function descriptor into r2.
3634       //   4. Load the environment pointer from the function descriptor into
3635       //      r11.
3636       //   5. Branch to the function entry point address.
3637       //   6. On return of the callee, the TOC of the caller needs to be
3638       //      restored (this is done in FinishCall()).
3639       //
3640       // All those operations are flagged together to ensure that no other
3641       // operations can be scheduled in between. E.g. without flagging the
3642       // operations together, a TOC access in the caller could be scheduled
3643       // between the load of the callee TOC and the branch to the callee, which
3644       // results in the TOC access going through the TOC of the callee instead
3645       // of going through the TOC of the caller, which leads to incorrect code.
3647       // Load the address of the function entry point from the function
3648       // descriptor.
3649       SDVTList VTs = DAG.getVTList(MVT::i64, MVT::Other, MVT::Glue);
3650       SDValue LoadFuncPtr = DAG.getNode(PPCISD::LOAD, dl, VTs,
3651                               makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3652       Chain = LoadFuncPtr.getValue(1);
3653       InFlag = LoadFuncPtr.getValue(2);
3655       // Load environment pointer into r11.
3656       // Offset of the environment pointer within the function descriptor.
3657       SDValue PtrOff = DAG.getIntPtrConstant(16);
3659       SDValue AddPtr = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, PtrOff);
3660       SDValue LoadEnvPtr = DAG.getNode(PPCISD::LOAD, dl, VTs, Chain, AddPtr,
3661                                        InFlag);
3662       Chain = LoadEnvPtr.getValue(1);
3663       InFlag = LoadEnvPtr.getValue(2);
3665       SDValue EnvVal = DAG.getCopyToReg(Chain, dl, PPC::X11, LoadEnvPtr,
3666                                         InFlag);
3667       Chain = EnvVal.getValue(0);
3668       InFlag = EnvVal.getValue(1);
3670       // Load TOC of the callee into r2. We are using a target-specific load
3671       // with r2 hard coded, because the result of a target-independent load
3672       // would never go directly into r2, since r2 is a reserved register (which
3673       // prevents the register allocator from allocating it), resulting in an
3674       // additional register being allocated and an unnecessary move instruction
3675       // being generated.
3676       VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3677       SDValue TOCOff = DAG.getIntPtrConstant(8);
3678       SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, Callee, TOCOff);
3679       SDValue LoadTOCPtr = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain,
3680                                        AddTOC, InFlag);
3681       Chain = LoadTOCPtr.getValue(0);
3682       InFlag = LoadTOCPtr.getValue(1);
3684       MTCTROps[0] = Chain;
3685       MTCTROps[1] = LoadFuncPtr;
3686       MTCTROps[2] = InFlag;
3687     }
3689     Chain = DAG.getNode(PPCISD::MTCTR, dl, NodeTys,
3690                         makeArrayRef(MTCTROps, InFlag.getNode() ? 3 : 2));
3691     InFlag = Chain.getValue(1);
3693     NodeTys.clear();
3694     NodeTys.push_back(MVT::Other);
3695     NodeTys.push_back(MVT::Glue);
3696     Ops.push_back(Chain);
3697     CallOpc = PPCISD::BCTRL;
3698     Callee.setNode(nullptr);
3699     // Add use of X11 (holding environment pointer)
3700     if (isSVR4ABI && isPPC64 && !isELFv2ABI)
3701       Ops.push_back(DAG.getRegister(PPC::X11, PtrVT));
3702     // Add CTR register as callee so a bctr can be emitted later.
3703     if (isTailCall)
3704       Ops.push_back(DAG.getRegister(isPPC64 ? PPC::CTR8 : PPC::CTR, PtrVT));
3705   }
3707   // If this is a direct call, pass the chain and the callee.
3708   if (Callee.getNode()) {
3709     Ops.push_back(Chain);
3710     Ops.push_back(Callee);
3711   }
3712   // If this is a tail call add stack pointer delta.
3713   if (isTailCall)
3714     Ops.push_back(DAG.getConstant(SPDiff, MVT::i32));
3716   // Add argument registers to the end of the list so that they are known live
3717   // into the call.
3718   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3719     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3720                                   RegsToPass[i].second.getValueType()));
3722   // Direct calls in the ELFv2 ABI need the TOC register live into the call.
3723   if (Callee.getNode() && isELFv2ABI)
3724     Ops.push_back(DAG.getRegister(PPC::X2, PtrVT));
3726   return CallOpc;
3729 static
3730 bool isLocalCall(const SDValue &Callee)
3732   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
3733     return !G->getGlobal()->isDeclaration() &&
3734            !G->getGlobal()->isWeakForLinker();
3735   return false;
3738 SDValue
3739 PPCTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
3740                                    CallingConv::ID CallConv, bool isVarArg,
3741                                    const SmallVectorImpl<ISD::InputArg> &Ins,
3742                                    SDLoc dl, SelectionDAG &DAG,
3743                                    SmallVectorImpl<SDValue> &InVals) const {
3745   SmallVector<CCValAssign, 16> RVLocs;
3746   CCState CCRetInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
3747                     *DAG.getContext());
3748   CCRetInfo.AnalyzeCallResult(Ins, RetCC_PPC);
3750   // Copy all of the result registers out of their specified physreg.
3751   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3752     CCValAssign &VA = RVLocs[i];
3753     assert(VA.isRegLoc() && "Can only return in registers!");
3755     SDValue Val = DAG.getCopyFromReg(Chain, dl,
3756                                      VA.getLocReg(), VA.getLocVT(), InFlag);
3757     Chain = Val.getValue(1);
3758     InFlag = Val.getValue(2);
3760     switch (VA.getLocInfo()) {
3761     default: llvm_unreachable("Unknown loc info!");
3762     case CCValAssign::Full: break;
3763     case CCValAssign::AExt:
3764       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3765       break;
3766     case CCValAssign::ZExt:
3767       Val = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), Val,
3768                         DAG.getValueType(VA.getValVT()));
3769       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3770       break;
3771     case CCValAssign::SExt:
3772       Val = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), Val,
3773                         DAG.getValueType(VA.getValVT()));
3774       Val = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), Val);
3775       break;
3776     }
3778     InVals.push_back(Val);
3779   }
3781   return Chain;
3784 SDValue
3785 PPCTargetLowering::FinishCall(CallingConv::ID CallConv, SDLoc dl,
3786                               bool isTailCall, bool isVarArg,
3787                               SelectionDAG &DAG,
3788                               SmallVector<std::pair<unsigned, SDValue>, 8>
3789                                 &RegsToPass,
3790                               SDValue InFlag, SDValue Chain,
3791                               SDValue &Callee,
3792                               int SPDiff, unsigned NumBytes,
3793                               const SmallVectorImpl<ISD::InputArg> &Ins,
3794                               SmallVectorImpl<SDValue> &InVals) const {
3796   bool isELFv2ABI = Subtarget.isELFv2ABI();
3797   std::vector<EVT> NodeTys;
3798   SmallVector<SDValue, 8> Ops;
3799   unsigned CallOpc = PrepareCall(DAG, Callee, InFlag, Chain, dl, SPDiff,
3800                                  isTailCall, RegsToPass, Ops, NodeTys,
3801                                  Subtarget);
3803   // Add implicit use of CR bit 6 for 32-bit SVR4 vararg calls
3804   if (isVarArg && Subtarget.isSVR4ABI() && !Subtarget.isPPC64())
3805     Ops.push_back(DAG.getRegister(PPC::CR1EQ, MVT::i32));
3807   // When performing tail call optimization the callee pops its arguments off
3808   // the stack. Account for this here so these bytes can be pushed back on in
3809   // PPCFrameLowering::eliminateCallFramePseudoInstr.
3810   int BytesCalleePops =
3811     (CallConv == CallingConv::Fast &&
3812      getTargetMachine().Options.GuaranteedTailCallOpt) ? NumBytes : 0;
3814   // Add a register mask operand representing the call-preserved registers.
3815   const TargetRegisterInfo *TRI =
3816       getTargetMachine().getSubtargetImpl()->getRegisterInfo();
3817   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3818   assert(Mask && "Missing call preserved mask for calling convention");
3819   Ops.push_back(DAG.getRegisterMask(Mask));
3821   if (InFlag.getNode())
3822     Ops.push_back(InFlag);
3824   // Emit tail call.
3825   if (isTailCall) {
3826     assert(((Callee.getOpcode() == ISD::Register &&
3827              cast<RegisterSDNode>(Callee)->getReg() == PPC::CTR) ||
3828             Callee.getOpcode() == ISD::TargetExternalSymbol ||
3829             Callee.getOpcode() == ISD::TargetGlobalAddress ||
3830             isa<ConstantSDNode>(Callee)) &&
3831     "Expecting an global address, external symbol, absolute value or register");
3833     return DAG.getNode(PPCISD::TC_RETURN, dl, MVT::Other, Ops);
3834   }
3836   // Add a NOP immediately after the branch instruction when using the 64-bit
3837   // SVR4 ABI. At link time, if caller and callee are in a different module and
3838   // thus have a different TOC, the call will be replaced with a call to a stub
3839   // function which saves the current TOC, loads the TOC of the callee and
3840   // branches to the callee. The NOP will be replaced with a load instruction
3841   // which restores the TOC of the caller from the TOC save slot of the current
3842   // stack frame. If caller and callee belong to the same module (and have the
3843   // same TOC), the NOP will remain unchanged.
3845   bool needsTOCRestore = false;
3846   if (!isTailCall && Subtarget.isSVR4ABI()&& Subtarget.isPPC64()) {
3847     if (CallOpc == PPCISD::BCTRL) {
3848       // This is a call through a function pointer.
3849       // Restore the caller TOC from the save area into R2.
3850       // See PrepareCall() for more information about calls through function
3851       // pointers in the 64-bit SVR4 ABI.
3852       // We are using a target-specific load with r2 hard coded, because the
3853       // result of a target-independent load would never go directly into r2,
3854       // since r2 is a reserved register (which prevents the register allocator
3855       // from allocating it), resulting in an additional register being
3856       // allocated and an unnecessary move instruction being generated.
3857       needsTOCRestore = true;
3858     } else if ((CallOpc == PPCISD::CALL) &&
3859                (!isLocalCall(Callee) ||
3860                 DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3861       // Otherwise insert NOP for non-local calls.
3862       CallOpc = PPCISD::CALL_NOP;
3863     }
3864   }
3866   Chain = DAG.getNode(CallOpc, dl, NodeTys, Ops);
3867   InFlag = Chain.getValue(1);
3869   if (needsTOCRestore) {
3870     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
3871     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
3872     SDValue StackPtr = DAG.getRegister(PPC::X1, PtrVT);
3873     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
3874     SDValue TOCOff = DAG.getIntPtrConstant(TOCSaveOffset);
3875     SDValue AddTOC = DAG.getNode(ISD::ADD, dl, MVT::i64, StackPtr, TOCOff);
3876     Chain = DAG.getNode(PPCISD::LOAD_TOC, dl, VTs, Chain, AddTOC, InFlag);
3877     InFlag = Chain.getValue(1);
3878   }
3880   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
3881                              DAG.getIntPtrConstant(BytesCalleePops, true),
3882                              InFlag, dl);
3883   if (!Ins.empty())
3884     InFlag = Chain.getValue(1);
3886   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3887                          Ins, dl, DAG, InVals);
3890 SDValue
3891 PPCTargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
3892                              SmallVectorImpl<SDValue> &InVals) const {
3893   SelectionDAG &DAG                     = CLI.DAG;
3894   SDLoc &dl                             = CLI.DL;
3895   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
3896   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
3897   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
3898   SDValue Chain                         = CLI.Chain;
3899   SDValue Callee                        = CLI.Callee;
3900   bool &isTailCall                      = CLI.IsTailCall;
3901   CallingConv::ID CallConv              = CLI.CallConv;
3902   bool isVarArg                         = CLI.IsVarArg;
3904   if (isTailCall)
3905     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv, isVarArg,
3906                                                    Ins, DAG);
3908   if (!isTailCall && CLI.CS && CLI.CS->isMustTailCall())
3909     report_fatal_error("failed to perform tail call elimination on a call "
3910                        "site marked musttail");
3912   if (Subtarget.isSVR4ABI()) {
3913     if (Subtarget.isPPC64())
3914       return LowerCall_64SVR4(Chain, Callee, CallConv, isVarArg,
3915                               isTailCall, Outs, OutVals, Ins,
3916                               dl, DAG, InVals);
3917     else
3918       return LowerCall_32SVR4(Chain, Callee, CallConv, isVarArg,
3919                               isTailCall, Outs, OutVals, Ins,
3920                               dl, DAG, InVals);
3921   }
3923   return LowerCall_Darwin(Chain, Callee, CallConv, isVarArg,
3924                           isTailCall, Outs, OutVals, Ins,
3925                           dl, DAG, InVals);
3928 SDValue
3929 PPCTargetLowering::LowerCall_32SVR4(SDValue Chain, SDValue Callee,
3930                                     CallingConv::ID CallConv, bool isVarArg,
3931                                     bool isTailCall,
3932                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3933                                     const SmallVectorImpl<SDValue> &OutVals,
3934                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3935                                     SDLoc dl, SelectionDAG &DAG,
3936                                     SmallVectorImpl<SDValue> &InVals) const {
3937   // See PPCTargetLowering::LowerFormalArguments_32SVR4() for a description
3938   // of the 32-bit SVR4 ABI stack frame layout.
3940   assert((CallConv == CallingConv::C ||
3941           CallConv == CallingConv::Fast) && "Unknown calling convention!");
3943   unsigned PtrByteSize = 4;
3945   MachineFunction &MF = DAG.getMachineFunction();
3947   // Mark this function as potentially containing a function that contains a
3948   // tail call. As a consequence the frame pointer will be used for dynamicalloc
3949   // and restoring the callers stack pointer in this functions epilog. This is
3950   // done because by tail calling the called function might overwrite the value
3951   // in this function's (MF) stack pointer stack slot 0(SP).
3952   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
3953       CallConv == CallingConv::Fast)
3954     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
3956   // Count how many bytes are to be pushed on the stack, including the linkage
3957   // area, parameter list area and the part of the local variable space which
3958   // contains copies of aggregates which are passed by value.
3960   // Assign locations to all of the outgoing arguments.
3961   SmallVector<CCValAssign, 16> ArgLocs;
3962   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), ArgLocs,
3963                  *DAG.getContext());
3965   // Reserve space for the linkage area on the stack.
3966   CCInfo.AllocateStack(PPCFrameLowering::getLinkageSize(false, false, false),
3967                        PtrByteSize);
3969   if (isVarArg) {
3970     // Handle fixed and variable vector arguments differently.
3971     // Fixed vector arguments go into registers as long as registers are
3972     // available. Variable vector arguments always go into memory.
3973     unsigned NumArgs = Outs.size();
3975     for (unsigned i = 0; i != NumArgs; ++i) {
3976       MVT ArgVT = Outs[i].VT;
3977       ISD::ArgFlagsTy ArgFlags = Outs[i].Flags;
3978       bool Result;
3980       if (Outs[i].IsFixed) {
3981         Result = CC_PPC32_SVR4(i, ArgVT, ArgVT, CCValAssign::Full, ArgFlags,
3982                                CCInfo);
3983       } else {
3984         Result = CC_PPC32_SVR4_VarArg(i, ArgVT, ArgVT, CCValAssign::Full,
3985                                       ArgFlags, CCInfo);
3986       }
3988       if (Result) {
3989 #ifndef NDEBUG
3990         errs() << "Call operand #" << i << " has unhandled type "
3991              << EVT(ArgVT).getEVTString() << "\n";
3992 #endif
3993         llvm_unreachable(nullptr);
3994       }
3995     }
3996   } else {
3997     // All arguments are treated the same.
3998     CCInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4);
3999   }
4001   // Assign locations to all of the outgoing aggregate by value arguments.
4002   SmallVector<CCValAssign, 16> ByValArgLocs;
4003   CCState CCByValInfo(CallConv, isVarArg, DAG.getMachineFunction(),
4004                       ByValArgLocs, *DAG.getContext());
4006   // Reserve stack space for the allocations in CCInfo.
4007   CCByValInfo.AllocateStack(CCInfo.getNextStackOffset(), PtrByteSize);
4009   CCByValInfo.AnalyzeCallOperands(Outs, CC_PPC32_SVR4_ByVal);
4011   // Size of the linkage area, parameter list area and the part of the local
4012   // space variable where copies of aggregates which are passed by value are
4013   // stored.
4014   unsigned NumBytes = CCByValInfo.getNextStackOffset();
4016   // Calculate by how many bytes the stack has to be adjusted in case of tail
4017   // call optimization.
4018   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4020   // Adjust the stack pointer for the new arguments...
4021   // These operations are automatically eliminated by the prolog/epilog pass
4022   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4023                                dl);
4024   SDValue CallSeqStart = Chain;
4026   // Load the return address and frame pointer so it can be moved somewhere else
4027   // later.
4028   SDValue LROp, FPOp;
4029   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, false,
4030                                        dl);
4032   // Set up a copy of the stack pointer for use loading and storing any
4033   // arguments that may not fit in the registers available for argument
4034   // passing.
4035   SDValue StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4037   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4038   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4039   SmallVector<SDValue, 8> MemOpChains;
4041   bool seenFloatArg = false;
4042   // Walk the register/memloc assignments, inserting copies/loads.
4043   for (unsigned i = 0, j = 0, e = ArgLocs.size();
4044        i != e;
4045        ++i) {
4046     CCValAssign &VA = ArgLocs[i];
4047     SDValue Arg = OutVals[i];
4048     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4050     if (Flags.isByVal()) {
4051       // Argument is an aggregate which is passed by value, thus we need to
4052       // create a copy of it in the local variable space of the current stack
4053       // frame (which is the stack frame of the caller) and pass the address of
4054       // this copy to the callee.
4055       assert((j < ByValArgLocs.size()) && "Index out of bounds!");
4056       CCValAssign &ByValVA = ByValArgLocs[j++];
4057       assert((VA.getValNo() == ByValVA.getValNo()) && "ValNo mismatch!");
4059       // Memory reserved in the local variable space of the callers stack frame.
4060       unsigned LocMemOffset = ByValVA.getLocMemOffset();
4062       SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4063       PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4065       // Create a copy of the argument in the local area of the current
4066       // stack frame.
4067       SDValue MemcpyCall =
4068         CreateCopyOfByValArgument(Arg, PtrOff,
4069                                   CallSeqStart.getNode()->getOperand(0),
4070                                   Flags, DAG, dl);
4072       // This must go outside the CALLSEQ_START..END.
4073       SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4074                            CallSeqStart.getNode()->getOperand(1),
4075                            SDLoc(MemcpyCall));
4076       DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4077                              NewCallSeqStart.getNode());
4078       Chain = CallSeqStart = NewCallSeqStart;
4080       // Pass the address of the aggregate copy on the stack either in a
4081       // physical register or in the parameter list area of the current stack
4082       // frame to the callee.
4083       Arg = PtrOff;
4084     }
4086     if (VA.isRegLoc()) {
4087       if (Arg.getValueType() == MVT::i1)
4088         Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Arg);
4090       seenFloatArg |= VA.getLocVT().isFloatingPoint();
4091       // Put argument in a physical register.
4092       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
4093     } else {
4094       // Put argument in the parameter list area of the current stack frame.
4095       assert(VA.isMemLoc());
4096       unsigned LocMemOffset = VA.getLocMemOffset();
4098       if (!isTailCall) {
4099         SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
4100         PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
4102         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff,
4103                                            MachinePointerInfo(),
4104                                            false, false, 0));
4105       } else {
4106         // Calculate and remember argument location.
4107         CalculateTailCallArgDest(DAG, MF, false, Arg, SPDiff, LocMemOffset,
4108                                  TailCallArguments);
4109       }
4110     }
4111   }
4113   if (!MemOpChains.empty())
4114     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4116   // Build a sequence of copy-to-reg nodes chained together with token chain
4117   // and flag operands which copy the outgoing args into the appropriate regs.
4118   SDValue InFlag;
4119   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4120     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4121                              RegsToPass[i].second, InFlag);
4122     InFlag = Chain.getValue(1);
4123   }
4125   // Set CR bit 6 to true if this is a vararg call with floating args passed in
4126   // registers.
4127   if (isVarArg) {
4128     SDVTList VTs = DAG.getVTList(MVT::Other, MVT::Glue);
4129     SDValue Ops[] = { Chain, InFlag };
4131     Chain = DAG.getNode(seenFloatArg ? PPCISD::CR6SET : PPCISD::CR6UNSET,
4132                         dl, VTs, makeArrayRef(Ops, InFlag.getNode() ? 2 : 1));
4134     InFlag = Chain.getValue(1);
4135   }
4137   if (isTailCall)
4138     PrepareTailCall(DAG, InFlag, Chain, dl, false, SPDiff, NumBytes, LROp, FPOp,
4139                     false, TailCallArguments);
4141   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4142                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4143                     Ins, InVals);
4146 // Copy an argument into memory, being careful to do this outside the
4147 // call sequence for the call to which the argument belongs.
4148 SDValue
4149 PPCTargetLowering::createMemcpyOutsideCallSeq(SDValue Arg, SDValue PtrOff,
4150                                               SDValue CallSeqStart,
4151                                               ISD::ArgFlagsTy Flags,
4152                                               SelectionDAG &DAG,
4153                                               SDLoc dl) const {
4154   SDValue MemcpyCall = CreateCopyOfByValArgument(Arg, PtrOff,
4155                         CallSeqStart.getNode()->getOperand(0),
4156                         Flags, DAG, dl);
4157   // The MEMCPY must go outside the CALLSEQ_START..END.
4158   SDValue NewCallSeqStart = DAG.getCALLSEQ_START(MemcpyCall,
4159                              CallSeqStart.getNode()->getOperand(1),
4160                              SDLoc(MemcpyCall));
4161   DAG.ReplaceAllUsesWith(CallSeqStart.getNode(),
4162                          NewCallSeqStart.getNode());
4163   return NewCallSeqStart;
4166 SDValue
4167 PPCTargetLowering::LowerCall_64SVR4(SDValue Chain, SDValue Callee,
4168                                     CallingConv::ID CallConv, bool isVarArg,
4169                                     bool isTailCall,
4170                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4171                                     const SmallVectorImpl<SDValue> &OutVals,
4172                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4173                                     SDLoc dl, SelectionDAG &DAG,
4174                                     SmallVectorImpl<SDValue> &InVals) const {
4176   bool isELFv2ABI = Subtarget.isELFv2ABI();
4177   bool isLittleEndian = Subtarget.isLittleEndian();
4178   unsigned NumOps = Outs.size();
4180   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4181   unsigned PtrByteSize = 8;
4183   MachineFunction &MF = DAG.getMachineFunction();
4185   // Mark this function as potentially containing a function that contains a
4186   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4187   // and restoring the callers stack pointer in this functions epilog. This is
4188   // done because by tail calling the called function might overwrite the value
4189   // in this function's (MF) stack pointer stack slot 0(SP).
4190   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4191       CallConv == CallingConv::Fast)
4192     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4194   // Count how many bytes are to be pushed on the stack, including the linkage
4195   // area, and parameter passing area.  On ELFv1, the linkage area is 48 bytes
4196   // reserved space for [SP][CR][LR][2 x unused][TOC]; on ELFv2, the linkage
4197   // area is 32 bytes reserved space for [SP][CR][LR][TOC].
4198   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(true, false,
4199                                                           isELFv2ABI);
4200   unsigned NumBytes = LinkageSize;
4202   // Add up all the space actually used.
4203   for (unsigned i = 0; i != NumOps; ++i) {
4204     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4205     EVT ArgVT = Outs[i].VT;
4206     EVT OrigVT = Outs[i].ArgVT;
4208     /* Respect alignment of argument on the stack.  */
4209     unsigned Align =
4210       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4211     NumBytes = ((NumBytes + Align - 1) / Align) * Align;
4213     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4214     if (Flags.isInConsecutiveRegsLast())
4215       NumBytes = ((NumBytes + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4216   }
4218   unsigned NumBytesActuallyUsed = NumBytes;
4220   // The prolog code of the callee may store up to 8 GPR argument registers to
4221   // the stack, allowing va_start to index over them in memory if its varargs.
4222   // Because we cannot tell if this is needed on the caller side, we have to
4223   // conservatively assume that it is needed.  As such, make sure we have at
4224   // least enough stack space for the caller to store the 8 GPRs.
4225   // FIXME: On ELFv2, it may be unnecessary to allocate the parameter area.
4226   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4228   // Tail call needs the stack to be aligned.
4229   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4230       CallConv == CallingConv::Fast)
4231     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4233   // Calculate by how many bytes the stack has to be adjusted in case of tail
4234   // call optimization.
4235   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4237   // To protect arguments on the stack from being clobbered in a tail call,
4238   // force all the loads to happen before doing any other lowering.
4239   if (isTailCall)
4240     Chain = DAG.getStackArgumentTokenFactor(Chain);
4242   // Adjust the stack pointer for the new arguments...
4243   // These operations are automatically eliminated by the prolog/epilog pass
4244   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4245                                dl);
4246   SDValue CallSeqStart = Chain;
4248   // Load the return address and frame pointer so it can be move somewhere else
4249   // later.
4250   SDValue LROp, FPOp;
4251   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4252                                        dl);
4254   // Set up a copy of the stack pointer for use loading and storing any
4255   // arguments that may not fit in the registers available for argument
4256   // passing.
4257   SDValue StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4259   // Figure out which arguments are going to go in registers, and which in
4260   // memory.  Also, if this is a vararg function, floating point operations
4261   // must be stored to our stack, and loaded into integer regs as well, if
4262   // any integer regs are available for argument passing.
4263   unsigned ArgOffset = LinkageSize;
4264   unsigned GPR_idx, FPR_idx = 0, VR_idx = 0;
4266   static const MCPhysReg GPR[] = {
4267     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4268     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4269   };
4270   static const MCPhysReg *FPR = GetFPR();
4272   static const MCPhysReg VR[] = {
4273     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4274     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4275   };
4276   static const MCPhysReg VSRH[] = {
4277     PPC::VSH2, PPC::VSH3, PPC::VSH4, PPC::VSH5, PPC::VSH6, PPC::VSH7, PPC::VSH8,
4278     PPC::VSH9, PPC::VSH10, PPC::VSH11, PPC::VSH12, PPC::VSH13
4279   };
4281   const unsigned NumGPRs = array_lengthof(GPR);
4282   const unsigned NumFPRs = 13;
4283   const unsigned NumVRs  = array_lengthof(VR);
4285   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4286   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4288   SmallVector<SDValue, 8> MemOpChains;
4289   for (unsigned i = 0; i != NumOps; ++i) {
4290     SDValue Arg = OutVals[i];
4291     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4292     EVT ArgVT = Outs[i].VT;
4293     EVT OrigVT = Outs[i].ArgVT;
4295     /* Respect alignment of argument on the stack.  */
4296     unsigned Align =
4297       CalculateStackSlotAlignment(ArgVT, OrigVT, Flags, PtrByteSize);
4298     ArgOffset = ((ArgOffset + Align - 1) / Align) * Align;
4300     /* Compute GPR index associated with argument offset.  */
4301     GPR_idx = (ArgOffset - LinkageSize) / PtrByteSize;
4302     GPR_idx = std::min(GPR_idx, NumGPRs);
4304     // PtrOff will be used to store the current argument to the stack if a
4305     // register cannot be found for it.
4306     SDValue PtrOff;
4308     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4310     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4312     // Promote integers to 64-bit values.
4313     if (Arg.getValueType() == MVT::i32 || Arg.getValueType() == MVT::i1) {
4314       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4315       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4316       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4317     }
4319     // FIXME memcpy is used way more than necessary.  Correctness first.
4320     // Note: "by value" is code for passing a structure by value, not
4321     // basic types.
4322     if (Flags.isByVal()) {
4323       // Note: Size includes alignment padding, so
4324       //   struct x { short a; char b; }
4325       // will have Size = 4.  With #pragma pack(1), it will have Size = 3.
4326       // These are the proper values we need for right-justifying the
4327       // aggregate in a parameter register.
4328       unsigned Size = Flags.getByValSize();
4330       // An empty aggregate parameter takes up no storage and no
4331       // registers.
4332       if (Size == 0)
4333         continue;
4335       // All aggregates smaller than 8 bytes must be passed right-justified.
4336       if (Size==1 || Size==2 || Size==4) {
4337         EVT VT = (Size==1) ? MVT::i8 : ((Size==2) ? MVT::i16 : MVT::i32);
4338         if (GPR_idx != NumGPRs) {
4339           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4340                                         MachinePointerInfo(), VT,
4341                                         false, false, false, 0);
4342           MemOpChains.push_back(Load.getValue(1));
4343           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4345           ArgOffset += PtrByteSize;
4346           continue;
4347         }
4348       }
4350       if (GPR_idx == NumGPRs && Size < 8) {
4351         SDValue AddPtr = PtrOff;
4352         if (!isLittleEndian) {
4353           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4354                                           PtrOff.getValueType());
4355           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4356         }
4357         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4358                                                           CallSeqStart,
4359                                                           Flags, DAG, dl);
4360         ArgOffset += PtrByteSize;
4361         continue;
4362       }
4363       // Copy entire object into memory.  There are cases where gcc-generated
4364       // code assumes it is there, even if it could be put entirely into
4365       // registers.  (This is not what the doc says.)
4367       // FIXME: The above statement is likely due to a misunderstanding of the
4368       // documents.  All arguments must be copied into the parameter area BY
4369       // THE CALLEE in the event that the callee takes the address of any
4370       // formal argument.  That has not yet been implemented.  However, it is
4371       // reasonable to use the stack area as a staging area for the register
4372       // load.
4374       // Skip this for small aggregates, as we will use the same slot for a
4375       // right-justified copy, below.
4376       if (Size >= 8)
4377         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4378                                                           CallSeqStart,
4379                                                           Flags, DAG, dl);
4381       // When a register is available, pass a small aggregate right-justified.
4382       if (Size < 8 && GPR_idx != NumGPRs) {
4383         // The easiest way to get this right-justified in a register
4384         // is to copy the structure into the rightmost portion of a
4385         // local variable slot, then load the whole slot into the
4386         // register.
4387         // FIXME: The memcpy seems to produce pretty awful code for
4388         // small aggregates, particularly for packed ones.
4389         // FIXME: It would be preferable to use the slot in the
4390         // parameter save area instead of a new local variable.
4391         SDValue AddPtr = PtrOff;
4392         if (!isLittleEndian) {
4393           SDValue Const = DAG.getConstant(8 - Size, PtrOff.getValueType());
4394           AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4395         }
4396         Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4397                                                           CallSeqStart,
4398                                                           Flags, DAG, dl);
4400         // Load the slot into the register.
4401         SDValue Load = DAG.getLoad(PtrVT, dl, Chain, PtrOff,
4402                                    MachinePointerInfo(),
4403                                    false, false, false, 0);
4404         MemOpChains.push_back(Load.getValue(1));
4405         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Load));
4407         // Done with this argument.
4408         ArgOffset += PtrByteSize;
4409         continue;
4410       }
4412       // For aggregates larger than PtrByteSize, copy the pieces of the
4413       // object that fit into registers from the parameter save area.
4414       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4415         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4416         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4417         if (GPR_idx != NumGPRs) {
4418           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4419                                      MachinePointerInfo(),
4420                                      false, false, false, 0);
4421           MemOpChains.push_back(Load.getValue(1));
4422           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4423           ArgOffset += PtrByteSize;
4424         } else {
4425           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4426           break;
4427         }
4428       }
4429       continue;
4430     }
4432     switch (Arg.getSimpleValueType().SimpleTy) {
4433     default: llvm_unreachable("Unexpected ValueType for argument!");
4434     case MVT::i1:
4435     case MVT::i32:
4436     case MVT::i64:
4437       // These can be scalar arguments or elements of an integer array type
4438       // passed directly.  Clang may use those instead of "byval" aggregate
4439       // types to avoid forcing arguments to memory unnecessarily.
4440       if (GPR_idx != NumGPRs) {
4441         RegsToPass.push_back(std::make_pair(GPR[GPR_idx], Arg));
4442       } else {
4443         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4444                          true, isTailCall, false, MemOpChains,
4445                          TailCallArguments, dl);
4446       }
4447       ArgOffset += PtrByteSize;
4448       break;
4449     case MVT::f32:
4450     case MVT::f64: {
4451       // These can be scalar arguments or elements of a float array type
4452       // passed directly.  The latter are used to implement ELFv2 homogenous
4453       // float aggregates.
4455       // Named arguments go into FPRs first, and once they overflow, the
4456       // remaining arguments go into GPRs and then the parameter save area.
4457       // Unnamed arguments for vararg functions always go to GPRs and
4458       // then the parameter save area.  For now, put all arguments to vararg
4459       // routines always in both locations (FPR *and* GPR or stack slot).
4460       bool NeedGPROrStack = isVarArg || FPR_idx == NumFPRs;
4462       // First load the argument into the next available FPR.
4463       if (FPR_idx != NumFPRs)
4464         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4466       // Next, load the argument into GPR or stack slot if needed.
4467       if (!NeedGPROrStack)
4468         ;
4469       else if (GPR_idx != NumGPRs) {
4470         // In the non-vararg case, this can only ever happen in the
4471         // presence of f32 array types, since otherwise we never run
4472         // out of FPRs before running out of GPRs.
4473         SDValue ArgVal;
4475         // Double values are always passed in a single GPR.
4476         if (Arg.getValueType() != MVT::f32) {
4477           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
4479         // Non-array float values are extended and passed in a GPR.
4480         } else if (!Flags.isInConsecutiveRegs()) {
4481           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4482           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4484         // If we have an array of floats, we collect every odd element
4485         // together with its predecessor into one GPR.
4486         } else if (ArgOffset % PtrByteSize != 0) {
4487           SDValue Lo, Hi;
4488           Lo = DAG.getNode(ISD::BITCAST, dl, MVT::i32, OutVals[i - 1]);
4489           Hi = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4490           if (!isLittleEndian)
4491             std::swap(Lo, Hi);
4492           ArgVal = DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
4494         // The final element, if even, goes into the first half of a GPR.
4495         } else if (Flags.isInConsecutiveRegsLast()) {
4496           ArgVal = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Arg);
4497           ArgVal = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i64, ArgVal);
4498           if (!isLittleEndian)
4499             ArgVal = DAG.getNode(ISD::SHL, dl, MVT::i64, ArgVal,
4500                                  DAG.getConstant(32, MVT::i32));
4502         // Non-final even elements are skipped; they will be handled
4503         // together the with subsequent argument on the next go-around.
4504         } else
4505           ArgVal = SDValue();
4507         if (ArgVal.getNode())
4508           RegsToPass.push_back(std::make_pair(GPR[GPR_idx], ArgVal));
4509       } else {
4510         // Single-precision floating-point values are mapped to the
4511         // second (rightmost) word of the stack doubleword.
4512         if (Arg.getValueType() == MVT::f32 &&
4513             !isLittleEndian && !Flags.isInConsecutiveRegs()) {
4514           SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4515           PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4516         }
4518         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4519                          true, isTailCall, false, MemOpChains,
4520                          TailCallArguments, dl);
4521       }
4522       // When passing an array of floats, the array occupies consecutive
4523       // space in the argument area; only round up to the next doubleword
4524       // at the end of the array.  Otherwise, each float takes 8 bytes.
4525       ArgOffset += (Arg.getValueType() == MVT::f32 &&
4526                     Flags.isInConsecutiveRegs()) ? 4 : 8;
4527       if (Flags.isInConsecutiveRegsLast())
4528         ArgOffset = ((ArgOffset + PtrByteSize - 1)/PtrByteSize) * PtrByteSize;
4529       break;
4530     }
4531     case MVT::v4f32:
4532     case MVT::v4i32:
4533     case MVT::v8i16:
4534     case MVT::v16i8:
4535     case MVT::v2f64:
4536     case MVT::v2i64:
4537       // These can be scalar arguments or elements of a vector array type
4538       // passed directly.  The latter are used to implement ELFv2 homogenous
4539       // vector aggregates.
4541       // For a varargs call, named arguments go into VRs or on the stack as
4542       // usual; unnamed arguments always go to the stack or the corresponding
4543       // GPRs when within range.  For now, we always put the value in both
4544       // locations (or even all three).
4545       if (isVarArg) {
4546         // We could elide this store in the case where the object fits
4547         // entirely in R registers.  Maybe later.
4548         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4549                                      MachinePointerInfo(), false, false, 0);
4550         MemOpChains.push_back(Store);
4551         if (VR_idx != NumVRs) {
4552           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4553                                      MachinePointerInfo(),
4554                                      false, false, false, 0);
4555           MemOpChains.push_back(Load.getValue(1));
4557           unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4558                            Arg.getSimpleValueType() == MVT::v2i64) ?
4559                           VSRH[VR_idx] : VR[VR_idx];
4560           ++VR_idx;
4562           RegsToPass.push_back(std::make_pair(VReg, Load));
4563         }
4564         ArgOffset += 16;
4565         for (unsigned i=0; i<16; i+=PtrByteSize) {
4566           if (GPR_idx == NumGPRs)
4567             break;
4568           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4569                                   DAG.getConstant(i, PtrVT));
4570           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4571                                      false, false, false, 0);
4572           MemOpChains.push_back(Load.getValue(1));
4573           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4574         }
4575         break;
4576       }
4578       // Non-varargs Altivec params go into VRs or on the stack.
4579       if (VR_idx != NumVRs) {
4580         unsigned VReg = (Arg.getSimpleValueType() == MVT::v2f64 ||
4581                          Arg.getSimpleValueType() == MVT::v2i64) ?
4582                         VSRH[VR_idx] : VR[VR_idx];
4583         ++VR_idx;
4585         RegsToPass.push_back(std::make_pair(VReg, Arg));
4586       } else {
4587         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4588                          true, isTailCall, true, MemOpChains,
4589                          TailCallArguments, dl);
4590       }
4591       ArgOffset += 16;
4592       break;
4593     }
4594   }
4596   assert(NumBytesActuallyUsed == ArgOffset);
4597   (void)NumBytesActuallyUsed;
4599   if (!MemOpChains.empty())
4600     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
4602   // Check if this is an indirect call (MTCTR/BCTRL).
4603   // See PrepareCall() for more information about calls through function
4604   // pointers in the 64-bit SVR4 ABI.
4605   if (!isTailCall &&
4606       !dyn_cast<GlobalAddressSDNode>(Callee) &&
4607       !dyn_cast<ExternalSymbolSDNode>(Callee)) {
4608     // Load r2 into a virtual register and store it to the TOC save area.
4609     SDValue Val = DAG.getCopyFromReg(Chain, dl, PPC::X2, MVT::i64);
4610     // TOC save area offset.
4611     unsigned TOCSaveOffset = PPCFrameLowering::getTOCSaveOffset(isELFv2ABI);
4612     SDValue PtrOff = DAG.getIntPtrConstant(TOCSaveOffset);
4613     SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4614     Chain = DAG.getStore(Val.getValue(1), dl, Val, AddPtr, MachinePointerInfo(),
4615                          false, false, 0);
4616     // In the ELFv2 ABI, R12 must contain the address of an indirect callee.
4617     // This does not mean the MTCTR instruction must use R12; it's easier
4618     // to model this as an extra parameter, so do that.
4619     if (isELFv2ABI)
4620       RegsToPass.push_back(std::make_pair((unsigned)PPC::X12, Callee));
4621   }
4623   // Build a sequence of copy-to-reg nodes chained together with token chain
4624   // and flag operands which copy the outgoing args into the appropriate regs.
4625   SDValue InFlag;
4626   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
4627     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
4628                              RegsToPass[i].second, InFlag);
4629     InFlag = Chain.getValue(1);
4630   }
4632   if (isTailCall)
4633     PrepareTailCall(DAG, InFlag, Chain, dl, true, SPDiff, NumBytes, LROp,
4634                     FPOp, true, TailCallArguments);
4636   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
4637                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
4638                     Ins, InVals);
4641 SDValue
4642 PPCTargetLowering::LowerCall_Darwin(SDValue Chain, SDValue Callee,
4643                                     CallingConv::ID CallConv, bool isVarArg,
4644                                     bool isTailCall,
4645                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
4646                                     const SmallVectorImpl<SDValue> &OutVals,
4647                                     const SmallVectorImpl<ISD::InputArg> &Ins,
4648                                     SDLoc dl, SelectionDAG &DAG,
4649                                     SmallVectorImpl<SDValue> &InVals) const {
4651   unsigned NumOps = Outs.size();
4653   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
4654   bool isPPC64 = PtrVT == MVT::i64;
4655   unsigned PtrByteSize = isPPC64 ? 8 : 4;
4657   MachineFunction &MF = DAG.getMachineFunction();
4659   // Mark this function as potentially containing a function that contains a
4660   // tail call. As a consequence the frame pointer will be used for dynamicalloc
4661   // and restoring the callers stack pointer in this functions epilog. This is
4662   // done because by tail calling the called function might overwrite the value
4663   // in this function's (MF) stack pointer stack slot 0(SP).
4664   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4665       CallConv == CallingConv::Fast)
4666     MF.getInfo<PPCFunctionInfo>()->setHasFastCall();
4668   // Count how many bytes are to be pushed on the stack, including the linkage
4669   // area, and parameter passing area.  We start with 24/48 bytes, which is
4670   // prereserved space for [SP][CR][LR][3 x unused].
4671   unsigned LinkageSize = PPCFrameLowering::getLinkageSize(isPPC64, true,
4672                                                           false);
4673   unsigned NumBytes = LinkageSize;
4675   // Add up all the space actually used.
4676   // In 32-bit non-varargs calls, Altivec parameters all go at the end; usually
4677   // they all go in registers, but we must reserve stack space for them for
4678   // possible use by the caller.  In varargs or 64-bit calls, parameters are
4679   // assigned stack space in order, with padding so Altivec parameters are
4680   // 16-byte aligned.
4681   unsigned nAltivecParamsAtEnd = 0;
4682   for (unsigned i = 0; i != NumOps; ++i) {
4683     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4684     EVT ArgVT = Outs[i].VT;
4685     // Varargs Altivec parameters are padded to a 16 byte boundary.
4686     if (ArgVT == MVT::v4f32 || ArgVT == MVT::v4i32 ||
4687         ArgVT == MVT::v8i16 || ArgVT == MVT::v16i8 ||
4688         ArgVT == MVT::v2f64 || ArgVT == MVT::v2i64) {
4689       if (!isVarArg && !isPPC64) {
4690         // Non-varargs Altivec parameters go after all the non-Altivec
4691         // parameters; handle those later so we know how much padding we need.
4692         nAltivecParamsAtEnd++;
4693         continue;
4694       }
4695       // Varargs and 64-bit Altivec parameters are padded to 16 byte boundary.
4696       NumBytes = ((NumBytes+15)/16)*16;
4697     }
4698     NumBytes += CalculateStackSlotSize(ArgVT, Flags, PtrByteSize);
4699   }
4701   // Allow for Altivec parameters at the end, if needed.
4702   if (nAltivecParamsAtEnd) {
4703     NumBytes = ((NumBytes+15)/16)*16;
4704     NumBytes += 16*nAltivecParamsAtEnd;
4705   }
4707   // The prolog code of the callee may store up to 8 GPR argument registers to
4708   // the stack, allowing va_start to index over them in memory if its varargs.
4709   // Because we cannot tell if this is needed on the caller side, we have to
4710   // conservatively assume that it is needed.  As such, make sure we have at
4711   // least enough stack space for the caller to store the 8 GPRs.
4712   NumBytes = std::max(NumBytes, LinkageSize + 8 * PtrByteSize);
4714   // Tail call needs the stack to be aligned.
4715   if (getTargetMachine().Options.GuaranteedTailCallOpt &&
4716       CallConv == CallingConv::Fast)
4717     NumBytes = EnsureStackAlignment(MF.getTarget(), NumBytes);
4719   // Calculate by how many bytes the stack has to be adjusted in case of tail
4720   // call optimization.
4721   int SPDiff = CalculateTailCallSPDiff(DAG, isTailCall, NumBytes);
4723   // To protect arguments on the stack from being clobbered in a tail call,
4724   // force all the loads to happen before doing any other lowering.
4725   if (isTailCall)
4726     Chain = DAG.getStackArgumentTokenFactor(Chain);
4728   // Adjust the stack pointer for the new arguments...
4729   // These operations are automatically eliminated by the prolog/epilog pass
4730   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true),
4731                                dl);
4732   SDValue CallSeqStart = Chain;
4734   // Load the return address and frame pointer so it can be move somewhere else
4735   // later.
4736   SDValue LROp, FPOp;
4737   Chain = EmitTailCallLoadFPAndRetAddr(DAG, SPDiff, Chain, LROp, FPOp, true,
4738                                        dl);
4740   // Set up a copy of the stack pointer for use loading and storing any
4741   // arguments that may not fit in the registers available for argument
4742   // passing.
4743   SDValue StackPtr;
4744   if (isPPC64)
4745     StackPtr = DAG.getRegister(PPC::X1, MVT::i64);
4746   else
4747     StackPtr = DAG.getRegister(PPC::R1, MVT::i32);
4749   // Figure out which arguments are going to go in registers, and which in
4750   // memory.  Also, if this is a vararg function, floating point operations
4751   // must be stored to our stack, and loaded into integer regs as well, if
4752   // any integer regs are available for argument passing.
4753   unsigned ArgOffset = LinkageSize;
4754   unsigned GPR_idx = 0, FPR_idx = 0, VR_idx = 0;
4756   static const MCPhysReg GPR_32[] = {           // 32-bit registers.
4757     PPC::R3, PPC::R4, PPC::R5, PPC::R6,
4758     PPC::R7, PPC::R8, PPC::R9, PPC::R10,
4759   };
4760   static const MCPhysReg GPR_64[] = {           // 64-bit registers.
4761     PPC::X3, PPC::X4, PPC::X5, PPC::X6,
4762     PPC::X7, PPC::X8, PPC::X9, PPC::X10,
4763   };
4764   static const MCPhysReg *FPR = GetFPR();
4766   static const MCPhysReg VR[] = {
4767     PPC::V2, PPC::V3, PPC::V4, PPC::V5, PPC::V6, PPC::V7, PPC::V8,
4768     PPC::V9, PPC::V10, PPC::V11, PPC::V12, PPC::V13
4769   };
4770   const unsigned NumGPRs = array_lengthof(GPR_32);
4771   const unsigned NumFPRs = 13;
4772   const unsigned NumVRs  = array_lengthof(VR);
4774   const MCPhysReg *GPR = isPPC64 ? GPR_64 : GPR_32;
4776   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
4777   SmallVector<TailCallArgumentInfo, 8> TailCallArguments;
4779   SmallVector<SDValue, 8> MemOpChains;
4780   for (unsigned i = 0; i != NumOps; ++i) {
4781     SDValue Arg = OutVals[i];
4782     ISD::ArgFlagsTy Flags = Outs[i].Flags;
4784     // PtrOff will be used to store the current argument to the stack if a
4785     // register cannot be found for it.
4786     SDValue PtrOff;
4788     PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
4790     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
4792     // On PPC64, promote integers to 64-bit values.
4793     if (isPPC64 && Arg.getValueType() == MVT::i32) {
4794       // FIXME: Should this use ANY_EXTEND if neither sext nor zext?
4795       unsigned ExtOp = Flags.isSExt() ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
4796       Arg = DAG.getNode(ExtOp, dl, MVT::i64, Arg);
4797     }
4799     // FIXME memcpy is used way more than necessary.  Correctness first.
4800     // Note: "by value" is code for passing a structure by value, not
4801     // basic types.
4802     if (Flags.isByVal()) {
4803       unsigned Size = Flags.getByValSize();
4804       // Very small objects are passed right-justified.  Everything else is
4805       // passed left-justified.
4806       if (Size==1 || Size==2) {
4807         EVT VT = (Size==1) ? MVT::i8 : MVT::i16;
4808         if (GPR_idx != NumGPRs) {
4809           SDValue Load = DAG.getExtLoad(ISD::EXTLOAD, dl, PtrVT, Chain, Arg,
4810                                         MachinePointerInfo(), VT,
4811                                         false, false, false, 0);
4812           MemOpChains.push_back(Load.getValue(1));
4813           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4815           ArgOffset += PtrByteSize;
4816         } else {
4817           SDValue Const = DAG.getConstant(PtrByteSize - Size,
4818                                           PtrOff.getValueType());
4819           SDValue AddPtr = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, Const);
4820           Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, AddPtr,
4821                                                             CallSeqStart,
4822                                                             Flags, DAG, dl);
4823           ArgOffset += PtrByteSize;
4824         }
4825         continue;
4826       }
4827       // Copy entire object into memory.  There are cases where gcc-generated
4828       // code assumes it is there, even if it could be put entirely into
4829       // registers.  (This is not what the doc says.)
4830       Chain = CallSeqStart = createMemcpyOutsideCallSeq(Arg, PtrOff,
4831                                                         CallSeqStart,
4832                                                         Flags, DAG, dl);
4834       // For small aggregates (Darwin only) and aggregates >= PtrByteSize,
4835       // copy the pieces of the object that fit into registers from the
4836       // parameter save area.
4837       for (unsigned j=0; j<Size; j+=PtrByteSize) {
4838         SDValue Const = DAG.getConstant(j, PtrOff.getValueType());
4839         SDValue AddArg = DAG.getNode(ISD::ADD, dl, PtrVT, Arg, Const);
4840         if (GPR_idx != NumGPRs) {
4841           SDValue Load = DAG.getLoad(PtrVT, dl, Chain, AddArg,
4842                                      MachinePointerInfo(),
4843                                      false, false, false, 0);
4844           MemOpChains.push_back(Load.getValue(1));
4845           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4846           ArgOffset += PtrByteSize;
4847         } else {
4848           ArgOffset += ((Size - j + PtrByteSize-1)/PtrByteSize)*PtrByteSize;
4849           break;
4850         }
4851       }
4852       continue;
4853     }
4855     switch (Arg.getSimpleValueType().SimpleTy) {
4856     default: llvm_unreachable("Unexpected ValueType for argument!");
4857     case MVT::i1:
4858     case MVT::i32:
4859     case MVT::i64:
4860       if (GPR_idx != NumGPRs) {
4861         if (Arg.getValueType() == MVT::i1)
4862           Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, PtrVT, Arg);
4864         RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Arg));
4865       } else {
4866         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4867                          isPPC64, isTailCall, false, MemOpChains,
4868                          TailCallArguments, dl);
4869       }
4870       ArgOffset += PtrByteSize;
4871       break;
4872     case MVT::f32:
4873     case MVT::f64:
4874       if (FPR_idx != NumFPRs) {
4875         RegsToPass.push_back(std::make_pair(FPR[FPR_idx++], Arg));
4877         if (isVarArg) {
4878           SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4879                                        MachinePointerInfo(), false, false, 0);
4880           MemOpChains.push_back(Store);
4882           // Float varargs are always shadowed in available integer registers
4883           if (GPR_idx != NumGPRs) {
4884             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4885                                        MachinePointerInfo(), false, false,
4886                                        false, 0);
4887             MemOpChains.push_back(Load.getValue(1));
4888             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4889           }
4890           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 && !isPPC64){
4891             SDValue ConstFour = DAG.getConstant(4, PtrOff.getValueType());
4892             PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff, ConstFour);
4893             SDValue Load = DAG.getLoad(PtrVT, dl, Store, PtrOff,
4894                                        MachinePointerInfo(),
4895                                        false, false, false, 0);
4896             MemOpChains.push_back(Load.getValue(1));
4897             RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4898           }
4899         } else {
4900           // If we have any FPRs remaining, we may also have GPRs remaining.
4901           // Args passed in FPRs consume either 1 (f32) or 2 (f64) available
4902           // GPRs.
4903           if (GPR_idx != NumGPRs)
4904             ++GPR_idx;
4905           if (GPR_idx != NumGPRs && Arg.getValueType() == MVT::f64 &&
4906               !isPPC64)  // PPC64 has 64-bit GPR's obviously :)
4907             ++GPR_idx;
4908         }
4909       } else
4910         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4911                          isPPC64, isTailCall, false, MemOpChains,
4912                          TailCallArguments, dl);
4913       if (isPPC64)
4914         ArgOffset += 8;
4915       else
4916         ArgOffset += Arg.getValueType() == MVT::f32 ? 4 : 8;
4917       break;
4918     case MVT::v4f32:
4919     case MVT::v4i32:
4920     case MVT::v8i16:
4921     case MVT::v16i8:
4922       if (isVarArg) {
4923         // These go aligned on the stack, or in the corresponding R registers
4924         // when within range.  The Darwin PPC ABI doc claims they also go in
4925         // V registers; in fact gcc does this only for arguments that are
4926         // prototyped, not for those that match the ...  We do it for all
4927         // arguments, seems to work.
4928         while (ArgOffset % 16 !=0) {
4929           ArgOffset += PtrByteSize;
4930           if (GPR_idx != NumGPRs)
4931             GPR_idx++;
4932         }
4933         // We could elide this store in the case where the object fits
4934         // entirely in R registers.  Maybe later.
4935         PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr,
4936                             DAG.getConstant(ArgOffset, PtrVT));
4937         SDValue Store = DAG.getStore(Chain, dl, Arg, PtrOff,
4938                                      MachinePointerInfo(), false, false, 0);
4939         MemOpChains.push_back(Store);
4940         if (VR_idx != NumVRs) {
4941           SDValue Load = DAG.getLoad(MVT::v4f32, dl, Store, PtrOff,
4942                                      MachinePointerInfo(),
4943                                      false, false, false, 0);
4944           MemOpChains.push_back(Load.getValue(1));
4945           RegsToPass.push_back(std::make_pair(VR[VR_idx++], Load));
4946         }
4947         ArgOffset += 16;
4948         for (unsigned i=0; i<16; i+=PtrByteSize) {
4949           if (GPR_idx == NumGPRs)
4950             break;
4951           SDValue Ix = DAG.getNode(ISD::ADD, dl, PtrVT, PtrOff,
4952                                   DAG.getConstant(i, PtrVT));
4953           SDValue Load = DAG.getLoad(PtrVT, dl, Store, Ix, MachinePointerInfo(),
4954                                      false, false, false, 0);
4955           MemOpChains.push_back(Load.getValue(1));
4956           RegsToPass.push_back(std::make_pair(GPR[GPR_idx++], Load));
4957         }
4958         break;
4959       }
4961       // Non-varargs Altivec params generally go in registers, but have
4962       // stack space allocated at the end.
4963       if (VR_idx != NumVRs) {
4964         // Doesn't have GPR space allocated.
4965         RegsToPass.push_back(std::make_pair(VR[VR_idx++], Arg));
4966       } else if (nAltivecParamsAtEnd==0) {
4967         // We are emitting Altivec params in order.
4968         LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4969                          isPPC64, isTailCall, true, MemOpChains,
4970                          TailCallArguments, dl);
4971         ArgOffset += 16;
4972       }
4973       break;
4974     }
4975   }
4976   // If all Altivec parameters fit in registers, as they usually do,
4977   // they get stack space following the non-Altivec parameters.  We
4978   // don't track this here because nobody below needs it.
4979   // If there are more Altivec parameters than fit in registers emit
4980   // the stores here.
4981   if (!isVarArg && nAltivecParamsAtEnd > NumVRs) {
4982     unsigned j = 0;
4983     // Offset is aligned; skip 1st 12 params which go in V registers.
4984     ArgOffset = ((ArgOffset+15)/16)*16;
4985     ArgOffset += 12*16;
4986     for (unsigned i = 0; i != NumOps; ++i) {
4987       SDValue Arg = OutVals[i];
4988       EVT ArgType = Outs[i].VT;
4989       if (ArgType==MVT::v4f32 || ArgType==MVT::v4i32 ||
4990           ArgType==MVT::v8i16 || ArgType==MVT::v16i8) {
4991         if (++j > NumVRs) {
4992           SDValue PtrOff;
4993           // We are emitting Altivec params in order.
4994           LowerMemOpCallTo(DAG, MF, Chain, Arg, PtrOff, SPDiff, ArgOffset,
4995                            isPPC64, isTailCall, true, MemOpChains,
4996                            TailCallArguments, dl);
4997           ArgOffset += 16;
4998         }
4999       }
5000     }
5001   }
5003   if (!MemOpChains.empty())
5004     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
5006   // On Darwin, R12 must contain the address of an indirect callee.  This does
5007   // not mean the MTCTR instruction must use R12; it's easier to model this as
5008   // an extra parameter, so do that.
5009   if (!isTailCall &&
5010       !dyn_cast<GlobalAddressSDNode>(Callee) &&
5011       !dyn_cast<ExternalSymbolSDNode>(Callee) &&
5012       !isBLACompatibleAddress(Callee, DAG))
5013     RegsToPass.push_back(std::make_pair((unsigned)(isPPC64 ? PPC::X12 :
5014                                                    PPC::R12), Callee));
5016   // Build a sequence of copy-to-reg nodes chained together with token chain
5017   // and flag operands which copy the outgoing args into the appropriate regs.
5018   SDValue InFlag;
5019   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
5020     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
5021                              RegsToPass[i].second, InFlag);
5022     InFlag = Chain.getValue(1);
5023   }
5025   if (isTailCall)
5026     PrepareTailCall(DAG, InFlag, Chain, dl, isPPC64, SPDiff, NumBytes, LROp,
5027                     FPOp, true, TailCallArguments);
5029   return FinishCall(CallConv, dl, isTailCall, isVarArg, DAG,
5030                     RegsToPass, InFlag, Chain, Callee, SPDiff, NumBytes,
5031                     Ins, InVals);
5034 bool
5035 PPCTargetLowering::CanLowerReturn(CallingConv::ID CallConv,
5036                                   MachineFunction &MF, bool isVarArg,
5037                                   const SmallVectorImpl<ISD::OutputArg> &Outs,
5038                                   LLVMContext &Context) const {
5039   SmallVector<CCValAssign, 16> RVLocs;
5040   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
5041   return CCInfo.CheckReturn(Outs, RetCC_PPC);
5044 SDValue
5045 PPCTargetLowering::LowerReturn(SDValue Chain,
5046                                CallingConv::ID CallConv, bool isVarArg,
5047                                const SmallVectorImpl<ISD::OutputArg> &Outs,
5048                                const SmallVectorImpl<SDValue> &OutVals,
5049                                SDLoc dl, SelectionDAG &DAG) const {
5051   SmallVector<CCValAssign, 16> RVLocs;
5052   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
5053                  *DAG.getContext());
5054   CCInfo.AnalyzeReturn(Outs, RetCC_PPC);
5056   SDValue Flag;
5057   SmallVector<SDValue, 4> RetOps(1, Chain);
5059   // Copy the result values into the output registers.
5060   for (unsigned i = 0; i != RVLocs.size(); ++i) {
5061     CCValAssign &VA = RVLocs[i];
5062     assert(VA.isRegLoc() && "Can only return in registers!");
5064     SDValue Arg = OutVals[i];
5066     switch (VA.getLocInfo()) {
5067     default: llvm_unreachable("Unknown loc info!");
5068     case CCValAssign::Full: break;
5069     case CCValAssign::AExt:
5070       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
5071       break;
5072     case CCValAssign::ZExt:
5073       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
5074       break;
5075     case CCValAssign::SExt:
5076       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
5077       break;
5078     }
5080     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
5081     Flag = Chain.getValue(1);
5082     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
5083   }
5085   RetOps[0] = Chain;  // Update chain.
5087   // Add the flag if we have it.
5088   if (Flag.getNode())
5089     RetOps.push_back(Flag);
5091   return DAG.getNode(PPCISD::RET_FLAG, dl, MVT::Other, RetOps);
5094 SDValue PPCTargetLowering::LowerSTACKRESTORE(SDValue Op, SelectionDAG &DAG,
5095                                    const PPCSubtarget &Subtarget) const {
5096   // When we pop the dynamic allocation we need to restore the SP link.
5097   SDLoc dl(Op);
5099   // Get the corect type for pointers.
5100   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5102   // Construct the stack pointer operand.
5103   bool isPPC64 = Subtarget.isPPC64();
5104   unsigned SP = isPPC64 ? PPC::X1 : PPC::R1;
5105   SDValue StackPtr = DAG.getRegister(SP, PtrVT);
5107   // Get the operands for the STACKRESTORE.
5108   SDValue Chain = Op.getOperand(0);
5109   SDValue SaveSP = Op.getOperand(1);
5111   // Load the old link SP.
5112   SDValue LoadLinkSP = DAG.getLoad(PtrVT, dl, Chain, StackPtr,
5113                                    MachinePointerInfo(),
5114                                    false, false, false, 0);
5116   // Restore the stack pointer.
5117   Chain = DAG.getCopyToReg(LoadLinkSP.getValue(1), dl, SP, SaveSP);
5119   // Store the old link SP.
5120   return DAG.getStore(Chain, dl, LoadLinkSP, StackPtr, MachinePointerInfo(),
5121                       false, false, 0);
5126 SDValue
5127 PPCTargetLowering::getReturnAddrFrameIndex(SelectionDAG & DAG) const {
5128   MachineFunction &MF = DAG.getMachineFunction();
5129   bool isPPC64 = Subtarget.isPPC64();
5130   bool isDarwinABI = Subtarget.isDarwinABI();
5131   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5133   // Get current frame pointer save index.  The users of this index will be
5134   // primarily DYNALLOC instructions.
5135   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5136   int RASI = FI->getReturnAddrSaveIndex();
5138   // If the frame pointer save index hasn't been defined yet.
5139   if (!RASI) {
5140     // Find out what the fix offset of the frame pointer save area.
5141     int LROffset = PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI);
5142     // Allocate the frame index for frame pointer save area.
5143     RASI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, LROffset, true);
5144     // Save the result.
5145     FI->setReturnAddrSaveIndex(RASI);
5146   }
5147   return DAG.getFrameIndex(RASI, PtrVT);
5150 SDValue
5151 PPCTargetLowering::getFramePointerFrameIndex(SelectionDAG & DAG) const {
5152   MachineFunction &MF = DAG.getMachineFunction();
5153   bool isPPC64 = Subtarget.isPPC64();
5154   bool isDarwinABI = Subtarget.isDarwinABI();
5155   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5157   // Get current frame pointer save index.  The users of this index will be
5158   // primarily DYNALLOC instructions.
5159   PPCFunctionInfo *FI = MF.getInfo<PPCFunctionInfo>();
5160   int FPSI = FI->getFramePointerSaveIndex();
5162   // If the frame pointer save index hasn't been defined yet.
5163   if (!FPSI) {
5164     // Find out what the fix offset of the frame pointer save area.
5165     int FPOffset = PPCFrameLowering::getFramePointerSaveOffset(isPPC64,
5166                                                            isDarwinABI);
5168     // Allocate the frame index for frame pointer save area.
5169     FPSI = MF.getFrameInfo()->CreateFixedObject(isPPC64? 8 : 4, FPOffset, true);
5170     // Save the result.
5171     FI->setFramePointerSaveIndex(FPSI);
5172   }
5173   return DAG.getFrameIndex(FPSI, PtrVT);
5176 SDValue PPCTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5177                                          SelectionDAG &DAG,
5178                                          const PPCSubtarget &Subtarget) const {
5179   // Get the inputs.
5180   SDValue Chain = Op.getOperand(0);
5181   SDValue Size  = Op.getOperand(1);
5182   SDLoc dl(Op);
5184   // Get the corect type for pointers.
5185   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5186   // Negate the size.
5187   SDValue NegSize = DAG.getNode(ISD::SUB, dl, PtrVT,
5188                                   DAG.getConstant(0, PtrVT), Size);
5189   // Construct a node for the frame pointer save index.
5190   SDValue FPSIdx = getFramePointerFrameIndex(DAG);
5191   // Build a DYNALLOC node.
5192   SDValue Ops[3] = { Chain, NegSize, FPSIdx };
5193   SDVTList VTs = DAG.getVTList(PtrVT, MVT::Other);
5194   return DAG.getNode(PPCISD::DYNALLOC, dl, VTs, Ops);
5197 SDValue PPCTargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
5198                                                SelectionDAG &DAG) const {
5199   SDLoc DL(Op);
5200   return DAG.getNode(PPCISD::EH_SJLJ_SETJMP, DL,
5201                      DAG.getVTList(MVT::i32, MVT::Other),
5202                      Op.getOperand(0), Op.getOperand(1));
5205 SDValue PPCTargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
5206                                                 SelectionDAG &DAG) const {
5207   SDLoc DL(Op);
5208   return DAG.getNode(PPCISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
5209                      Op.getOperand(0), Op.getOperand(1));
5212 SDValue PPCTargetLowering::LowerLOAD(SDValue Op, SelectionDAG &DAG) const {
5213   assert(Op.getValueType() == MVT::i1 &&
5214          "Custom lowering only for i1 loads");
5216   // First, load 8 bits into 32 bits, then truncate to 1 bit.
5218   SDLoc dl(Op);
5219   LoadSDNode *LD = cast<LoadSDNode>(Op);
5221   SDValue Chain = LD->getChain();
5222   SDValue BasePtr = LD->getBasePtr();
5223   MachineMemOperand *MMO = LD->getMemOperand();
5225   SDValue NewLD = DAG.getExtLoad(ISD::EXTLOAD, dl, getPointerTy(), Chain,
5226                                  BasePtr, MVT::i8, MMO);
5227   SDValue Result = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, NewLD);
5229   SDValue Ops[] = { Result, SDValue(NewLD.getNode(), 1) };
5230   return DAG.getMergeValues(Ops, dl);
5233 SDValue PPCTargetLowering::LowerSTORE(SDValue Op, SelectionDAG &DAG) const {
5234   assert(Op.getOperand(1).getValueType() == MVT::i1 &&
5235          "Custom lowering only for i1 stores");
5237   // First, zero extend to 32 bits, then use a truncating store to 8 bits.
5239   SDLoc dl(Op);
5240   StoreSDNode *ST = cast<StoreSDNode>(Op);
5242   SDValue Chain = ST->getChain();
5243   SDValue BasePtr = ST->getBasePtr();
5244   SDValue Value = ST->getValue();
5245   MachineMemOperand *MMO = ST->getMemOperand();
5247   Value = DAG.getNode(ISD::ZERO_EXTEND, dl, getPointerTy(), Value);
5248   return DAG.getTruncStore(Chain, dl, Value, BasePtr, MVT::i8, MMO);
5251 // FIXME: Remove this once the ANDI glue bug is fixed:
5252 SDValue PPCTargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
5253   assert(Op.getValueType() == MVT::i1 &&
5254          "Custom lowering only for i1 results");
5256   SDLoc DL(Op);
5257   return DAG.getNode(PPCISD::ANDIo_1_GT_BIT, DL, MVT::i1,
5258                      Op.getOperand(0));
5261 /// LowerSELECT_CC - Lower floating point select_cc's into fsel instruction when
5262 /// possible.
5263 SDValue PPCTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
5264   // Not FP? Not a fsel.
5265   if (!Op.getOperand(0).getValueType().isFloatingPoint() ||
5266       !Op.getOperand(2).getValueType().isFloatingPoint())
5267     return Op;
5269   // We might be able to do better than this under some circumstances, but in
5270   // general, fsel-based lowering of select is a finite-math-only optimization.
5271   // For more information, see section F.3 of the 2.06 ISA specification.
5272   if (!DAG.getTarget().Options.NoInfsFPMath ||
5273       !DAG.getTarget().Options.NoNaNsFPMath)
5274     return Op;
5276   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
5278   EVT ResVT = Op.getValueType();
5279   EVT CmpVT = Op.getOperand(0).getValueType();
5280   SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
5281   SDValue TV  = Op.getOperand(2), FV  = Op.getOperand(3);
5282   SDLoc dl(Op);
5284   // If the RHS of the comparison is a 0.0, we don't need to do the
5285   // subtraction at all.
5286   SDValue Sel1;
5287   if (isFloatingPointZero(RHS))
5288     switch (CC) {
5289     default: break;       // SETUO etc aren't handled by fsel.
5290     case ISD::SETNE:
5291       std::swap(TV, FV);
5292     case ISD::SETEQ:
5293       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5294         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5295       Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5296       if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5297         Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5298       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5299                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), Sel1, FV);
5300     case ISD::SETULT:
5301     case ISD::SETLT:
5302       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5303     case ISD::SETOGE:
5304     case ISD::SETGE:
5305       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5306         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5307       return DAG.getNode(PPCISD::FSEL, dl, ResVT, LHS, TV, FV);
5308     case ISD::SETUGT:
5309     case ISD::SETGT:
5310       std::swap(TV, FV);  // fsel is natively setge, swap operands for setlt
5311     case ISD::SETOLE:
5312     case ISD::SETLE:
5313       if (LHS.getValueType() == MVT::f32)   // Comparison is always 64-bits
5314         LHS = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, LHS);
5315       return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5316                          DAG.getNode(ISD::FNEG, dl, MVT::f64, LHS), TV, FV);
5317     }
5319   SDValue Cmp;
5320   switch (CC) {
5321   default: break;       // SETUO etc aren't handled by fsel.
5322   case ISD::SETNE:
5323     std::swap(TV, FV);
5324   case ISD::SETEQ:
5325     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5326     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5327       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5328     Sel1 = DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5329     if (Sel1.getValueType() == MVT::f32)   // Comparison is always 64-bits
5330       Sel1 = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Sel1);
5331     return DAG.getNode(PPCISD::FSEL, dl, ResVT,
5332                        DAG.getNode(ISD::FNEG, dl, MVT::f64, Cmp), Sel1, FV);
5333   case ISD::SETULT:
5334   case ISD::SETLT:
5335     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5336     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5337       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5338     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5339   case ISD::SETOGE:
5340   case ISD::SETGE:
5341     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, LHS, RHS);
5342     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5343       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5344     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5345   case ISD::SETUGT:
5346   case ISD::SETGT:
5347     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5348     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5349       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5350     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, FV, TV);
5351   case ISD::SETOLE:
5352   case ISD::SETLE:
5353     Cmp = DAG.getNode(ISD::FSUB, dl, CmpVT, RHS, LHS);
5354     if (Cmp.getValueType() == MVT::f32)   // Comparison is always 64-bits
5355       Cmp = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Cmp);
5356     return DAG.getNode(PPCISD::FSEL, dl, ResVT, Cmp, TV, FV);
5357   }
5358   return Op;
5361 // FIXME: Split this code up when LegalizeDAGTypes lands.
5362 SDValue PPCTargetLowering::LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
5363                                            SDLoc dl) const {
5364   assert(Op.getOperand(0).getValueType().isFloatingPoint());
5365   SDValue Src = Op.getOperand(0);
5366   if (Src.getValueType() == MVT::f32)
5367     Src = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Src);
5369   SDValue Tmp;
5370   switch (Op.getSimpleValueType().SimpleTy) {
5371   default: llvm_unreachable("Unhandled FP_TO_INT type in custom expander!");
5372   case MVT::i32:
5373     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIWZ :
5374                         (Subtarget.hasFPCVT() ? PPCISD::FCTIWUZ :
5375                                                    PPCISD::FCTIDZ),
5376                       dl, MVT::f64, Src);
5377     break;
5378   case MVT::i64:
5379     assert((Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT()) &&
5380            "i64 FP_TO_UINT is supported only with FPCVT");
5381     Tmp = DAG.getNode(Op.getOpcode()==ISD::FP_TO_SINT ? PPCISD::FCTIDZ :
5382                                                         PPCISD::FCTIDUZ,
5383                       dl, MVT::f64, Src);
5384     break;
5385   }
5387   // Convert the FP value to an int value through memory.
5388   bool i32Stack = Op.getValueType() == MVT::i32 && Subtarget.hasSTFIWX() &&
5389     (Op.getOpcode() == ISD::FP_TO_SINT || Subtarget.hasFPCVT());
5390   SDValue FIPtr = DAG.CreateStackTemporary(i32Stack ? MVT::i32 : MVT::f64);
5391   int FI = cast<FrameIndexSDNode>(FIPtr)->getIndex();
5392   MachinePointerInfo MPI = MachinePointerInfo::getFixedStack(FI);
5394   // Emit a store to the stack slot.
5395   SDValue Chain;
5396   if (i32Stack) {
5397     MachineFunction &MF = DAG.getMachineFunction();
5398     MachineMemOperand *MMO =
5399       MF.getMachineMemOperand(MPI, MachineMemOperand::MOStore, 4, 4);
5400     SDValue Ops[] = { DAG.getEntryNode(), Tmp, FIPtr };
5401     Chain = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
5402               DAG.getVTList(MVT::Other), Ops, MVT::i32, MMO);
5403   } else
5404     Chain = DAG.getStore(DAG.getEntryNode(), dl, Tmp, FIPtr,
5405                          MPI, false, false, 0);
5407   // Result is a load from the stack slot.  If loading 4 bytes, make sure to
5408   // add in a bias.
5409   if (Op.getValueType() == MVT::i32 && !i32Stack) {
5410     FIPtr = DAG.getNode(ISD::ADD, dl, FIPtr.getValueType(), FIPtr,
5411                         DAG.getConstant(4, FIPtr.getValueType()));
5412     MPI = MachinePointerInfo();
5413   }
5415   return DAG.getLoad(Op.getValueType(), dl, Chain, FIPtr, MPI,
5416                      false, false, false, 0);
5419 SDValue PPCTargetLowering::LowerINT_TO_FP(SDValue Op,
5420                                            SelectionDAG &DAG) const {
5421   SDLoc dl(Op);
5422   // Don't handle ppc_fp128 here; let it be lowered to a libcall.
5423   if (Op.getValueType() != MVT::f32 && Op.getValueType() != MVT::f64)
5424     return SDValue();
5426   if (Op.getOperand(0).getValueType() == MVT::i1)
5427     return DAG.getNode(ISD::SELECT, dl, Op.getValueType(), Op.getOperand(0),
5428                        DAG.getConstantFP(1.0, Op.getValueType()),
5429                        DAG.getConstantFP(0.0, Op.getValueType()));
5431   assert((Op.getOpcode() == ISD::SINT_TO_FP || Subtarget.hasFPCVT()) &&
5432          "UINT_TO_FP is supported only with FPCVT");
5434   // If we have FCFIDS, then use it when converting to single-precision.
5435   // Otherwise, convert to double-precision and then round.
5436   unsigned FCFOp = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5437                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5438                     PPCISD::FCFIDUS : PPCISD::FCFIDS) :
5439                    (Op.getOpcode() == ISD::UINT_TO_FP ?
5440                     PPCISD::FCFIDU : PPCISD::FCFID);
5441   MVT      FCFTy = (Subtarget.hasFPCVT() && Op.getValueType() == MVT::f32) ?
5442                    MVT::f32 : MVT::f64;
5444   if (Op.getOperand(0).getValueType() == MVT::i64) {
5445     SDValue SINT = Op.getOperand(0);
5446     // When converting to single-precision, we actually need to convert
5447     // to double-precision first and then round to single-precision.
5448     // To avoid double-rounding effects during that operation, we have
5449     // to prepare the input operand.  Bits that might be truncated when
5450     // converting to double-precision are replaced by a bit that won't
5451     // be lost at this stage, but is below the single-precision rounding
5452     // position.
5453     //
5454     // However, if -enable-unsafe-fp-math is in effect, accept double
5455     // rounding to avoid the extra overhead.
5456     if (Op.getValueType() == MVT::f32 &&
5457         !Subtarget.hasFPCVT() &&
5458         !DAG.getTarget().Options.UnsafeFPMath) {
5460       // Twiddle input to make sure the low 11 bits are zero.  (If this
5461       // is the case, we are guaranteed the value will fit into the 53 bit
5462       // mantissa of an IEEE double-precision value without rounding.)
5463       // If any of those low 11 bits were not zero originally, make sure
5464       // bit 12 (value 2048) is set instead, so that the final rounding
5465       // to single-precision gets the correct result.
5466       SDValue Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5467                                   SINT, DAG.getConstant(2047, MVT::i64));
5468       Round = DAG.getNode(ISD::ADD, dl, MVT::i64,
5469                           Round, DAG.getConstant(2047, MVT::i64));
5470       Round = DAG.getNode(ISD::OR, dl, MVT::i64, Round, SINT);
5471       Round = DAG.getNode(ISD::AND, dl, MVT::i64,
5472                           Round, DAG.getConstant(-2048, MVT::i64));
5474       // However, we cannot use that value unconditionally: if the magnitude
5475       // of the input value is small, the bit-twiddling we did above might
5476       // end up visibly changing the output.  Fortunately, in that case, we
5477       // don't need to twiddle bits since the original input will convert
5478       // exactly to double-precision floating-point already.  Therefore,
5479       // construct a conditional to use the original value if the top 11
5480       // bits are all sign-bit copies, and use the rounded value computed
5481       // above otherwise.
5482       SDValue Cond = DAG.getNode(ISD::SRA, dl, MVT::i64,
5483                                  SINT, DAG.getConstant(53, MVT::i32));
5484       Cond = DAG.getNode(ISD::ADD, dl, MVT::i64,
5485                          Cond, DAG.getConstant(1, MVT::i64));
5486       Cond = DAG.getSetCC(dl, MVT::i32,
5487                           Cond, DAG.getConstant(1, MVT::i64), ISD::SETUGT);
5489       SINT = DAG.getNode(ISD::SELECT, dl, MVT::i64, Cond, Round, SINT);
5490     }
5492     SDValue Bits = DAG.getNode(ISD::BITCAST, dl, MVT::f64, SINT);
5493     SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Bits);
5495     if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5496       FP = DAG.getNode(ISD::FP_ROUND, dl,
5497                        MVT::f32, FP, DAG.getIntPtrConstant(0));
5498     return FP;
5499   }
5501   assert(Op.getOperand(0).getValueType() == MVT::i32 &&
5502          "Unhandled INT_TO_FP type in custom expander!");
5503   // Since we only generate this in 64-bit mode, we can take advantage of
5504   // 64-bit registers.  In particular, sign extend the input value into the
5505   // 64-bit register with extsw, store the WHOLE 64-bit value into the stack
5506   // then lfd it and fcfid it.
5507   MachineFunction &MF = DAG.getMachineFunction();
5508   MachineFrameInfo *FrameInfo = MF.getFrameInfo();
5509   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5511   SDValue Ld;
5512   if (Subtarget.hasLFIWAX() || Subtarget.hasFPCVT()) {
5513     int FrameIdx = FrameInfo->CreateStackObject(4, 4, false);
5514     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5516     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0), FIdx,
5517                                  MachinePointerInfo::getFixedStack(FrameIdx),
5518                                  false, false, 0);
5520     assert(cast<StoreSDNode>(Store)->getMemoryVT() == MVT::i32 &&
5521            "Expected an i32 store");
5522     MachineMemOperand *MMO =
5523       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(FrameIdx),
5524                               MachineMemOperand::MOLoad, 4, 4);
5525     SDValue Ops[] = { Store, FIdx };
5526     Ld = DAG.getMemIntrinsicNode(Op.getOpcode() == ISD::UINT_TO_FP ?
5527                                    PPCISD::LFIWZX : PPCISD::LFIWAX,
5528                                  dl, DAG.getVTList(MVT::f64, MVT::Other),
5529                                  Ops, MVT::i32, MMO);
5530   } else {
5531     assert(Subtarget.isPPC64() &&
5532            "i32->FP without LFIWAX supported only on PPC64");
5534     int FrameIdx = FrameInfo->CreateStackObject(8, 8, false);
5535     SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
5537     SDValue Ext64 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i64,
5538                                 Op.getOperand(0));
5540     // STD the extended value into the stack slot.
5541     SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Ext64, FIdx,
5542                                  MachinePointerInfo::getFixedStack(FrameIdx),
5543                                  false, false, 0);
5545     // Load the value as a double.
5546     Ld = DAG.getLoad(MVT::f64, dl, Store, FIdx,
5547                      MachinePointerInfo::getFixedStack(FrameIdx),
5548                      false, false, false, 0);
5549   }
5551   // FCFID it and return it.
5552   SDValue FP = DAG.getNode(FCFOp, dl, FCFTy, Ld);
5553   if (Op.getValueType() == MVT::f32 && !Subtarget.hasFPCVT())
5554     FP = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, FP, DAG.getIntPtrConstant(0));
5555   return FP;
5558 SDValue PPCTargetLowering::LowerFLT_ROUNDS_(SDValue Op,
5559                                             SelectionDAG &DAG) const {
5560   SDLoc dl(Op);
5561   /*
5562    The rounding mode is in bits 30:31 of FPSR, and has the following
5563    settings:
5564      00 Round to nearest
5565      01 Round to 0
5566      10 Round to +inf
5567      11 Round to -inf
5569   FLT_ROUNDS, on the other hand, expects the following:
5570     -1 Undefined
5571      0 Round to 0
5572      1 Round to nearest
5573      2 Round to +inf
5574      3 Round to -inf
5576   To perform the conversion, we do:
5577     ((FPSCR & 0x3) ^ ((~FPSCR & 0x3) >> 1))
5578   */
5580   MachineFunction &MF = DAG.getMachineFunction();
5581   EVT VT = Op.getValueType();
5582   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
5584   // Save FP Control Word to register
5585   EVT NodeTys[] = {
5586     MVT::f64,    // return register
5587     MVT::Glue    // unused in this context
5588   };
5589   SDValue Chain = DAG.getNode(PPCISD::MFFS, dl, NodeTys, None);
5591   // Save FP register to stack slot
5592   int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5593   SDValue StackSlot = DAG.getFrameIndex(SSFI, PtrVT);
5594   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Chain,
5595                                StackSlot, MachinePointerInfo(), false, false,0);
5597   // Load FP Control Word from low 32 bits of stack slot.
5598   SDValue Four = DAG.getConstant(4, PtrVT);
5599   SDValue Addr = DAG.getNode(ISD::ADD, dl, PtrVT, StackSlot, Four);
5600   SDValue CWD = DAG.getLoad(MVT::i32, dl, Store, Addr, MachinePointerInfo(),
5601                             false, false, false, 0);
5603   // Transform as necessary
5604   SDValue CWD1 =
5605     DAG.getNode(ISD::AND, dl, MVT::i32,
5606                 CWD, DAG.getConstant(3, MVT::i32));
5607   SDValue CWD2 =
5608     DAG.getNode(ISD::SRL, dl, MVT::i32,
5609                 DAG.getNode(ISD::AND, dl, MVT::i32,
5610                             DAG.getNode(ISD::XOR, dl, MVT::i32,
5611                                         CWD, DAG.getConstant(3, MVT::i32)),
5612                             DAG.getConstant(3, MVT::i32)),
5613                 DAG.getConstant(1, MVT::i32));
5615   SDValue RetVal =
5616     DAG.getNode(ISD::XOR, dl, MVT::i32, CWD1, CWD2);
5618   return DAG.getNode((VT.getSizeInBits() < 16 ?
5619                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
5622 SDValue PPCTargetLowering::LowerSHL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5623   EVT VT = Op.getValueType();
5624   unsigned BitWidth = VT.getSizeInBits();
5625   SDLoc dl(Op);
5626   assert(Op.getNumOperands() == 3 &&
5627          VT == Op.getOperand(1).getValueType() &&
5628          "Unexpected SHL!");
5630   // Expand into a bunch of logical ops.  Note that these ops
5631   // depend on the PPC behavior for oversized shift amounts.
5632   SDValue Lo = Op.getOperand(0);
5633   SDValue Hi = Op.getOperand(1);
5634   SDValue Amt = Op.getOperand(2);
5635   EVT AmtVT = Amt.getValueType();
5637   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5638                              DAG.getConstant(BitWidth, AmtVT), Amt);
5639   SDValue Tmp2 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Amt);
5640   SDValue Tmp3 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Tmp1);
5641   SDValue Tmp4 = DAG.getNode(ISD::OR , dl, VT, Tmp2, Tmp3);
5642   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5643                              DAG.getConstant(-BitWidth, AmtVT));
5644   SDValue Tmp6 = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Tmp5);
5645   SDValue OutHi = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5646   SDValue OutLo = DAG.getNode(PPCISD::SHL, dl, VT, Lo, Amt);
5647   SDValue OutOps[] = { OutLo, OutHi };
5648   return DAG.getMergeValues(OutOps, dl);
5651 SDValue PPCTargetLowering::LowerSRL_PARTS(SDValue Op, SelectionDAG &DAG) const {
5652   EVT VT = Op.getValueType();
5653   SDLoc dl(Op);
5654   unsigned BitWidth = VT.getSizeInBits();
5655   assert(Op.getNumOperands() == 3 &&
5656          VT == Op.getOperand(1).getValueType() &&
5657          "Unexpected SRL!");
5659   // Expand into a bunch of logical ops.  Note that these ops
5660   // depend on the PPC behavior for oversized shift amounts.
5661   SDValue Lo = Op.getOperand(0);
5662   SDValue Hi = Op.getOperand(1);
5663   SDValue Amt = Op.getOperand(2);
5664   EVT AmtVT = Amt.getValueType();
5666   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5667                              DAG.getConstant(BitWidth, AmtVT), Amt);
5668   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5669   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5670   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5671   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5672                              DAG.getConstant(-BitWidth, AmtVT));
5673   SDValue Tmp6 = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Tmp5);
5674   SDValue OutLo = DAG.getNode(ISD::OR, dl, VT, Tmp4, Tmp6);
5675   SDValue OutHi = DAG.getNode(PPCISD::SRL, dl, VT, Hi, Amt);
5676   SDValue OutOps[] = { OutLo, OutHi };
5677   return DAG.getMergeValues(OutOps, dl);
5680 SDValue PPCTargetLowering::LowerSRA_PARTS(SDValue Op, SelectionDAG &DAG) const {
5681   SDLoc dl(Op);
5682   EVT VT = Op.getValueType();
5683   unsigned BitWidth = VT.getSizeInBits();
5684   assert(Op.getNumOperands() == 3 &&
5685          VT == Op.getOperand(1).getValueType() &&
5686          "Unexpected SRA!");
5688   // Expand into a bunch of logical ops, followed by a select_cc.
5689   SDValue Lo = Op.getOperand(0);
5690   SDValue Hi = Op.getOperand(1);
5691   SDValue Amt = Op.getOperand(2);
5692   EVT AmtVT = Amt.getValueType();
5694   SDValue Tmp1 = DAG.getNode(ISD::SUB, dl, AmtVT,
5695                              DAG.getConstant(BitWidth, AmtVT), Amt);
5696   SDValue Tmp2 = DAG.getNode(PPCISD::SRL, dl, VT, Lo, Amt);
5697   SDValue Tmp3 = DAG.getNode(PPCISD::SHL, dl, VT, Hi, Tmp1);
5698   SDValue Tmp4 = DAG.getNode(ISD::OR, dl, VT, Tmp2, Tmp3);
5699   SDValue Tmp5 = DAG.getNode(ISD::ADD, dl, AmtVT, Amt,
5700                              DAG.getConstant(-BitWidth, AmtVT));
5701   SDValue Tmp6 = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Tmp5);
5702   SDValue OutHi = DAG.getNode(PPCISD::SRA, dl, VT, Hi, Amt);
5703   SDValue OutLo = DAG.getSelectCC(dl, Tmp5, DAG.getConstant(0, AmtVT),
5704                                   Tmp4, Tmp6, ISD::SETLE);
5705   SDValue OutOps[] = { OutLo, OutHi };
5706   return DAG.getMergeValues(OutOps, dl);
5709 //===----------------------------------------------------------------------===//
5710 // Vector related lowering.
5711 //
5713 /// BuildSplatI - Build a canonical splati of Val with an element size of
5714 /// SplatSize.  Cast the result to VT.
5715 static SDValue BuildSplatI(int Val, unsigned SplatSize, EVT VT,
5716                              SelectionDAG &DAG, SDLoc dl) {
5717   assert(Val >= -16 && Val <= 15 && "vsplti is out of range!");
5719   static const EVT VTys[] = { // canonical VT to use for each size.
5720     MVT::v16i8, MVT::v8i16, MVT::Other, MVT::v4i32
5721   };
5723   EVT ReqVT = VT != MVT::Other ? VT : VTys[SplatSize-1];
5725   // Force vspltis[hw] -1 to vspltisb -1 to canonicalize.
5726   if (Val == -1)
5727     SplatSize = 1;
5729   EVT CanonicalVT = VTys[SplatSize-1];
5731   // Build a canonical splat for this value.
5732   SDValue Elt = DAG.getConstant(Val, MVT::i32);
5733   SmallVector<SDValue, 8> Ops;
5734   Ops.assign(CanonicalVT.getVectorNumElements(), Elt);
5735   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, Ops);
5736   return DAG.getNode(ISD::BITCAST, dl, ReqVT, Res);
5739 /// BuildIntrinsicOp - Return a unary operator intrinsic node with the
5740 /// specified intrinsic ID.
5741 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op,
5742                                 SelectionDAG &DAG, SDLoc dl,
5743                                 EVT DestVT = MVT::Other) {
5744   if (DestVT == MVT::Other) DestVT = Op.getValueType();
5745   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5746                      DAG.getConstant(IID, MVT::i32), Op);
5749 /// BuildIntrinsicOp - Return a binary operator intrinsic node with the
5750 /// specified intrinsic ID.
5751 static SDValue BuildIntrinsicOp(unsigned IID, SDValue LHS, SDValue RHS,
5752                                 SelectionDAG &DAG, SDLoc dl,
5753                                 EVT DestVT = MVT::Other) {
5754   if (DestVT == MVT::Other) DestVT = LHS.getValueType();
5755   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5756                      DAG.getConstant(IID, MVT::i32), LHS, RHS);
5759 /// BuildIntrinsicOp - Return a ternary operator intrinsic node with the
5760 /// specified intrinsic ID.
5761 static SDValue BuildIntrinsicOp(unsigned IID, SDValue Op0, SDValue Op1,
5762                                 SDValue Op2, SelectionDAG &DAG,
5763                                 SDLoc dl, EVT DestVT = MVT::Other) {
5764   if (DestVT == MVT::Other) DestVT = Op0.getValueType();
5765   return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, DestVT,
5766                      DAG.getConstant(IID, MVT::i32), Op0, Op1, Op2);
5770 /// BuildVSLDOI - Return a VECTOR_SHUFFLE that is a vsldoi of the specified
5771 /// amount.  The result has the specified value type.
5772 static SDValue BuildVSLDOI(SDValue LHS, SDValue RHS, unsigned Amt,
5773                              EVT VT, SelectionDAG &DAG, SDLoc dl) {
5774   // Force LHS/RHS to be the right type.
5775   LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, LHS);
5776   RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, RHS);
5778   int Ops[16];
5779   for (unsigned i = 0; i != 16; ++i)
5780     Ops[i] = i + Amt;
5781   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, LHS, RHS, Ops);
5782   return DAG.getNode(ISD::BITCAST, dl, VT, T);
5785 // If this is a case we can't handle, return null and let the default
5786 // expansion code take care of it.  If we CAN select this case, and if it
5787 // selects to a single instruction, return Op.  Otherwise, if we can codegen
5788 // this case more efficiently than a constant pool load, lower it to the
5789 // sequence of ops that should be used.
5790 SDValue PPCTargetLowering::LowerBUILD_VECTOR(SDValue Op,
5791                                              SelectionDAG &DAG) const {
5792   SDLoc dl(Op);
5793   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
5794   assert(BVN && "Expected a BuildVectorSDNode in LowerBUILD_VECTOR");
5796   // Check if this is a splat of a constant value.
5797   APInt APSplatBits, APSplatUndef;
5798   unsigned SplatBitSize;
5799   bool HasAnyUndefs;
5800   if (! BVN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
5801                              HasAnyUndefs, 0, true) || SplatBitSize > 32)
5802     return SDValue();
5804   unsigned SplatBits = APSplatBits.getZExtValue();
5805   unsigned SplatUndef = APSplatUndef.getZExtValue();
5806   unsigned SplatSize = SplatBitSize / 8;
5808   // First, handle single instruction cases.
5810   // All zeros?
5811   if (SplatBits == 0) {
5812     // Canonicalize all zero vectors to be v4i32.
5813     if (Op.getValueType() != MVT::v4i32 || HasAnyUndefs) {
5814       SDValue Z = DAG.getConstant(0, MVT::i32);
5815       Z = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Z, Z, Z, Z);
5816       Op = DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Z);
5817     }
5818     return Op;
5819   }
5821   // If the sign extended value is in the range [-16,15], use VSPLTI[bhw].
5822   int32_t SextVal= (int32_t(SplatBits << (32-SplatBitSize)) >>
5823                     (32-SplatBitSize));
5824   if (SextVal >= -16 && SextVal <= 15)
5825     return BuildSplatI(SextVal, SplatSize, Op.getValueType(), DAG, dl);
5828   // Two instruction sequences.
5830   // If this value is in the range [-32,30] and is even, use:
5831   //     VSPLTI[bhw](val/2) + VSPLTI[bhw](val/2)
5832   // If this value is in the range [17,31] and is odd, use:
5833   //     VSPLTI[bhw](val-16) - VSPLTI[bhw](-16)
5834   // If this value is in the range [-31,-17] and is odd, use:
5835   //     VSPLTI[bhw](val+16) + VSPLTI[bhw](-16)
5836   // Note the last two are three-instruction sequences.
5837   if (SextVal >= -32 && SextVal <= 31) {
5838     // To avoid having these optimizations undone by constant folding,
5839     // we convert to a pseudo that will be expanded later into one of
5840     // the above forms.
5841     SDValue Elt = DAG.getConstant(SextVal, MVT::i32);
5842     EVT VT = (SplatSize == 1 ? MVT::v16i8 :
5843               (SplatSize == 2 ? MVT::v8i16 : MVT::v4i32));
5844     SDValue EltSize = DAG.getConstant(SplatSize, MVT::i32);
5845     SDValue RetVal = DAG.getNode(PPCISD::VADD_SPLAT, dl, VT, Elt, EltSize);
5846     if (VT == Op.getValueType())
5847       return RetVal;
5848     else
5849       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), RetVal);
5850   }
5852   // If this is 0x8000_0000 x 4, turn into vspltisw + vslw.  If it is
5853   // 0x7FFF_FFFF x 4, turn it into not(0x8000_0000).  This is important
5854   // for fneg/fabs.
5855   if (SplatSize == 4 && SplatBits == (0x7FFFFFFF&~SplatUndef)) {
5856     // Make -1 and vspltisw -1:
5857     SDValue OnesV = BuildSplatI(-1, 4, MVT::v4i32, DAG, dl);
5859     // Make the VSLW intrinsic, computing 0x8000_0000.
5860     SDValue Res = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, OnesV,
5861                                    OnesV, DAG, dl);
5863     // xor by OnesV to invert it.
5864     Res = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Res, OnesV);
5865     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5866   }
5868   // The remaining cases assume either big endian element order or
5869   // a splat-size that equates to the element size of the vector
5870   // to be built.  An example that doesn't work for little endian is
5871   // {0, -1, 0, -1, 0, -1, 0, -1} which has a splat size of 32 bits
5872   // and a vector element size of 16 bits.  The code below will
5873   // produce the vector in big endian element order, which for little
5874   // endian is {-1, 0, -1, 0, -1, 0, -1, 0}.
5876   // For now, just avoid these optimizations in that case.
5877   // FIXME: Develop correct optimizations for LE with mismatched
5878   // splat and element sizes.
5880   if (Subtarget.isLittleEndian() &&
5881       SplatSize != Op.getValueType().getVectorElementType().getSizeInBits())
5882     return SDValue();
5884   // Check to see if this is a wide variety of vsplti*, binop self cases.
5885   static const signed char SplatCsts[] = {
5886     -1, 1, -2, 2, -3, 3, -4, 4, -5, 5, -6, 6, -7, 7,
5887     -8, 8, -9, 9, -10, 10, -11, 11, -12, 12, -13, 13, 14, -14, 15, -15, -16
5888   };
5890   for (unsigned idx = 0; idx < array_lengthof(SplatCsts); ++idx) {
5891     // Indirect through the SplatCsts array so that we favor 'vsplti -1' for
5892     // cases which are ambiguous (e.g. formation of 0x8000_0000).  'vsplti -1'
5893     int i = SplatCsts[idx];
5895     // Figure out what shift amount will be used by altivec if shifted by i in
5896     // this splat size.
5897     unsigned TypeShiftAmt = i & (SplatBitSize-1);
5899     // vsplti + shl self.
5900     if (SextVal == (int)((unsigned)i << TypeShiftAmt)) {
5901       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5902       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5903         Intrinsic::ppc_altivec_vslb, Intrinsic::ppc_altivec_vslh, 0,
5904         Intrinsic::ppc_altivec_vslw
5905       };
5906       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5907       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5908     }
5910     // vsplti + srl self.
5911     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5912       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5913       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5914         Intrinsic::ppc_altivec_vsrb, Intrinsic::ppc_altivec_vsrh, 0,
5915         Intrinsic::ppc_altivec_vsrw
5916       };
5917       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5918       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5919     }
5921     // vsplti + sra self.
5922     if (SextVal == (int)((unsigned)i >> TypeShiftAmt)) {
5923       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5924       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5925         Intrinsic::ppc_altivec_vsrab, Intrinsic::ppc_altivec_vsrah, 0,
5926         Intrinsic::ppc_altivec_vsraw
5927       };
5928       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5929       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5930     }
5932     // vsplti + rol self.
5933     if (SextVal == (int)(((unsigned)i << TypeShiftAmt) |
5934                          ((unsigned)i >> (SplatBitSize-TypeShiftAmt)))) {
5935       SDValue Res = BuildSplatI(i, SplatSize, MVT::Other, DAG, dl);
5936       static const unsigned IIDs[] = { // Intrinsic to use for each size.
5937         Intrinsic::ppc_altivec_vrlb, Intrinsic::ppc_altivec_vrlh, 0,
5938         Intrinsic::ppc_altivec_vrlw
5939       };
5940       Res = BuildIntrinsicOp(IIDs[SplatSize-1], Res, Res, DAG, dl);
5941       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
5942     }
5944     // t = vsplti c, result = vsldoi t, t, 1
5945     if (SextVal == (int)(((unsigned)i << 8) | (i < 0 ? 0xFF : 0))) {
5946       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5947       return BuildVSLDOI(T, T, 1, Op.getValueType(), DAG, dl);
5948     }
5949     // t = vsplti c, result = vsldoi t, t, 2
5950     if (SextVal == (int)(((unsigned)i << 16) | (i < 0 ? 0xFFFF : 0))) {
5951       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5952       return BuildVSLDOI(T, T, 2, Op.getValueType(), DAG, dl);
5953     }
5954     // t = vsplti c, result = vsldoi t, t, 3
5955     if (SextVal == (int)(((unsigned)i << 24) | (i < 0 ? 0xFFFFFF : 0))) {
5956       SDValue T = BuildSplatI(i, SplatSize, MVT::v16i8, DAG, dl);
5957       return BuildVSLDOI(T, T, 3, Op.getValueType(), DAG, dl);
5958     }
5959   }
5961   return SDValue();
5964 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
5965 /// the specified operations to build the shuffle.
5966 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
5967                                       SDValue RHS, SelectionDAG &DAG,
5968                                       SDLoc dl) {
5969   unsigned OpNum = (PFEntry >> 26) & 0x0F;
5970   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
5971   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
5973   enum {
5974     OP_COPY = 0,  // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
5975     OP_VMRGHW,
5976     OP_VMRGLW,
5977     OP_VSPLTISW0,
5978     OP_VSPLTISW1,
5979     OP_VSPLTISW2,
5980     OP_VSPLTISW3,
5981     OP_VSLDOI4,
5982     OP_VSLDOI8,
5983     OP_VSLDOI12
5984   };
5986   if (OpNum == OP_COPY) {
5987     if (LHSID == (1*9+2)*9+3) return LHS;
5988     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
5989     return RHS;
5990   }
5992   SDValue OpLHS, OpRHS;
5993   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
5994   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
5996   int ShufIdxs[16];
5997   switch (OpNum) {
5998   default: llvm_unreachable("Unknown i32 permute!");
5999   case OP_VMRGHW:
6000     ShufIdxs[ 0] =  0; ShufIdxs[ 1] =  1; ShufIdxs[ 2] =  2; ShufIdxs[ 3] =  3;
6001     ShufIdxs[ 4] = 16; ShufIdxs[ 5] = 17; ShufIdxs[ 6] = 18; ShufIdxs[ 7] = 19;
6002     ShufIdxs[ 8] =  4; ShufIdxs[ 9] =  5; ShufIdxs[10] =  6; ShufIdxs[11] =  7;
6003     ShufIdxs[12] = 20; ShufIdxs[13] = 21; ShufIdxs[14] = 22; ShufIdxs[15] = 23;
6004     break;
6005   case OP_VMRGLW:
6006     ShufIdxs[ 0] =  8; ShufIdxs[ 1] =  9; ShufIdxs[ 2] = 10; ShufIdxs[ 3] = 11;
6007     ShufIdxs[ 4] = 24; ShufIdxs[ 5] = 25; ShufIdxs[ 6] = 26; ShufIdxs[ 7] = 27;
6008     ShufIdxs[ 8] = 12; ShufIdxs[ 9] = 13; ShufIdxs[10] = 14; ShufIdxs[11] = 15;
6009     ShufIdxs[12] = 28; ShufIdxs[13] = 29; ShufIdxs[14] = 30; ShufIdxs[15] = 31;
6010     break;
6011   case OP_VSPLTISW0:
6012     for (unsigned i = 0; i != 16; ++i)
6013       ShufIdxs[i] = (i&3)+0;
6014     break;
6015   case OP_VSPLTISW1:
6016     for (unsigned i = 0; i != 16; ++i)
6017       ShufIdxs[i] = (i&3)+4;
6018     break;
6019   case OP_VSPLTISW2:
6020     for (unsigned i = 0; i != 16; ++i)
6021       ShufIdxs[i] = (i&3)+8;
6022     break;
6023   case OP_VSPLTISW3:
6024     for (unsigned i = 0; i != 16; ++i)
6025       ShufIdxs[i] = (i&3)+12;
6026     break;
6027   case OP_VSLDOI4:
6028     return BuildVSLDOI(OpLHS, OpRHS, 4, OpLHS.getValueType(), DAG, dl);
6029   case OP_VSLDOI8:
6030     return BuildVSLDOI(OpLHS, OpRHS, 8, OpLHS.getValueType(), DAG, dl);
6031   case OP_VSLDOI12:
6032     return BuildVSLDOI(OpLHS, OpRHS, 12, OpLHS.getValueType(), DAG, dl);
6033   }
6034   EVT VT = OpLHS.getValueType();
6035   OpLHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLHS);
6036   OpRHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpRHS);
6037   SDValue T = DAG.getVectorShuffle(MVT::v16i8, dl, OpLHS, OpRHS, ShufIdxs);
6038   return DAG.getNode(ISD::BITCAST, dl, VT, T);
6041 /// LowerVECTOR_SHUFFLE - Return the code we lower for VECTOR_SHUFFLE.  If this
6042 /// is a shuffle we can handle in a single instruction, return it.  Otherwise,
6043 /// return the code it can be lowered into.  Worst case, it can always be
6044 /// lowered into a vperm.
6045 SDValue PPCTargetLowering::LowerVECTOR_SHUFFLE(SDValue Op,
6046                                                SelectionDAG &DAG) const {
6047   SDLoc dl(Op);
6048   SDValue V1 = Op.getOperand(0);
6049   SDValue V2 = Op.getOperand(1);
6050   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6051   EVT VT = Op.getValueType();
6052   bool isLittleEndian = Subtarget.isLittleEndian();
6054   // Cases that are handled by instructions that take permute immediates
6055   // (such as vsplt*) should be left as VECTOR_SHUFFLE nodes so they can be
6056   // selected by the instruction selector.
6057   if (V2.getOpcode() == ISD::UNDEF) {
6058     if (PPC::isSplatShuffleMask(SVOp, 1) ||
6059         PPC::isSplatShuffleMask(SVOp, 2) ||
6060         PPC::isSplatShuffleMask(SVOp, 4) ||
6061         PPC::isVPKUWUMShuffleMask(SVOp, 1, DAG) ||
6062         PPC::isVPKUHUMShuffleMask(SVOp, 1, DAG) ||
6063         PPC::isVSLDOIShuffleMask(SVOp, 1, DAG) != -1 ||
6064         PPC::isVMRGLShuffleMask(SVOp, 1, 1, DAG) ||
6065         PPC::isVMRGLShuffleMask(SVOp, 2, 1, DAG) ||
6066         PPC::isVMRGLShuffleMask(SVOp, 4, 1, DAG) ||
6067         PPC::isVMRGHShuffleMask(SVOp, 1, 1, DAG) ||
6068         PPC::isVMRGHShuffleMask(SVOp, 2, 1, DAG) ||
6069         PPC::isVMRGHShuffleMask(SVOp, 4, 1, DAG)) {
6070       return Op;
6071     }
6072   }
6074   // Altivec has a variety of "shuffle immediates" that take two vector inputs
6075   // and produce a fixed permutation.  If any of these match, do not lower to
6076   // VPERM.
6077   unsigned int ShuffleKind = isLittleEndian ? 2 : 0;
6078   if (PPC::isVPKUWUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6079       PPC::isVPKUHUMShuffleMask(SVOp, ShuffleKind, DAG) ||
6080       PPC::isVSLDOIShuffleMask(SVOp, ShuffleKind, DAG) != -1 ||
6081       PPC::isVMRGLShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6082       PPC::isVMRGLShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6083       PPC::isVMRGLShuffleMask(SVOp, 4, ShuffleKind, DAG) ||
6084       PPC::isVMRGHShuffleMask(SVOp, 1, ShuffleKind, DAG) ||
6085       PPC::isVMRGHShuffleMask(SVOp, 2, ShuffleKind, DAG) ||
6086       PPC::isVMRGHShuffleMask(SVOp, 4, ShuffleKind, DAG))
6087     return Op;
6089   // Check to see if this is a shuffle of 4-byte values.  If so, we can use our
6090   // perfect shuffle table to emit an optimal matching sequence.
6091   ArrayRef<int> PermMask = SVOp->getMask();
6093   unsigned PFIndexes[4];
6094   bool isFourElementShuffle = true;
6095   for (unsigned i = 0; i != 4 && isFourElementShuffle; ++i) { // Element number
6096     unsigned EltNo = 8;   // Start out undef.
6097     for (unsigned j = 0; j != 4; ++j) {  // Intra-element byte.
6098       if (PermMask[i*4+j] < 0)
6099         continue;   // Undef, ignore it.
6101       unsigned ByteSource = PermMask[i*4+j];
6102       if ((ByteSource & 3) != j) {
6103         isFourElementShuffle = false;
6104         break;
6105       }
6107       if (EltNo == 8) {
6108         EltNo = ByteSource/4;
6109       } else if (EltNo != ByteSource/4) {
6110         isFourElementShuffle = false;
6111         break;
6112       }
6113     }
6114     PFIndexes[i] = EltNo;
6115   }
6117   // If this shuffle can be expressed as a shuffle of 4-byte elements, use the
6118   // perfect shuffle vector to determine if it is cost effective to do this as
6119   // discrete instructions, or whether we should use a vperm.
6120   // For now, we skip this for little endian until such time as we have a
6121   // little-endian perfect shuffle table.
6122   if (isFourElementShuffle && !isLittleEndian) {
6123     // Compute the index in the perfect shuffle table.
6124     unsigned PFTableIndex =
6125       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
6127     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
6128     unsigned Cost  = (PFEntry >> 30);
6130     // Determining when to avoid vperm is tricky.  Many things affect the cost
6131     // of vperm, particularly how many times the perm mask needs to be computed.
6132     // For example, if the perm mask can be hoisted out of a loop or is already
6133     // used (perhaps because there are multiple permutes with the same shuffle
6134     // mask?) the vperm has a cost of 1.  OTOH, hoisting the permute mask out of
6135     // the loop requires an extra register.
6136     //
6137     // As a compromise, we only emit discrete instructions if the shuffle can be
6138     // generated in 3 or fewer operations.  When we have loop information
6139     // available, if this block is within a loop, we should avoid using vperm
6140     // for 3-operation perms and use a constant pool load instead.
6141     if (Cost < 3)
6142       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
6143   }
6145   // Lower this to a VPERM(V1, V2, V3) expression, where V3 is a constant
6146   // vector that will get spilled to the constant pool.
6147   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
6149   // The SHUFFLE_VECTOR mask is almost exactly what we want for vperm, except
6150   // that it is in input element units, not in bytes.  Convert now.
6152   // For little endian, the order of the input vectors is reversed, and
6153   // the permutation mask is complemented with respect to 31.  This is
6154   // necessary to produce proper semantics with the big-endian-biased vperm
6155   // instruction.
6156   EVT EltVT = V1.getValueType().getVectorElementType();
6157   unsigned BytesPerElement = EltVT.getSizeInBits()/8;
6159   SmallVector<SDValue, 16> ResultMask;
6160   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
6161     unsigned SrcElt = PermMask[i] < 0 ? 0 : PermMask[i];
6163     for (unsigned j = 0; j != BytesPerElement; ++j)
6164       if (isLittleEndian)
6165         ResultMask.push_back(DAG.getConstant(31 - (SrcElt*BytesPerElement+j),
6166                                              MVT::i32));
6167       else
6168         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,
6169                                              MVT::i32));
6170   }
6172   SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
6173                                   ResultMask);
6174   if (isLittleEndian)
6175     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6176                        V2, V1, VPermMask);
6177   else
6178     return DAG.getNode(PPCISD::VPERM, dl, V1.getValueType(),
6179                        V1, V2, VPermMask);
6182 /// getAltivecCompareInfo - Given an intrinsic, return false if it is not an
6183 /// altivec comparison.  If it is, return true and fill in Opc/isDot with
6184 /// information about the intrinsic.
6185 static bool getAltivecCompareInfo(SDValue Intrin, int &CompareOpc,
6186                                   bool &isDot) {
6187   unsigned IntrinsicID =
6188     cast<ConstantSDNode>(Intrin.getOperand(0))->getZExtValue();
6189   CompareOpc = -1;
6190   isDot = false;
6191   switch (IntrinsicID) {
6192   default: return false;
6193     // Comparison predicates.
6194   case Intrinsic::ppc_altivec_vcmpbfp_p:  CompareOpc = 966; isDot = 1; break;
6195   case Intrinsic::ppc_altivec_vcmpeqfp_p: CompareOpc = 198; isDot = 1; break;
6196   case Intrinsic::ppc_altivec_vcmpequb_p: CompareOpc =   6; isDot = 1; break;
6197   case Intrinsic::ppc_altivec_vcmpequh_p: CompareOpc =  70; isDot = 1; break;
6198   case Intrinsic::ppc_altivec_vcmpequw_p: CompareOpc = 134; isDot = 1; break;
6199   case Intrinsic::ppc_altivec_vcmpgefp_p: CompareOpc = 454; isDot = 1; break;
6200   case Intrinsic::ppc_altivec_vcmpgtfp_p: CompareOpc = 710; isDot = 1; break;
6201   case Intrinsic::ppc_altivec_vcmpgtsb_p: CompareOpc = 774; isDot = 1; break;
6202   case Intrinsic::ppc_altivec_vcmpgtsh_p: CompareOpc = 838; isDot = 1; break;
6203   case Intrinsic::ppc_altivec_vcmpgtsw_p: CompareOpc = 902; isDot = 1; break;
6204   case Intrinsic::ppc_altivec_vcmpgtub_p: CompareOpc = 518; isDot = 1; break;
6205   case Intrinsic::ppc_altivec_vcmpgtuh_p: CompareOpc = 582; isDot = 1; break;
6206   case Intrinsic::ppc_altivec_vcmpgtuw_p: CompareOpc = 646; isDot = 1; break;
6208     // Normal Comparisons.
6209   case Intrinsic::ppc_altivec_vcmpbfp:    CompareOpc = 966; isDot = 0; break;
6210   case Intrinsic::ppc_altivec_vcmpeqfp:   CompareOpc = 198; isDot = 0; break;
6211   case Intrinsic::ppc_altivec_vcmpequb:   CompareOpc =   6; isDot = 0; break;
6212   case Intrinsic::ppc_altivec_vcmpequh:   CompareOpc =  70; isDot = 0; break;
6213   case Intrinsic::ppc_altivec_vcmpequw:   CompareOpc = 134; isDot = 0; break;
6214   case Intrinsic::ppc_altivec_vcmpgefp:   CompareOpc = 454; isDot = 0; break;
6215   case Intrinsic::ppc_altivec_vcmpgtfp:   CompareOpc = 710; isDot = 0; break;
6216   case Intrinsic::ppc_altivec_vcmpgtsb:   CompareOpc = 774; isDot = 0; break;
6217   case Intrinsic::ppc_altivec_vcmpgtsh:   CompareOpc = 838; isDot = 0; break;
6218   case Intrinsic::ppc_altivec_vcmpgtsw:   CompareOpc = 902; isDot = 0; break;
6219   case Intrinsic::ppc_altivec_vcmpgtub:   CompareOpc = 518; isDot = 0; break;
6220   case Intrinsic::ppc_altivec_vcmpgtuh:   CompareOpc = 582; isDot = 0; break;
6221   case Intrinsic::ppc_altivec_vcmpgtuw:   CompareOpc = 646; isDot = 0; break;
6222   }
6223   return true;
6226 /// LowerINTRINSIC_WO_CHAIN - If this is an intrinsic that we want to custom
6227 /// lower, do it, otherwise return null.
6228 SDValue PPCTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op,
6229                                                    SelectionDAG &DAG) const {
6230   // If this is a lowered altivec predicate compare, CompareOpc is set to the
6231   // opcode number of the comparison.
6232   SDLoc dl(Op);
6233   int CompareOpc;
6234   bool isDot;
6235   if (!getAltivecCompareInfo(Op, CompareOpc, isDot))
6236     return SDValue();    // Don't custom lower most intrinsics.
6238   // If this is a non-dot comparison, make the VCMP node and we are done.
6239   if (!isDot) {
6240     SDValue Tmp = DAG.getNode(PPCISD::VCMP, dl, Op.getOperand(2).getValueType(),
6241                               Op.getOperand(1), Op.getOperand(2),
6242                               DAG.getConstant(CompareOpc, MVT::i32));
6243     return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Tmp);
6244   }
6246   // Create the PPCISD altivec 'dot' comparison node.
6247   SDValue Ops[] = {
6248     Op.getOperand(2),  // LHS
6249     Op.getOperand(3),  // RHS
6250     DAG.getConstant(CompareOpc, MVT::i32)
6251   };
6252   EVT VTs[] = { Op.getOperand(2).getValueType(), MVT::Glue };
6253   SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
6255   // Now that we have the comparison, emit a copy from the CR to a GPR.
6256   // This is flagged to the above dot comparison.
6257   SDValue Flags = DAG.getNode(PPCISD::MFOCRF, dl, MVT::i32,
6258                                 DAG.getRegister(PPC::CR6, MVT::i32),
6259                                 CompNode.getValue(1));
6261   // Unpack the result based on how the target uses it.
6262   unsigned BitNo;   // Bit # of CR6.
6263   bool InvertBit;   // Invert result?
6264   switch (cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue()) {
6265   default:  // Can't happen, don't crash on invalid number though.
6266   case 0:   // Return the value of the EQ bit of CR6.
6267     BitNo = 0; InvertBit = false;
6268     break;
6269   case 1:   // Return the inverted value of the EQ bit of CR6.
6270     BitNo = 0; InvertBit = true;
6271     break;
6272   case 2:   // Return the value of the LT bit of CR6.
6273     BitNo = 2; InvertBit = false;
6274     break;
6275   case 3:   // Return the inverted value of the LT bit of CR6.
6276     BitNo = 2; InvertBit = true;
6277     break;
6278   }
6280   // Shift the bit into the low position.
6281   Flags = DAG.getNode(ISD::SRL, dl, MVT::i32, Flags,
6282                       DAG.getConstant(8-(3-BitNo), MVT::i32));
6283   // Isolate the bit.
6284   Flags = DAG.getNode(ISD::AND, dl, MVT::i32, Flags,
6285                       DAG.getConstant(1, MVT::i32));
6287   // If we are supposed to, toggle the bit.
6288   if (InvertBit)
6289     Flags = DAG.getNode(ISD::XOR, dl, MVT::i32, Flags,
6290                         DAG.getConstant(1, MVT::i32));
6291   return Flags;
6294 SDValue PPCTargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
6295                                                   SelectionDAG &DAG) const {
6296   SDLoc dl(Op);
6297   // For v2i64 (VSX), we can pattern patch the v2i32 case (using fp <-> int
6298   // instructions), but for smaller types, we need to first extend up to v2i32
6299   // before doing going farther.
6300   if (Op.getValueType() == MVT::v2i64) {
6301     EVT ExtVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
6302     if (ExtVT != MVT::v2i32) {
6303       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op.getOperand(0));
6304       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32, Op,
6305                        DAG.getValueType(EVT::getVectorVT(*DAG.getContext(),
6306                                         ExtVT.getVectorElementType(), 4)));
6307       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Op);
6308       Op = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v2i64, Op,
6309                        DAG.getValueType(MVT::v2i32));
6310     }
6312     return Op;
6313   }
6315   return SDValue();
6318 SDValue PPCTargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op,
6319                                                    SelectionDAG &DAG) const {
6320   SDLoc dl(Op);
6321   // Create a stack slot that is 16-byte aligned.
6322   MachineFrameInfo *FrameInfo = DAG.getMachineFunction().getFrameInfo();
6323   int FrameIdx = FrameInfo->CreateStackObject(16, 16, false);
6324   EVT PtrVT = getPointerTy();
6325   SDValue FIdx = DAG.getFrameIndex(FrameIdx, PtrVT);
6327   // Store the input value into Value#0 of the stack slot.
6328   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl,
6329                                Op.getOperand(0), FIdx, MachinePointerInfo(),
6330                                false, false, 0);
6331   // Load it out.
6332   return DAG.getLoad(Op.getValueType(), dl, Store, FIdx, MachinePointerInfo(),
6333                      false, false, false, 0);
6336 SDValue PPCTargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
6337   SDLoc dl(Op);
6338   if (Op.getValueType() == MVT::v4i32) {
6339     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6341     SDValue Zero  = BuildSplatI(  0, 1, MVT::v4i32, DAG, dl);
6342     SDValue Neg16 = BuildSplatI(-16, 4, MVT::v4i32, DAG, dl);//+16 as shift amt.
6344     SDValue RHSSwap =   // = vrlw RHS, 16
6345       BuildIntrinsicOp(Intrinsic::ppc_altivec_vrlw, RHS, Neg16, DAG, dl);
6347     // Shrinkify inputs to v8i16.
6348     LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, LHS);
6349     RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHS);
6350     RHSSwap = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, RHSSwap);
6352     // Low parts multiplied together, generating 32-bit results (we ignore the
6353     // top parts).
6354     SDValue LoProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmulouh,
6355                                         LHS, RHS, DAG, dl, MVT::v4i32);
6357     SDValue HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmsumuhm,
6358                                       LHS, RHSSwap, Zero, DAG, dl, MVT::v4i32);
6359     // Shift the high parts up 16 bits.
6360     HiProd = BuildIntrinsicOp(Intrinsic::ppc_altivec_vslw, HiProd,
6361                               Neg16, DAG, dl);
6362     return DAG.getNode(ISD::ADD, dl, MVT::v4i32, LoProd, HiProd);
6363   } else if (Op.getValueType() == MVT::v8i16) {
6364     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6366     SDValue Zero = BuildSplatI(0, 1, MVT::v8i16, DAG, dl);
6368     return BuildIntrinsicOp(Intrinsic::ppc_altivec_vmladduhm,
6369                             LHS, RHS, Zero, DAG, dl);
6370   } else if (Op.getValueType() == MVT::v16i8) {
6371     SDValue LHS = Op.getOperand(0), RHS = Op.getOperand(1);
6372     bool isLittleEndian = Subtarget.isLittleEndian();
6374     // Multiply the even 8-bit parts, producing 16-bit sums.
6375     SDValue EvenParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuleub,
6376                                            LHS, RHS, DAG, dl, MVT::v8i16);
6377     EvenParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, EvenParts);
6379     // Multiply the odd 8-bit parts, producing 16-bit sums.
6380     SDValue OddParts = BuildIntrinsicOp(Intrinsic::ppc_altivec_vmuloub,
6381                                           LHS, RHS, DAG, dl, MVT::v8i16);
6382     OddParts = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OddParts);
6384     // Merge the results together.  Because vmuleub and vmuloub are
6385     // instructions with a big-endian bias, we must reverse the
6386     // element numbering and reverse the meaning of "odd" and "even"
6387     // when generating little endian code.
6388     int Ops[16];
6389     for (unsigned i = 0; i != 8; ++i) {
6390       if (isLittleEndian) {
6391         Ops[i*2  ] = 2*i;
6392         Ops[i*2+1] = 2*i+16;
6393       } else {
6394         Ops[i*2  ] = 2*i+1;
6395         Ops[i*2+1] = 2*i+1+16;
6396       }
6397     }
6398     if (isLittleEndian)
6399       return DAG.getVectorShuffle(MVT::v16i8, dl, OddParts, EvenParts, Ops);
6400     else
6401       return DAG.getVectorShuffle(MVT::v16i8, dl, EvenParts, OddParts, Ops);
6402   } else {
6403     llvm_unreachable("Unknown mul to lower!");
6404   }
6407 /// LowerOperation - Provide custom lowering hooks for some operations.
6408 ///
6409 SDValue PPCTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
6410   switch (Op.getOpcode()) {
6411   default: llvm_unreachable("Wasn't expecting to be able to lower this!");
6412   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6413   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
6414   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6415   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6416   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6417   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6418   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
6419   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
6420   case ISD::VASTART:
6421     return LowerVASTART(Op, DAG, Subtarget);
6423   case ISD::VAARG:
6424     return LowerVAARG(Op, DAG, Subtarget);
6426   case ISD::VACOPY:
6427     return LowerVACOPY(Op, DAG, Subtarget);
6429   case ISD::STACKRESTORE:       return LowerSTACKRESTORE(Op, DAG, Subtarget);
6430   case ISD::DYNAMIC_STACKALLOC:
6431     return LowerDYNAMIC_STACKALLOC(Op, DAG, Subtarget);
6433   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
6434   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
6436   case ISD::LOAD:               return LowerLOAD(Op, DAG);
6437   case ISD::STORE:              return LowerSTORE(Op, DAG);
6438   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
6439   case ISD::SELECT_CC:          return LowerSELECT_CC(Op, DAG);
6440   case ISD::FP_TO_UINT:
6441   case ISD::FP_TO_SINT:         return LowerFP_TO_INT(Op, DAG,
6442                                                        SDLoc(Op));
6443   case ISD::UINT_TO_FP:
6444   case ISD::SINT_TO_FP:         return LowerINT_TO_FP(Op, DAG);
6445   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6447   // Lower 64-bit shifts.
6448   case ISD::SHL_PARTS:          return LowerSHL_PARTS(Op, DAG);
6449   case ISD::SRL_PARTS:          return LowerSRL_PARTS(Op, DAG);
6450   case ISD::SRA_PARTS:          return LowerSRA_PARTS(Op, DAG);
6452   // Vector-related lowering.
6453   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6454   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6455   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6456   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6457   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op, DAG);
6458   case ISD::MUL:                return LowerMUL(Op, DAG);
6460   // For counter-based loop handling.
6461   case ISD::INTRINSIC_W_CHAIN:  return SDValue();
6463   // Frame & Return address.
6464   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6465   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6466   }
6469 void PPCTargetLowering::ReplaceNodeResults(SDNode *N,
6470                                            SmallVectorImpl<SDValue>&Results,
6471                                            SelectionDAG &DAG) const {
6472   const TargetMachine &TM = getTargetMachine();
6473   SDLoc dl(N);
6474   switch (N->getOpcode()) {
6475   default:
6476     llvm_unreachable("Do not know how to custom type legalize this operation!");
6477   case ISD::INTRINSIC_W_CHAIN: {
6478     if (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() !=
6479         Intrinsic::ppc_is_decremented_ctr_nonzero)
6480       break;
6482     assert(N->getValueType(0) == MVT::i1 &&
6483            "Unexpected result type for CTR decrement intrinsic");
6484     EVT SVT = getSetCCResultType(*DAG.getContext(), N->getValueType(0));
6485     SDVTList VTs = DAG.getVTList(SVT, MVT::Other);
6486     SDValue NewInt = DAG.getNode(N->getOpcode(), dl, VTs, N->getOperand(0),
6487                                  N->getOperand(1)); 
6489     Results.push_back(NewInt);
6490     Results.push_back(NewInt.getValue(1));
6491     break;
6492   }
6493   case ISD::VAARG: {
6494     if (!TM.getSubtarget<PPCSubtarget>().isSVR4ABI()
6495         || TM.getSubtarget<PPCSubtarget>().isPPC64())
6496       return;
6498     EVT VT = N->getValueType(0);
6500     if (VT == MVT::i64) {
6501       SDValue NewNode = LowerVAARG(SDValue(N, 1), DAG, Subtarget);
6503       Results.push_back(NewNode);
6504       Results.push_back(NewNode.getValue(1));
6505     }
6506     return;
6507   }
6508   case ISD::FP_ROUND_INREG: {
6509     assert(N->getValueType(0) == MVT::ppcf128);
6510     assert(N->getOperand(0).getValueType() == MVT::ppcf128);
6511     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6512                              MVT::f64, N->getOperand(0),
6513                              DAG.getIntPtrConstant(0));
6514     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl,
6515                              MVT::f64, N->getOperand(0),
6516                              DAG.getIntPtrConstant(1));
6518     // Add the two halves of the long double in round-to-zero mode.
6519     SDValue FPreg = DAG.getNode(PPCISD::FADDRTZ, dl, MVT::f64, Lo, Hi);
6521     // We know the low half is about to be thrown away, so just use something
6522     // convenient.
6523     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::ppcf128,
6524                                 FPreg, FPreg));
6525     return;
6526   }
6527   case ISD::FP_TO_SINT:
6528     // LowerFP_TO_INT() can only handle f32 and f64.
6529     if (N->getOperand(0).getValueType() == MVT::ppcf128)
6530       return;
6531     Results.push_back(LowerFP_TO_INT(SDValue(N, 0), DAG, dl));
6532     return;
6533   }
6537 //===----------------------------------------------------------------------===//
6538 //  Other Lowering Code
6539 //===----------------------------------------------------------------------===//
6541 static Instruction* callIntrinsic(IRBuilder<> &Builder, Intrinsic::ID Id) {
6542   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
6543   Function *Func = Intrinsic::getDeclaration(M, Id);
6544   return Builder.CreateCall(Func);
6547 // The mappings for emitLeading/TrailingFence is taken from
6548 // http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html
6549 Instruction* PPCTargetLowering::emitLeadingFence(IRBuilder<> &Builder,
6550                                          AtomicOrdering Ord, bool IsStore,
6551                                          bool IsLoad) const {
6552   if (Ord == SequentiallyConsistent)
6553     return callIntrinsic(Builder, Intrinsic::ppc_sync);
6554   else if (isAtLeastRelease(Ord))
6555     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6556   else
6557     return nullptr;
6560 Instruction* PPCTargetLowering::emitTrailingFence(IRBuilder<> &Builder,
6561                                           AtomicOrdering Ord, bool IsStore,
6562                                           bool IsLoad) const {
6563   if (IsLoad && isAtLeastAcquire(Ord))
6564     return callIntrinsic(Builder, Intrinsic::ppc_lwsync);
6565   // FIXME: this is too conservative, a dependent branch + isync is enough.
6566   // See http://www.cl.cam.ac.uk/~pes20/cpp/cpp0xmappings.html and
6567   // http://www.rdrop.com/users/paulmck/scalability/paper/N2745r.2011.03.04a.html
6568   // and http://www.cl.cam.ac.uk/~pes20/cppppc/ for justification.
6569   else
6570     return nullptr;
6573 MachineBasicBlock *
6574 PPCTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
6575                                     bool is64bit, unsigned BinOpcode) const {
6576   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6577   const TargetInstrInfo *TII =
6578       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6580   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6581   MachineFunction *F = BB->getParent();
6582   MachineFunction::iterator It = BB;
6583   ++It;
6585   unsigned dest = MI->getOperand(0).getReg();
6586   unsigned ptrA = MI->getOperand(1).getReg();
6587   unsigned ptrB = MI->getOperand(2).getReg();
6588   unsigned incr = MI->getOperand(3).getReg();
6589   DebugLoc dl = MI->getDebugLoc();
6591   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6592   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6593   F->insert(It, loopMBB);
6594   F->insert(It, exitMBB);
6595   exitMBB->splice(exitMBB->begin(), BB,
6596                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6597   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6599   MachineRegisterInfo &RegInfo = F->getRegInfo();
6600   unsigned TmpReg = (!BinOpcode) ? incr :
6601     RegInfo.createVirtualRegister(
6602        is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
6603                  (const TargetRegisterClass *) &PPC::GPRCRegClass);
6605   //  thisMBB:
6606   //   ...
6607   //   fallthrough --> loopMBB
6608   BB->addSuccessor(loopMBB);
6610   //  loopMBB:
6611   //   l[wd]arx dest, ptr
6612   //   add r0, dest, incr
6613   //   st[wd]cx. r0, ptr
6614   //   bne- loopMBB
6615   //   fallthrough --> exitMBB
6616   BB = loopMBB;
6617   BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
6618     .addReg(ptrA).addReg(ptrB);
6619   if (BinOpcode)
6620     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg).addReg(incr).addReg(dest);
6621   BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
6622     .addReg(TmpReg).addReg(ptrA).addReg(ptrB);
6623   BuildMI(BB, dl, TII->get(PPC::BCC))
6624     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6625   BB->addSuccessor(loopMBB);
6626   BB->addSuccessor(exitMBB);
6628   //  exitMBB:
6629   //   ...
6630   BB = exitMBB;
6631   return BB;
6634 MachineBasicBlock *
6635 PPCTargetLowering::EmitPartwordAtomicBinary(MachineInstr *MI,
6636                                             MachineBasicBlock *BB,
6637                                             bool is8bit,    // operation
6638                                             unsigned BinOpcode) const {
6639   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
6640   const TargetInstrInfo *TII =
6641       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6642   // In 64 bit mode we have to use 64 bits for addresses, even though the
6643   // lwarx/stwcx are 32 bits.  With the 32-bit atomics we can use address
6644   // registers without caring whether they're 32 or 64, but here we're
6645   // doing actual arithmetic on the addresses.
6646   bool is64bit = Subtarget.isPPC64();
6647   unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
6649   const BasicBlock *LLVM_BB = BB->getBasicBlock();
6650   MachineFunction *F = BB->getParent();
6651   MachineFunction::iterator It = BB;
6652   ++It;
6654   unsigned dest = MI->getOperand(0).getReg();
6655   unsigned ptrA = MI->getOperand(1).getReg();
6656   unsigned ptrB = MI->getOperand(2).getReg();
6657   unsigned incr = MI->getOperand(3).getReg();
6658   DebugLoc dl = MI->getDebugLoc();
6660   MachineBasicBlock *loopMBB = F->CreateMachineBasicBlock(LLVM_BB);
6661   MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
6662   F->insert(It, loopMBB);
6663   F->insert(It, exitMBB);
6664   exitMBB->splice(exitMBB->begin(), BB,
6665                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
6666   exitMBB->transferSuccessorsAndUpdatePHIs(BB);
6668   MachineRegisterInfo &RegInfo = F->getRegInfo();
6669   const TargetRegisterClass *RC =
6670     is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
6671               (const TargetRegisterClass *) &PPC::GPRCRegClass;
6672   unsigned PtrReg = RegInfo.createVirtualRegister(RC);
6673   unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
6674   unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
6675   unsigned Incr2Reg = RegInfo.createVirtualRegister(RC);
6676   unsigned MaskReg = RegInfo.createVirtualRegister(RC);
6677   unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
6678   unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
6679   unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
6680   unsigned Tmp3Reg = RegInfo.createVirtualRegister(RC);
6681   unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
6682   unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
6683   unsigned Ptr1Reg;
6684   unsigned TmpReg = (!BinOpcode) ? Incr2Reg : RegInfo.createVirtualRegister(RC);
6686   //  thisMBB:
6687   //   ...
6688   //   fallthrough --> loopMBB
6689   BB->addSuccessor(loopMBB);
6691   // The 4-byte load must be aligned, while a char or short may be
6692   // anywhere in the word.  Hence all this nasty bookkeeping code.
6693   //   add ptr1, ptrA, ptrB [copy if ptrA==0]
6694   //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
6695   //   xori shift, shift1, 24 [16]
6696   //   rlwinm ptr, ptr1, 0, 0, 29
6697   //   slw incr2, incr, shift
6698   //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
6699   //   slw mask, mask2, shift
6700   //  loopMBB:
6701   //   lwarx tmpDest, ptr
6702   //   add tmp, tmpDest, incr2
6703   //   andc tmp2, tmpDest, mask
6704   //   and tmp3, tmp, mask
6705   //   or tmp4, tmp3, tmp2
6706   //   stwcx. tmp4, ptr
6707   //   bne- loopMBB
6708   //   fallthrough --> exitMBB
6709   //   srw dest, tmpDest, shift
6710   if (ptrA != ZeroReg) {
6711     Ptr1Reg = RegInfo.createVirtualRegister(RC);
6712     BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
6713       .addReg(ptrA).addReg(ptrB);
6714   } else {
6715     Ptr1Reg = ptrB;
6716   }
6717   BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
6718       .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
6719   BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
6720       .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
6721   if (is64bit)
6722     BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
6723       .addReg(Ptr1Reg).addImm(0).addImm(61);
6724   else
6725     BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
6726       .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
6727   BuildMI(BB, dl, TII->get(PPC::SLW), Incr2Reg)
6728       .addReg(incr).addReg(ShiftReg);
6729   if (is8bit)
6730     BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
6731   else {
6732     BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
6733     BuildMI(BB, dl, TII->get(PPC::ORI),Mask2Reg).addReg(Mask3Reg).addImm(65535);
6734   }
6735   BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
6736       .addReg(Mask2Reg).addReg(ShiftReg);
6738   BB = loopMBB;
6739   BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
6740     .addReg(ZeroReg).addReg(PtrReg);
6741   if (BinOpcode)
6742     BuildMI(BB, dl, TII->get(BinOpcode), TmpReg)
6743       .addReg(Incr2Reg).addReg(TmpDestReg);
6744   BuildMI(BB, dl, TII->get(is64bit ? PPC::ANDC8 : PPC::ANDC), Tmp2Reg)
6745     .addReg(TmpDestReg).addReg(MaskReg);
6746   BuildMI(BB, dl, TII->get(is64bit ? PPC::AND8 : PPC::AND), Tmp3Reg)
6747     .addReg(TmpReg).addReg(MaskReg);
6748   BuildMI(BB, dl, TII->get(is64bit ? PPC::OR8 : PPC::OR), Tmp4Reg)
6749     .addReg(Tmp3Reg).addReg(Tmp2Reg);
6750   BuildMI(BB, dl, TII->get(PPC::STWCX))
6751     .addReg(Tmp4Reg).addReg(ZeroReg).addReg(PtrReg);
6752   BuildMI(BB, dl, TII->get(PPC::BCC))
6753     .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loopMBB);
6754   BB->addSuccessor(loopMBB);
6755   BB->addSuccessor(exitMBB);
6757   //  exitMBB:
6758   //   ...
6759   BB = exitMBB;
6760   BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW), dest).addReg(TmpDestReg)
6761     .addReg(ShiftReg);
6762   return BB;
6765 llvm::MachineBasicBlock*
6766 PPCTargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
6767                                     MachineBasicBlock *MBB) const {
6768   DebugLoc DL = MI->getDebugLoc();
6769   const TargetInstrInfo *TII =
6770       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6772   MachineFunction *MF = MBB->getParent();
6773   MachineRegisterInfo &MRI = MF->getRegInfo();
6775   const BasicBlock *BB = MBB->getBasicBlock();
6776   MachineFunction::iterator I = MBB;
6777   ++I;
6779   // Memory Reference
6780   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6781   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6783   unsigned DstReg = MI->getOperand(0).getReg();
6784   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
6785   assert(RC->hasType(MVT::i32) && "Invalid destination!");
6786   unsigned mainDstReg = MRI.createVirtualRegister(RC);
6787   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
6789   MVT PVT = getPointerTy();
6790   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6791          "Invalid Pointer Size!");
6792   // For v = setjmp(buf), we generate
6793   //
6794   // thisMBB:
6795   //  SjLjSetup mainMBB
6796   //  bl mainMBB
6797   //  v_restore = 1
6798   //  b sinkMBB
6799   //
6800   // mainMBB:
6801   //  buf[LabelOffset] = LR
6802   //  v_main = 0
6803   //
6804   // sinkMBB:
6805   //  v = phi(main, restore)
6806   //
6808   MachineBasicBlock *thisMBB = MBB;
6809   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
6810   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
6811   MF->insert(I, mainMBB);
6812   MF->insert(I, sinkMBB);
6814   MachineInstrBuilder MIB;
6816   // Transfer the remainder of BB and its successor edges to sinkMBB.
6817   sinkMBB->splice(sinkMBB->begin(), MBB,
6818                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
6819   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
6821   // Note that the structure of the jmp_buf used here is not compatible
6822   // with that used by libc, and is not designed to be. Specifically, it
6823   // stores only those 'reserved' registers that LLVM does not otherwise
6824   // understand how to spill. Also, by convention, by the time this
6825   // intrinsic is called, Clang has already stored the frame address in the
6826   // first slot of the buffer and stack address in the third. Following the
6827   // X86 target code, we'll store the jump address in the second slot. We also
6828   // need to save the TOC pointer (R2) to handle jumps between shared
6829   // libraries, and that will be stored in the fourth slot. The thread
6830   // identifier (R13) is not affected.
6832   // thisMBB:
6833   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6834   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6835   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6837   // Prepare IP either in reg.
6838   const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
6839   unsigned LabelReg = MRI.createVirtualRegister(PtrRC);
6840   unsigned BufReg = MI->getOperand(1).getReg();
6842   if (Subtarget.isPPC64() && Subtarget.isSVR4ABI()) {
6843     MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::STD))
6844             .addReg(PPC::X2)
6845             .addImm(TOCOffset)
6846             .addReg(BufReg);
6847     MIB.setMemRefs(MMOBegin, MMOEnd);
6848   }
6850   // Naked functions never have a base pointer, and so we use r1. For all
6851   // other functions, this decision must be delayed until during PEI.
6852   unsigned BaseReg;
6853   if (MF->getFunction()->getAttributes().hasAttribute(
6854           AttributeSet::FunctionIndex, Attribute::Naked))
6855     BaseReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
6856   else
6857     BaseReg = Subtarget.isPPC64() ? PPC::BP8 : PPC::BP;
6859   MIB = BuildMI(*thisMBB, MI, DL,
6860                 TII->get(Subtarget.isPPC64() ? PPC::STD : PPC::STW))
6861           .addReg(BaseReg)
6862           .addImm(BPOffset)
6863           .addReg(BufReg);
6864   MIB.setMemRefs(MMOBegin, MMOEnd);
6866   // Setup
6867   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::BCLalways)).addMBB(mainMBB);
6868   const PPCRegisterInfo *TRI =
6869       getTargetMachine().getSubtarget<PPCSubtarget>().getRegisterInfo();
6870   MIB.addRegMask(TRI->getNoPreservedMask());
6872   BuildMI(*thisMBB, MI, DL, TII->get(PPC::LI), restoreDstReg).addImm(1);
6874   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::EH_SjLj_Setup))
6875           .addMBB(mainMBB);
6876   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PPC::B)).addMBB(sinkMBB);
6878   thisMBB->addSuccessor(mainMBB, /* weight */ 0);
6879   thisMBB->addSuccessor(sinkMBB, /* weight */ 1);
6881   // mainMBB:
6882   //  mainDstReg = 0
6883   MIB = BuildMI(mainMBB, DL,
6884     TII->get(Subtarget.isPPC64() ? PPC::MFLR8 : PPC::MFLR), LabelReg);
6886   // Store IP
6887   if (Subtarget.isPPC64()) {
6888     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STD))
6889             .addReg(LabelReg)
6890             .addImm(LabelOffset)
6891             .addReg(BufReg);
6892   } else {
6893     MIB = BuildMI(mainMBB, DL, TII->get(PPC::STW))
6894             .addReg(LabelReg)
6895             .addImm(LabelOffset)
6896             .addReg(BufReg);
6897   }
6899   MIB.setMemRefs(MMOBegin, MMOEnd);
6901   BuildMI(mainMBB, DL, TII->get(PPC::LI), mainDstReg).addImm(0);
6902   mainMBB->addSuccessor(sinkMBB);
6904   // sinkMBB:
6905   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
6906           TII->get(PPC::PHI), DstReg)
6907     .addReg(mainDstReg).addMBB(mainMBB)
6908     .addReg(restoreDstReg).addMBB(thisMBB);
6910   MI->eraseFromParent();
6911   return sinkMBB;
6914 MachineBasicBlock *
6915 PPCTargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
6916                                      MachineBasicBlock *MBB) const {
6917   DebugLoc DL = MI->getDebugLoc();
6918   const TargetInstrInfo *TII =
6919       getTargetMachine().getSubtargetImpl()->getInstrInfo();
6921   MachineFunction *MF = MBB->getParent();
6922   MachineRegisterInfo &MRI = MF->getRegInfo();
6924   // Memory Reference
6925   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
6926   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
6928   MVT PVT = getPointerTy();
6929   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
6930          "Invalid Pointer Size!");
6932   const TargetRegisterClass *RC =
6933     (PVT == MVT::i64) ? &PPC::G8RCRegClass : &PPC::GPRCRegClass;
6934   unsigned Tmp = MRI.createVirtualRegister(RC);
6935   // Since FP is only updated here but NOT referenced, it's treated as GPR.
6936   unsigned FP  = (PVT == MVT::i64) ? PPC::X31 : PPC::R31;
6937   unsigned SP  = (PVT == MVT::i64) ? PPC::X1 : PPC::R1;
6938   unsigned BP  = (PVT == MVT::i64) ? PPC::X30 :
6939                   (Subtarget.isSVR4ABI() &&
6940                    MF->getTarget().getRelocationModel() == Reloc::PIC_ ?
6941                      PPC::R29 : PPC::R30);
6943   MachineInstrBuilder MIB;
6945   const int64_t LabelOffset = 1 * PVT.getStoreSize();
6946   const int64_t SPOffset    = 2 * PVT.getStoreSize();
6947   const int64_t TOCOffset   = 3 * PVT.getStoreSize();
6948   const int64_t BPOffset    = 4 * PVT.getStoreSize();
6950   unsigned BufReg = MI->getOperand(0).getReg();
6952   // Reload FP (the jumped-to function may not have had a
6953   // frame pointer, and if so, then its r31 will be restored
6954   // as necessary).
6955   if (PVT == MVT::i64) {
6956     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), FP)
6957             .addImm(0)
6958             .addReg(BufReg);
6959   } else {
6960     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), FP)
6961             .addImm(0)
6962             .addReg(BufReg);
6963   }
6964   MIB.setMemRefs(MMOBegin, MMOEnd);
6966   // Reload IP
6967   if (PVT == MVT::i64) {
6968     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), Tmp)
6969             .addImm(LabelOffset)
6970             .addReg(BufReg);
6971   } else {
6972     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), Tmp)
6973             .addImm(LabelOffset)
6974             .addReg(BufReg);
6975   }
6976   MIB.setMemRefs(MMOBegin, MMOEnd);
6978   // Reload SP
6979   if (PVT == MVT::i64) {
6980     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), SP)
6981             .addImm(SPOffset)
6982             .addReg(BufReg);
6983   } else {
6984     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), SP)
6985             .addImm(SPOffset)
6986             .addReg(BufReg);
6987   }
6988   MIB.setMemRefs(MMOBegin, MMOEnd);
6990   // Reload BP
6991   if (PVT == MVT::i64) {
6992     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), BP)
6993             .addImm(BPOffset)
6994             .addReg(BufReg);
6995   } else {
6996     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LWZ), BP)
6997             .addImm(BPOffset)
6998             .addReg(BufReg);
6999   }
7000   MIB.setMemRefs(MMOBegin, MMOEnd);
7002   // Reload TOC
7003   if (PVT == MVT::i64 && Subtarget.isSVR4ABI()) {
7004     MIB = BuildMI(*MBB, MI, DL, TII->get(PPC::LD), PPC::X2)
7005             .addImm(TOCOffset)
7006             .addReg(BufReg);
7008     MIB.setMemRefs(MMOBegin, MMOEnd);
7009   }
7011   // Jump
7012   BuildMI(*MBB, MI, DL,
7013           TII->get(PVT == MVT::i64 ? PPC::MTCTR8 : PPC::MTCTR)).addReg(Tmp);
7014   BuildMI(*MBB, MI, DL, TII->get(PVT == MVT::i64 ? PPC::BCTR8 : PPC::BCTR));
7016   MI->eraseFromParent();
7017   return MBB;
7020 MachineBasicBlock *
7021 PPCTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7022                                                MachineBasicBlock *BB) const {
7023   if (MI->getOpcode() == PPC::EH_SjLj_SetJmp32 ||
7024       MI->getOpcode() == PPC::EH_SjLj_SetJmp64) {
7025     return emitEHSjLjSetJmp(MI, BB);
7026   } else if (MI->getOpcode() == PPC::EH_SjLj_LongJmp32 ||
7027              MI->getOpcode() == PPC::EH_SjLj_LongJmp64) {
7028     return emitEHSjLjLongJmp(MI, BB);
7029   }
7031   const TargetInstrInfo *TII =
7032       getTargetMachine().getSubtargetImpl()->getInstrInfo();
7034   // To "insert" these instructions we actually have to insert their
7035   // control-flow patterns.
7036   const BasicBlock *LLVM_BB = BB->getBasicBlock();
7037   MachineFunction::iterator It = BB;
7038   ++It;
7040   MachineFunction *F = BB->getParent();
7042   if (Subtarget.hasISEL() && (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7043                                  MI->getOpcode() == PPC::SELECT_CC_I8 ||
7044                                  MI->getOpcode() == PPC::SELECT_I4 ||
7045                                  MI->getOpcode() == PPC::SELECT_I8)) {
7046     SmallVector<MachineOperand, 2> Cond;
7047     if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7048         MI->getOpcode() == PPC::SELECT_CC_I8)
7049       Cond.push_back(MI->getOperand(4));
7050     else
7051       Cond.push_back(MachineOperand::CreateImm(PPC::PRED_BIT_SET));
7052     Cond.push_back(MI->getOperand(1));
7054     DebugLoc dl = MI->getDebugLoc();
7055     const TargetInstrInfo *TII =
7056         getTargetMachine().getSubtargetImpl()->getInstrInfo();
7057     TII->insertSelect(*BB, MI, dl, MI->getOperand(0).getReg(),
7058                       Cond, MI->getOperand(2).getReg(),
7059                       MI->getOperand(3).getReg());
7060   } else if (MI->getOpcode() == PPC::SELECT_CC_I4 ||
7061              MI->getOpcode() == PPC::SELECT_CC_I8 ||
7062              MI->getOpcode() == PPC::SELECT_CC_F4 ||
7063              MI->getOpcode() == PPC::SELECT_CC_F8 ||
7064              MI->getOpcode() == PPC::SELECT_CC_VRRC ||
7065              MI->getOpcode() == PPC::SELECT_CC_VSFRC ||
7066              MI->getOpcode() == PPC::SELECT_CC_VSRC ||
7067              MI->getOpcode() == PPC::SELECT_I4 ||
7068              MI->getOpcode() == PPC::SELECT_I8 ||
7069              MI->getOpcode() == PPC::SELECT_F4 ||
7070              MI->getOpcode() == PPC::SELECT_F8 ||
7071              MI->getOpcode() == PPC::SELECT_VRRC ||
7072              MI->getOpcode() == PPC::SELECT_VSFRC ||
7073              MI->getOpcode() == PPC::SELECT_VSRC) {
7074     // The incoming instruction knows the destination vreg to set, the
7075     // condition code register to branch on, the true/false values to
7076     // select between, and a branch opcode to use.
7078     //  thisMBB:
7079     //  ...
7080     //   TrueVal = ...
7081     //   cmpTY ccX, r1, r2
7082     //   bCC copy1MBB
7083     //   fallthrough --> copy0MBB
7084     MachineBasicBlock *thisMBB = BB;
7085     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7086     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7087     DebugLoc dl = MI->getDebugLoc();
7088     F->insert(It, copy0MBB);
7089     F->insert(It, sinkMBB);
7091     // Transfer the remainder of BB and its successor edges to sinkMBB.
7092     sinkMBB->splice(sinkMBB->begin(), BB,
7093                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7094     sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
7096     // Next, add the true and fallthrough blocks as its successors.
7097     BB->addSuccessor(copy0MBB);
7098     BB->addSuccessor(sinkMBB);
7100     if (MI->getOpcode() == PPC::SELECT_I4 ||
7101         MI->getOpcode() == PPC::SELECT_I8 ||
7102         MI->getOpcode() == PPC::SELECT_F4 ||
7103         MI->getOpcode() == PPC::SELECT_F8 ||
7104         MI->getOpcode() == PPC::SELECT_VRRC ||
7105         MI->getOpcode() == PPC::SELECT_VSFRC ||
7106         MI->getOpcode() == PPC::SELECT_VSRC) {
7107       BuildMI(BB, dl, TII->get(PPC::BC))
7108         .addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7109     } else {
7110       unsigned SelectPred = MI->getOperand(4).getImm();
7111       BuildMI(BB, dl, TII->get(PPC::BCC))
7112         .addImm(SelectPred).addReg(MI->getOperand(1).getReg()).addMBB(sinkMBB);
7113     }
7115     //  copy0MBB:
7116     //   %FalseValue = ...
7117     //   # fallthrough to sinkMBB
7118     BB = copy0MBB;
7120     // Update machine-CFG edges
7121     BB->addSuccessor(sinkMBB);
7123     //  sinkMBB:
7124     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7125     //  ...
7126     BB = sinkMBB;
7127     BuildMI(*BB, BB->begin(), dl,
7128             TII->get(PPC::PHI), MI->getOperand(0).getReg())
7129       .addReg(MI->getOperand(3).getReg()).addMBB(copy0MBB)
7130       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7131   }
7132   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I8)
7133     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::ADD4);
7134   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I16)
7135     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::ADD4);
7136   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I32)
7137     BB = EmitAtomicBinary(MI, BB, false, PPC::ADD4);
7138   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_ADD_I64)
7139     BB = EmitAtomicBinary(MI, BB, true, PPC::ADD8);
7141   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I8)
7142     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::AND);
7143   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I16)
7144     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::AND);
7145   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I32)
7146     BB = EmitAtomicBinary(MI, BB, false, PPC::AND);
7147   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_AND_I64)
7148     BB = EmitAtomicBinary(MI, BB, true, PPC::AND8);
7150   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I8)
7151     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::OR);
7152   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I16)
7153     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::OR);
7154   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I32)
7155     BB = EmitAtomicBinary(MI, BB, false, PPC::OR);
7156   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_OR_I64)
7157     BB = EmitAtomicBinary(MI, BB, true, PPC::OR8);
7159   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I8)
7160     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::XOR);
7161   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I16)
7162     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::XOR);
7163   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I32)
7164     BB = EmitAtomicBinary(MI, BB, false, PPC::XOR);
7165   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_XOR_I64)
7166     BB = EmitAtomicBinary(MI, BB, true, PPC::XOR8);
7168   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I8)
7169     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::NAND);
7170   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I16)
7171     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::NAND);
7172   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I32)
7173     BB = EmitAtomicBinary(MI, BB, false, PPC::NAND);
7174   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_NAND_I64)
7175     BB = EmitAtomicBinary(MI, BB, true, PPC::NAND8);
7177   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I8)
7178     BB = EmitPartwordAtomicBinary(MI, BB, true, PPC::SUBF);
7179   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I16)
7180     BB = EmitPartwordAtomicBinary(MI, BB, false, PPC::SUBF);
7181   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I32)
7182     BB = EmitAtomicBinary(MI, BB, false, PPC::SUBF);
7183   else if (MI->getOpcode() == PPC::ATOMIC_LOAD_SUB_I64)
7184     BB = EmitAtomicBinary(MI, BB, true, PPC::SUBF8);
7186   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I8)
7187     BB = EmitPartwordAtomicBinary(MI, BB, true, 0);
7188   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I16)
7189     BB = EmitPartwordAtomicBinary(MI, BB, false, 0);
7190   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I32)
7191     BB = EmitAtomicBinary(MI, BB, false, 0);
7192   else if (MI->getOpcode() == PPC::ATOMIC_SWAP_I64)
7193     BB = EmitAtomicBinary(MI, BB, true, 0);
7195   else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I32 ||
7196            MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64) {
7197     bool is64bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I64;
7199     unsigned dest   = MI->getOperand(0).getReg();
7200     unsigned ptrA   = MI->getOperand(1).getReg();
7201     unsigned ptrB   = MI->getOperand(2).getReg();
7202     unsigned oldval = MI->getOperand(3).getReg();
7203     unsigned newval = MI->getOperand(4).getReg();
7204     DebugLoc dl     = MI->getDebugLoc();
7206     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7207     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7208     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7209     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7210     F->insert(It, loop1MBB);
7211     F->insert(It, loop2MBB);
7212     F->insert(It, midMBB);
7213     F->insert(It, exitMBB);
7214     exitMBB->splice(exitMBB->begin(), BB,
7215                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7216     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7218     //  thisMBB:
7219     //   ...
7220     //   fallthrough --> loopMBB
7221     BB->addSuccessor(loop1MBB);
7223     // loop1MBB:
7224     //   l[wd]arx dest, ptr
7225     //   cmp[wd] dest, oldval
7226     //   bne- midMBB
7227     // loop2MBB:
7228     //   st[wd]cx. newval, ptr
7229     //   bne- loopMBB
7230     //   b exitBB
7231     // midMBB:
7232     //   st[wd]cx. dest, ptr
7233     // exitBB:
7234     BB = loop1MBB;
7235     BuildMI(BB, dl, TII->get(is64bit ? PPC::LDARX : PPC::LWARX), dest)
7236       .addReg(ptrA).addReg(ptrB);
7237     BuildMI(BB, dl, TII->get(is64bit ? PPC::CMPD : PPC::CMPW), PPC::CR0)
7238       .addReg(oldval).addReg(dest);
7239     BuildMI(BB, dl, TII->get(PPC::BCC))
7240       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7241     BB->addSuccessor(loop2MBB);
7242     BB->addSuccessor(midMBB);
7244     BB = loop2MBB;
7245     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7246       .addReg(newval).addReg(ptrA).addReg(ptrB);
7247     BuildMI(BB, dl, TII->get(PPC::BCC))
7248       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7249     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7250     BB->addSuccessor(loop1MBB);
7251     BB->addSuccessor(exitMBB);
7253     BB = midMBB;
7254     BuildMI(BB, dl, TII->get(is64bit ? PPC::STDCX : PPC::STWCX))
7255       .addReg(dest).addReg(ptrA).addReg(ptrB);
7256     BB->addSuccessor(exitMBB);
7258     //  exitMBB:
7259     //   ...
7260     BB = exitMBB;
7261   } else if (MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8 ||
7262              MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I16) {
7263     // We must use 64-bit registers for addresses when targeting 64-bit,
7264     // since we're actually doing arithmetic on them.  Other registers
7265     // can be 32-bit.
7266     bool is64bit = Subtarget.isPPC64();
7267     bool is8bit = MI->getOpcode() == PPC::ATOMIC_CMP_SWAP_I8;
7269     unsigned dest   = MI->getOperand(0).getReg();
7270     unsigned ptrA   = MI->getOperand(1).getReg();
7271     unsigned ptrB   = MI->getOperand(2).getReg();
7272     unsigned oldval = MI->getOperand(3).getReg();
7273     unsigned newval = MI->getOperand(4).getReg();
7274     DebugLoc dl     = MI->getDebugLoc();
7276     MachineBasicBlock *loop1MBB = F->CreateMachineBasicBlock(LLVM_BB);
7277     MachineBasicBlock *loop2MBB = F->CreateMachineBasicBlock(LLVM_BB);
7278     MachineBasicBlock *midMBB = F->CreateMachineBasicBlock(LLVM_BB);
7279     MachineBasicBlock *exitMBB = F->CreateMachineBasicBlock(LLVM_BB);
7280     F->insert(It, loop1MBB);
7281     F->insert(It, loop2MBB);
7282     F->insert(It, midMBB);
7283     F->insert(It, exitMBB);
7284     exitMBB->splice(exitMBB->begin(), BB,
7285                     std::next(MachineBasicBlock::iterator(MI)), BB->end());
7286     exitMBB->transferSuccessorsAndUpdatePHIs(BB);
7288     MachineRegisterInfo &RegInfo = F->getRegInfo();
7289     const TargetRegisterClass *RC =
7290       is64bit ? (const TargetRegisterClass *) &PPC::G8RCRegClass :
7291                 (const TargetRegisterClass *) &PPC::GPRCRegClass;
7292     unsigned PtrReg = RegInfo.createVirtualRegister(RC);
7293     unsigned Shift1Reg = RegInfo.createVirtualRegister(RC);
7294     unsigned ShiftReg = RegInfo.createVirtualRegister(RC);
7295     unsigned NewVal2Reg = RegInfo.createVirtualRegister(RC);
7296     unsigned NewVal3Reg = RegInfo.createVirtualRegister(RC);
7297     unsigned OldVal2Reg = RegInfo.createVirtualRegister(RC);
7298     unsigned OldVal3Reg = RegInfo.createVirtualRegister(RC);
7299     unsigned MaskReg = RegInfo.createVirtualRegister(RC);
7300     unsigned Mask2Reg = RegInfo.createVirtualRegister(RC);
7301     unsigned Mask3Reg = RegInfo.createVirtualRegister(RC);
7302     unsigned Tmp2Reg = RegInfo.createVirtualRegister(RC);
7303     unsigned Tmp4Reg = RegInfo.createVirtualRegister(RC);
7304     unsigned TmpDestReg = RegInfo.createVirtualRegister(RC);
7305     unsigned Ptr1Reg;
7306     unsigned TmpReg = RegInfo.createVirtualRegister(RC);
7307     unsigned ZeroReg = is64bit ? PPC::ZERO8 : PPC::ZERO;
7308     //  thisMBB:
7309     //   ...
7310     //   fallthrough --> loopMBB
7311     BB->addSuccessor(loop1MBB);
7313     // The 4-byte load must be aligned, while a char or short may be
7314     // anywhere in the word.  Hence all this nasty bookkeeping code.
7315     //   add ptr1, ptrA, ptrB [copy if ptrA==0]
7316     //   rlwinm shift1, ptr1, 3, 27, 28 [3, 27, 27]
7317     //   xori shift, shift1, 24 [16]
7318     //   rlwinm ptr, ptr1, 0, 0, 29
7319     //   slw newval2, newval, shift
7320     //   slw oldval2, oldval,shift
7321     //   li mask2, 255 [li mask3, 0; ori mask2, mask3, 65535]
7322     //   slw mask, mask2, shift
7323     //   and newval3, newval2, mask
7324     //   and oldval3, oldval2, mask
7325     // loop1MBB:
7326     //   lwarx tmpDest, ptr
7327     //   and tmp, tmpDest, mask
7328     //   cmpw tmp, oldval3
7329     //   bne- midMBB
7330     // loop2MBB:
7331     //   andc tmp2, tmpDest, mask
7332     //   or tmp4, tmp2, newval3
7333     //   stwcx. tmp4, ptr
7334     //   bne- loop1MBB
7335     //   b exitBB
7336     // midMBB:
7337     //   stwcx. tmpDest, ptr
7338     // exitBB:
7339     //   srw dest, tmpDest, shift
7340     if (ptrA != ZeroReg) {
7341       Ptr1Reg = RegInfo.createVirtualRegister(RC);
7342       BuildMI(BB, dl, TII->get(is64bit ? PPC::ADD8 : PPC::ADD4), Ptr1Reg)
7343         .addReg(ptrA).addReg(ptrB);
7344     } else {
7345       Ptr1Reg = ptrB;
7346     }
7347     BuildMI(BB, dl, TII->get(PPC::RLWINM), Shift1Reg).addReg(Ptr1Reg)
7348         .addImm(3).addImm(27).addImm(is8bit ? 28 : 27);
7349     BuildMI(BB, dl, TII->get(is64bit ? PPC::XORI8 : PPC::XORI), ShiftReg)
7350         .addReg(Shift1Reg).addImm(is8bit ? 24 : 16);
7351     if (is64bit)
7352       BuildMI(BB, dl, TII->get(PPC::RLDICR), PtrReg)
7353         .addReg(Ptr1Reg).addImm(0).addImm(61);
7354     else
7355       BuildMI(BB, dl, TII->get(PPC::RLWINM), PtrReg)
7356         .addReg(Ptr1Reg).addImm(0).addImm(0).addImm(29);
7357     BuildMI(BB, dl, TII->get(PPC::SLW), NewVal2Reg)
7358         .addReg(newval).addReg(ShiftReg);
7359     BuildMI(BB, dl, TII->get(PPC::SLW), OldVal2Reg)
7360         .addReg(oldval).addReg(ShiftReg);
7361     if (is8bit)
7362       BuildMI(BB, dl, TII->get(PPC::LI), Mask2Reg).addImm(255);
7363     else {
7364       BuildMI(BB, dl, TII->get(PPC::LI), Mask3Reg).addImm(0);
7365       BuildMI(BB, dl, TII->get(PPC::ORI), Mask2Reg)
7366         .addReg(Mask3Reg).addImm(65535);
7367     }
7368     BuildMI(BB, dl, TII->get(PPC::SLW), MaskReg)
7369         .addReg(Mask2Reg).addReg(ShiftReg);
7370     BuildMI(BB, dl, TII->get(PPC::AND), NewVal3Reg)
7371         .addReg(NewVal2Reg).addReg(MaskReg);
7372     BuildMI(BB, dl, TII->get(PPC::AND), OldVal3Reg)
7373         .addReg(OldVal2Reg).addReg(MaskReg);
7375     BB = loop1MBB;
7376     BuildMI(BB, dl, TII->get(PPC::LWARX), TmpDestReg)
7377         .addReg(ZeroReg).addReg(PtrReg);
7378     BuildMI(BB, dl, TII->get(PPC::AND),TmpReg)
7379         .addReg(TmpDestReg).addReg(MaskReg);
7380     BuildMI(BB, dl, TII->get(PPC::CMPW), PPC::CR0)
7381         .addReg(TmpReg).addReg(OldVal3Reg);
7382     BuildMI(BB, dl, TII->get(PPC::BCC))
7383         .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(midMBB);
7384     BB->addSuccessor(loop2MBB);
7385     BB->addSuccessor(midMBB);
7387     BB = loop2MBB;
7388     BuildMI(BB, dl, TII->get(PPC::ANDC),Tmp2Reg)
7389         .addReg(TmpDestReg).addReg(MaskReg);
7390     BuildMI(BB, dl, TII->get(PPC::OR),Tmp4Reg)
7391         .addReg(Tmp2Reg).addReg(NewVal3Reg);
7392     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(Tmp4Reg)
7393         .addReg(ZeroReg).addReg(PtrReg);
7394     BuildMI(BB, dl, TII->get(PPC::BCC))
7395       .addImm(PPC::PRED_NE).addReg(PPC::CR0).addMBB(loop1MBB);
7396     BuildMI(BB, dl, TII->get(PPC::B)).addMBB(exitMBB);
7397     BB->addSuccessor(loop1MBB);
7398     BB->addSuccessor(exitMBB);
7400     BB = midMBB;
7401     BuildMI(BB, dl, TII->get(PPC::STWCX)).addReg(TmpDestReg)
7402       .addReg(ZeroReg).addReg(PtrReg);
7403     BB->addSuccessor(exitMBB);
7405     //  exitMBB:
7406     //   ...
7407     BB = exitMBB;
7408     BuildMI(*BB, BB->begin(), dl, TII->get(PPC::SRW),dest).addReg(TmpReg)
7409       .addReg(ShiftReg);
7410   } else if (MI->getOpcode() == PPC::FADDrtz) {
7411     // This pseudo performs an FADD with rounding mode temporarily forced
7412     // to round-to-zero.  We emit this via custom inserter since the FPSCR
7413     // is not modeled at the SelectionDAG level.
7414     unsigned Dest = MI->getOperand(0).getReg();
7415     unsigned Src1 = MI->getOperand(1).getReg();
7416     unsigned Src2 = MI->getOperand(2).getReg();
7417     DebugLoc dl   = MI->getDebugLoc();
7419     MachineRegisterInfo &RegInfo = F->getRegInfo();
7420     unsigned MFFSReg = RegInfo.createVirtualRegister(&PPC::F8RCRegClass);
7422     // Save FPSCR value.
7423     BuildMI(*BB, MI, dl, TII->get(PPC::MFFS), MFFSReg);
7425     // Set rounding mode to round-to-zero.
7426     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB1)).addImm(31);
7427     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSB0)).addImm(30);
7429     // Perform addition.
7430     BuildMI(*BB, MI, dl, TII->get(PPC::FADD), Dest).addReg(Src1).addReg(Src2);
7432     // Restore FPSCR value.
7433     BuildMI(*BB, MI, dl, TII->get(PPC::MTFSF)).addImm(1).addReg(MFFSReg);
7434   } else if (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7435              MI->getOpcode() == PPC::ANDIo_1_GT_BIT ||
7436              MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7437              MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) {
7438     unsigned Opcode = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8 ||
7439                        MI->getOpcode() == PPC::ANDIo_1_GT_BIT8) ?
7440                       PPC::ANDIo8 : PPC::ANDIo;
7441     bool isEQ = (MI->getOpcode() == PPC::ANDIo_1_EQ_BIT ||
7442                  MI->getOpcode() == PPC::ANDIo_1_EQ_BIT8);
7444     MachineRegisterInfo &RegInfo = F->getRegInfo();
7445     unsigned Dest = RegInfo.createVirtualRegister(Opcode == PPC::ANDIo ?
7446                                                   &PPC::GPRCRegClass :
7447                                                   &PPC::G8RCRegClass);
7449     DebugLoc dl   = MI->getDebugLoc();
7450     BuildMI(*BB, MI, dl, TII->get(Opcode), Dest)
7451       .addReg(MI->getOperand(1).getReg()).addImm(1);
7452     BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY),
7453             MI->getOperand(0).getReg())
7454       .addReg(isEQ ? PPC::CR0EQ : PPC::CR0GT);
7455   } else {
7456     llvm_unreachable("Unexpected instr type to insert");
7457   }
7459   MI->eraseFromParent();   // The pseudo instruction is gone now.
7460   return BB;
7463 //===----------------------------------------------------------------------===//
7464 // Target Optimization Hooks
7465 //===----------------------------------------------------------------------===//
7467 SDValue PPCTargetLowering::getRsqrtEstimate(SDValue Operand,
7468                                             DAGCombinerInfo &DCI,
7469                                             unsigned &RefinementSteps,
7470                                             bool &UseOneConstNR) const {
7471   EVT VT = Operand.getValueType();
7472   if ((VT == MVT::f32 && Subtarget.hasFRSQRTES()) ||
7473       (VT == MVT::f64 && Subtarget.hasFRSQRTE())  ||
7474       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7475       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7476     // Convergence is quadratic, so we essentially double the number of digits
7477     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7478     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7479     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7480     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7481     if (VT.getScalarType() == MVT::f64)
7482       ++RefinementSteps;
7483     UseOneConstNR = true;
7484     return DCI.DAG.getNode(PPCISD::FRSQRTE, SDLoc(Operand), VT, Operand);
7485   }
7486   return SDValue();
7489 SDValue PPCTargetLowering::getRecipEstimate(SDValue Operand,
7490                                             DAGCombinerInfo &DCI,
7491                                             unsigned &RefinementSteps) const {
7492   EVT VT = Operand.getValueType();
7493   if ((VT == MVT::f32 && Subtarget.hasFRES()) ||
7494       (VT == MVT::f64 && Subtarget.hasFRE())  ||
7495       (VT == MVT::v4f32 && Subtarget.hasAltivec()) ||
7496       (VT == MVT::v2f64 && Subtarget.hasVSX())) {
7497     // Convergence is quadratic, so we essentially double the number of digits
7498     // correct after every iteration. For both FRE and FRSQRTE, the minimum
7499     // architected relative accuracy is 2^-5. When hasRecipPrec(), this is
7500     // 2^-14. IEEE float has 23 digits and double has 52 digits.
7501     RefinementSteps = Subtarget.hasRecipPrec() ? 1 : 3;
7502     if (VT.getScalarType() == MVT::f64)
7503       ++RefinementSteps;
7504     return DCI.DAG.getNode(PPCISD::FRE, SDLoc(Operand), VT, Operand);
7505   }
7506   return SDValue();
7509 static bool isConsecutiveLSLoc(SDValue Loc, EVT VT, LSBaseSDNode *Base,
7510                             unsigned Bytes, int Dist,
7511                             SelectionDAG &DAG) {
7512   if (VT.getSizeInBits() / 8 != Bytes)
7513     return false;
7515   SDValue BaseLoc = Base->getBasePtr();
7516   if (Loc.getOpcode() == ISD::FrameIndex) {
7517     if (BaseLoc.getOpcode() != ISD::FrameIndex)
7518       return false;
7519     const MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7520     int FI  = cast<FrameIndexSDNode>(Loc)->getIndex();
7521     int BFI = cast<FrameIndexSDNode>(BaseLoc)->getIndex();
7522     int FS  = MFI->getObjectSize(FI);
7523     int BFS = MFI->getObjectSize(BFI);
7524     if (FS != BFS || FS != (int)Bytes) return false;
7525     return MFI->getObjectOffset(FI) == (MFI->getObjectOffset(BFI) + Dist*Bytes);
7526   }
7528   // Handle X+C
7529   if (DAG.isBaseWithConstantOffset(Loc) && Loc.getOperand(0) == BaseLoc &&
7530       cast<ConstantSDNode>(Loc.getOperand(1))->getSExtValue() == Dist*Bytes)
7531     return true;
7533   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7534   const GlobalValue *GV1 = nullptr;
7535   const GlobalValue *GV2 = nullptr;
7536   int64_t Offset1 = 0;
7537   int64_t Offset2 = 0;
7538   bool isGA1 = TLI.isGAPlusOffset(Loc.getNode(), GV1, Offset1);
7539   bool isGA2 = TLI.isGAPlusOffset(BaseLoc.getNode(), GV2, Offset2);
7540   if (isGA1 && isGA2 && GV1 == GV2)
7541     return Offset1 == (Offset2 + Dist*Bytes);
7542   return false;
7545 // Like SelectionDAG::isConsecutiveLoad, but also works for stores, and does
7546 // not enforce equality of the chain operands.
7547 static bool isConsecutiveLS(SDNode *N, LSBaseSDNode *Base,
7548                             unsigned Bytes, int Dist,
7549                             SelectionDAG &DAG) {
7550   if (LSBaseSDNode *LS = dyn_cast<LSBaseSDNode>(N)) {
7551     EVT VT = LS->getMemoryVT();
7552     SDValue Loc = LS->getBasePtr();
7553     return isConsecutiveLSLoc(Loc, VT, Base, Bytes, Dist, DAG);
7554   }
7556   if (N->getOpcode() == ISD::INTRINSIC_W_CHAIN) {
7557     EVT VT;
7558     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7559     default: return false;
7560     case Intrinsic::ppc_altivec_lvx:
7561     case Intrinsic::ppc_altivec_lvxl:
7562       VT = MVT::v4i32;
7563       break;
7564     case Intrinsic::ppc_altivec_lvebx:
7565       VT = MVT::i8;
7566       break;
7567     case Intrinsic::ppc_altivec_lvehx:
7568       VT = MVT::i16;
7569       break;
7570     case Intrinsic::ppc_altivec_lvewx:
7571       VT = MVT::i32;
7572       break;
7573     }
7575     return isConsecutiveLSLoc(N->getOperand(2), VT, Base, Bytes, Dist, DAG);
7576   }
7578   if (N->getOpcode() == ISD::INTRINSIC_VOID) {
7579     EVT VT;
7580     switch (cast<ConstantSDNode>(N->getOperand(1))->getZExtValue()) {
7581     default: return false;
7582     case Intrinsic::ppc_altivec_stvx:
7583     case Intrinsic::ppc_altivec_stvxl:
7584       VT = MVT::v4i32;
7585       break;
7586     case Intrinsic::ppc_altivec_stvebx:
7587       VT = MVT::i8;
7588       break;
7589     case Intrinsic::ppc_altivec_stvehx:
7590       VT = MVT::i16;
7591       break;
7592     case Intrinsic::ppc_altivec_stvewx:
7593       VT = MVT::i32;
7594       break;
7595     }
7597     return isConsecutiveLSLoc(N->getOperand(3), VT, Base, Bytes, Dist, DAG);
7598   }
7600   return false;
7603 // Return true is there is a nearyby consecutive load to the one provided
7604 // (regardless of alignment). We search up and down the chain, looking though
7605 // token factors and other loads (but nothing else). As a result, a true result
7606 // indicates that it is safe to create a new consecutive load adjacent to the
7607 // load provided.
7608 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
7609   SDValue Chain = LD->getChain();
7610   EVT VT = LD->getMemoryVT();
7612   SmallSet<SDNode *, 16> LoadRoots;
7613   SmallVector<SDNode *, 8> Queue(1, Chain.getNode());
7614   SmallSet<SDNode *, 16> Visited;
7616   // First, search up the chain, branching to follow all token-factor operands.
7617   // If we find a consecutive load, then we're done, otherwise, record all
7618   // nodes just above the top-level loads and token factors.
7619   while (!Queue.empty()) {
7620     SDNode *ChainNext = Queue.pop_back_val();
7621     if (!Visited.insert(ChainNext))
7622       continue;
7624     if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(ChainNext)) {
7625       if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7626         return true;
7628       if (!Visited.count(ChainLD->getChain().getNode()))
7629         Queue.push_back(ChainLD->getChain().getNode());
7630     } else if (ChainNext->getOpcode() == ISD::TokenFactor) {
7631       for (const SDUse &O : ChainNext->ops())
7632         if (!Visited.count(O.getNode()))
7633           Queue.push_back(O.getNode());
7634     } else
7635       LoadRoots.insert(ChainNext);
7636   }
7638   // Second, search down the chain, starting from the top-level nodes recorded
7639   // in the first phase. These top-level nodes are the nodes just above all
7640   // loads and token factors. Starting with their uses, recursively look though
7641   // all loads (just the chain uses) and token factors to find a consecutive
7642   // load.
7643   Visited.clear();
7644   Queue.clear();
7646   for (SmallSet<SDNode *, 16>::iterator I = LoadRoots.begin(),
7647        IE = LoadRoots.end(); I != IE; ++I) {
7648     Queue.push_back(*I);
7649        
7650     while (!Queue.empty()) {
7651       SDNode *LoadRoot = Queue.pop_back_val();
7652       if (!Visited.insert(LoadRoot))
7653         continue;
7655       if (MemSDNode *ChainLD = dyn_cast<MemSDNode>(LoadRoot))
7656         if (isConsecutiveLS(ChainLD, LD, VT.getStoreSize(), 1, DAG))
7657           return true;
7659       for (SDNode::use_iterator UI = LoadRoot->use_begin(),
7660            UE = LoadRoot->use_end(); UI != UE; ++UI)
7661         if (((isa<MemSDNode>(*UI) &&
7662             cast<MemSDNode>(*UI)->getChain().getNode() == LoadRoot) ||
7663             UI->getOpcode() == ISD::TokenFactor) && !Visited.count(*UI))
7664           Queue.push_back(*UI);
7665     }
7666   }
7668   return false;
7671 SDValue PPCTargetLowering::DAGCombineTruncBoolExt(SDNode *N,
7672                                                   DAGCombinerInfo &DCI) const {
7673   SelectionDAG &DAG = DCI.DAG;
7674   SDLoc dl(N);
7676   assert(Subtarget.useCRBits() &&
7677          "Expecting to be tracking CR bits");
7678   // If we're tracking CR bits, we need to be careful that we don't have:
7679   //   trunc(binary-ops(zext(x), zext(y)))
7680   // or
7681   //   trunc(binary-ops(binary-ops(zext(x), zext(y)), ...)
7682   // such that we're unnecessarily moving things into GPRs when it would be
7683   // better to keep them in CR bits.
7685   // Note that trunc here can be an actual i1 trunc, or can be the effective
7686   // truncation that comes from a setcc or select_cc.
7687   if (N->getOpcode() == ISD::TRUNCATE &&
7688       N->getValueType(0) != MVT::i1)
7689     return SDValue();
7691   if (N->getOperand(0).getValueType() != MVT::i32 &&
7692       N->getOperand(0).getValueType() != MVT::i64)
7693     return SDValue();
7695   if (N->getOpcode() == ISD::SETCC ||
7696       N->getOpcode() == ISD::SELECT_CC) {
7697     // If we're looking at a comparison, then we need to make sure that the
7698     // high bits (all except for the first) don't matter the result.
7699     ISD::CondCode CC =
7700       cast<CondCodeSDNode>(N->getOperand(
7701         N->getOpcode() == ISD::SETCC ? 2 : 4))->get();
7702     unsigned OpBits = N->getOperand(0).getValueSizeInBits();
7704     if (ISD::isSignedIntSetCC(CC)) {
7705       if (DAG.ComputeNumSignBits(N->getOperand(0)) != OpBits ||
7706           DAG.ComputeNumSignBits(N->getOperand(1)) != OpBits)
7707         return SDValue();
7708     } else if (ISD::isUnsignedIntSetCC(CC)) {
7709       if (!DAG.MaskedValueIsZero(N->getOperand(0),
7710                                  APInt::getHighBitsSet(OpBits, OpBits-1)) ||
7711           !DAG.MaskedValueIsZero(N->getOperand(1),
7712                                  APInt::getHighBitsSet(OpBits, OpBits-1)))
7713         return SDValue();
7714     } else {
7715       // This is neither a signed nor an unsigned comparison, just make sure
7716       // that the high bits are equal.
7717       APInt Op1Zero, Op1One;
7718       APInt Op2Zero, Op2One;
7719       DAG.computeKnownBits(N->getOperand(0), Op1Zero, Op1One);
7720       DAG.computeKnownBits(N->getOperand(1), Op2Zero, Op2One);
7722       // We don't really care about what is known about the first bit (if
7723       // anything), so clear it in all masks prior to comparing them.
7724       Op1Zero.clearBit(0); Op1One.clearBit(0);
7725       Op2Zero.clearBit(0); Op2One.clearBit(0);
7727       if (Op1Zero != Op2Zero || Op1One != Op2One)
7728         return SDValue();
7729     }
7730   }
7732   // We now know that the higher-order bits are irrelevant, we just need to
7733   // make sure that all of the intermediate operations are bit operations, and
7734   // all inputs are extensions.
7735   if (N->getOperand(0).getOpcode() != ISD::AND &&
7736       N->getOperand(0).getOpcode() != ISD::OR  &&
7737       N->getOperand(0).getOpcode() != ISD::XOR &&
7738       N->getOperand(0).getOpcode() != ISD::SELECT &&
7739       N->getOperand(0).getOpcode() != ISD::SELECT_CC &&
7740       N->getOperand(0).getOpcode() != ISD::TRUNCATE &&
7741       N->getOperand(0).getOpcode() != ISD::SIGN_EXTEND &&
7742       N->getOperand(0).getOpcode() != ISD::ZERO_EXTEND &&
7743       N->getOperand(0).getOpcode() != ISD::ANY_EXTEND)
7744     return SDValue();
7746   if ((N->getOpcode() == ISD::SETCC || N->getOpcode() == ISD::SELECT_CC) &&
7747       N->getOperand(1).getOpcode() != ISD::AND &&
7748       N->getOperand(1).getOpcode() != ISD::OR  &&
7749       N->getOperand(1).getOpcode() != ISD::XOR &&
7750       N->getOperand(1).getOpcode() != ISD::SELECT &&
7751       N->getOperand(1).getOpcode() != ISD::SELECT_CC &&
7752       N->getOperand(1).getOpcode() != ISD::TRUNCATE &&
7753       N->getOperand(1).getOpcode() != ISD::SIGN_EXTEND &&
7754       N->getOperand(1).getOpcode() != ISD::ZERO_EXTEND &&
7755       N->getOperand(1).getOpcode() != ISD::ANY_EXTEND)
7756     return SDValue();
7758   SmallVector<SDValue, 4> Inputs;
7759   SmallVector<SDValue, 8> BinOps, PromOps;
7760   SmallPtrSet<SDNode *, 16> Visited;
7762   for (unsigned i = 0; i < 2; ++i) {
7763     if (((N->getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7764           N->getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7765           N->getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7766           N->getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7767         isa<ConstantSDNode>(N->getOperand(i)))
7768       Inputs.push_back(N->getOperand(i));
7769     else
7770       BinOps.push_back(N->getOperand(i));
7772     if (N->getOpcode() == ISD::TRUNCATE)
7773       break;
7774   }
7776   // Visit all inputs, collect all binary operations (and, or, xor and
7777   // select) that are all fed by extensions. 
7778   while (!BinOps.empty()) {
7779     SDValue BinOp = BinOps.back();
7780     BinOps.pop_back();
7782     if (!Visited.insert(BinOp.getNode()))
7783       continue;
7785     PromOps.push_back(BinOp);
7787     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
7788       // The condition of the select is not promoted.
7789       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
7790         continue;
7791       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
7792         continue;
7794       if (((BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7795             BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7796             BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) &&
7797            BinOp.getOperand(i).getOperand(0).getValueType() == MVT::i1) ||
7798           isa<ConstantSDNode>(BinOp.getOperand(i))) {
7799         Inputs.push_back(BinOp.getOperand(i)); 
7800       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
7801                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
7802                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
7803                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
7804                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC ||
7805                  BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
7806                  BinOp.getOperand(i).getOpcode() == ISD::SIGN_EXTEND ||
7807                  BinOp.getOperand(i).getOpcode() == ISD::ZERO_EXTEND ||
7808                  BinOp.getOperand(i).getOpcode() == ISD::ANY_EXTEND) {
7809         BinOps.push_back(BinOp.getOperand(i));
7810       } else {
7811         // We have an input that is not an extension or another binary
7812         // operation; we'll abort this transformation.
7813         return SDValue();
7814       }
7815     }
7816   }
7818   // Make sure that this is a self-contained cluster of operations (which
7819   // is not quite the same thing as saying that everything has only one
7820   // use).
7821   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7822     if (isa<ConstantSDNode>(Inputs[i]))
7823       continue;
7825     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
7826                               UE = Inputs[i].getNode()->use_end();
7827          UI != UE; ++UI) {
7828       SDNode *User = *UI;
7829       if (User != N && !Visited.count(User))
7830         return SDValue();
7832       // Make sure that we're not going to promote the non-output-value
7833       // operand(s) or SELECT or SELECT_CC.
7834       // FIXME: Although we could sometimes handle this, and it does occur in
7835       // practice that one of the condition inputs to the select is also one of
7836       // the outputs, we currently can't deal with this.
7837       if (User->getOpcode() == ISD::SELECT) {
7838         if (User->getOperand(0) == Inputs[i])
7839           return SDValue();
7840       } else if (User->getOpcode() == ISD::SELECT_CC) {
7841         if (User->getOperand(0) == Inputs[i] ||
7842             User->getOperand(1) == Inputs[i])
7843           return SDValue();
7844       }
7845     }
7846   }
7848   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
7849     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
7850                               UE = PromOps[i].getNode()->use_end();
7851          UI != UE; ++UI) {
7852       SDNode *User = *UI;
7853       if (User != N && !Visited.count(User))
7854         return SDValue();
7856       // Make sure that we're not going to promote the non-output-value
7857       // operand(s) or SELECT or SELECT_CC.
7858       // FIXME: Although we could sometimes handle this, and it does occur in
7859       // practice that one of the condition inputs to the select is also one of
7860       // the outputs, we currently can't deal with this.
7861       if (User->getOpcode() == ISD::SELECT) {
7862         if (User->getOperand(0) == PromOps[i])
7863           return SDValue();
7864       } else if (User->getOpcode() == ISD::SELECT_CC) {
7865         if (User->getOperand(0) == PromOps[i] ||
7866             User->getOperand(1) == PromOps[i])
7867           return SDValue();
7868       }
7869     }
7870   }
7872   // Replace all inputs with the extension operand.
7873   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
7874     // Constants may have users outside the cluster of to-be-promoted nodes,
7875     // and so we need to replace those as we do the promotions.
7876     if (isa<ConstantSDNode>(Inputs[i]))
7877       continue;
7878     else
7879       DAG.ReplaceAllUsesOfValueWith(Inputs[i], Inputs[i].getOperand(0)); 
7880   }
7882   // Replace all operations (these are all the same, but have a different
7883   // (i1) return type). DAG.getNode will validate that the types of
7884   // a binary operator match, so go through the list in reverse so that
7885   // we've likely promoted both operands first. Any intermediate truncations or
7886   // extensions disappear.
7887   while (!PromOps.empty()) {
7888     SDValue PromOp = PromOps.back();
7889     PromOps.pop_back();
7891     if (PromOp.getOpcode() == ISD::TRUNCATE ||
7892         PromOp.getOpcode() == ISD::SIGN_EXTEND ||
7893         PromOp.getOpcode() == ISD::ZERO_EXTEND ||
7894         PromOp.getOpcode() == ISD::ANY_EXTEND) {
7895       if (!isa<ConstantSDNode>(PromOp.getOperand(0)) &&
7896           PromOp.getOperand(0).getValueType() != MVT::i1) {
7897         // The operand is not yet ready (see comment below).
7898         PromOps.insert(PromOps.begin(), PromOp);
7899         continue;
7900       }
7902       SDValue RepValue = PromOp.getOperand(0);
7903       if (isa<ConstantSDNode>(RepValue))
7904         RepValue = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, RepValue);
7906       DAG.ReplaceAllUsesOfValueWith(PromOp, RepValue);
7907       continue;
7908     }
7910     unsigned C;
7911     switch (PromOp.getOpcode()) {
7912     default:             C = 0; break;
7913     case ISD::SELECT:    C = 1; break;
7914     case ISD::SELECT_CC: C = 2; break;
7915     }
7917     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
7918          PromOp.getOperand(C).getValueType() != MVT::i1) ||
7919         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
7920          PromOp.getOperand(C+1).getValueType() != MVT::i1)) {
7921       // The to-be-promoted operands of this node have not yet been
7922       // promoted (this should be rare because we're going through the
7923       // list backward, but if one of the operands has several users in
7924       // this cluster of to-be-promoted nodes, it is possible).
7925       PromOps.insert(PromOps.begin(), PromOp);
7926       continue;
7927     }
7929     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
7930                                 PromOp.getNode()->op_end());
7932     // If there are any constant inputs, make sure they're replaced now.
7933     for (unsigned i = 0; i < 2; ++i)
7934       if (isa<ConstantSDNode>(Ops[C+i]))
7935         Ops[C+i] = DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, Ops[C+i]);
7937     DAG.ReplaceAllUsesOfValueWith(PromOp,
7938       DAG.getNode(PromOp.getOpcode(), dl, MVT::i1, Ops));
7939   }
7941   // Now we're left with the initial truncation itself.
7942   if (N->getOpcode() == ISD::TRUNCATE)
7943     return N->getOperand(0);
7945   // Otherwise, this is a comparison. The operands to be compared have just
7946   // changed type (to i1), but everything else is the same.
7947   return SDValue(N, 0);
7950 SDValue PPCTargetLowering::DAGCombineExtBoolTrunc(SDNode *N,
7951                                                   DAGCombinerInfo &DCI) const {
7952   SelectionDAG &DAG = DCI.DAG;
7953   SDLoc dl(N);
7955   // If we're tracking CR bits, we need to be careful that we don't have:
7956   //   zext(binary-ops(trunc(x), trunc(y)))
7957   // or
7958   //   zext(binary-ops(binary-ops(trunc(x), trunc(y)), ...)
7959   // such that we're unnecessarily moving things into CR bits that can more
7960   // efficiently stay in GPRs. Note that if we're not certain that the high
7961   // bits are set as required by the final extension, we still may need to do
7962   // some masking to get the proper behavior.
7964   // This same functionality is important on PPC64 when dealing with
7965   // 32-to-64-bit extensions; these occur often when 32-bit values are used as
7966   // the return values of functions. Because it is so similar, it is handled
7967   // here as well.
7969   if (N->getValueType(0) != MVT::i32 &&
7970       N->getValueType(0) != MVT::i64)
7971     return SDValue();
7973   if (!((N->getOperand(0).getValueType() == MVT::i1 &&
7974         Subtarget.useCRBits()) ||
7975        (N->getOperand(0).getValueType() == MVT::i32 &&
7976         Subtarget.isPPC64())))
7977     return SDValue();
7979   if (N->getOperand(0).getOpcode() != ISD::AND &&
7980       N->getOperand(0).getOpcode() != ISD::OR  &&
7981       N->getOperand(0).getOpcode() != ISD::XOR &&
7982       N->getOperand(0).getOpcode() != ISD::SELECT &&
7983       N->getOperand(0).getOpcode() != ISD::SELECT_CC)
7984     return SDValue();
7986   SmallVector<SDValue, 4> Inputs;
7987   SmallVector<SDValue, 8> BinOps(1, N->getOperand(0)), PromOps;
7988   SmallPtrSet<SDNode *, 16> Visited;
7990   // Visit all inputs, collect all binary operations (and, or, xor and
7991   // select) that are all fed by truncations. 
7992   while (!BinOps.empty()) {
7993     SDValue BinOp = BinOps.back();
7994     BinOps.pop_back();
7996     if (!Visited.insert(BinOp.getNode()))
7997       continue;
7999     PromOps.push_back(BinOp);
8001     for (unsigned i = 0, ie = BinOp.getNumOperands(); i != ie; ++i) {
8002       // The condition of the select is not promoted.
8003       if (BinOp.getOpcode() == ISD::SELECT && i == 0)
8004         continue;
8005       if (BinOp.getOpcode() == ISD::SELECT_CC && i != 2 && i != 3)
8006         continue;
8008       if (BinOp.getOperand(i).getOpcode() == ISD::TRUNCATE ||
8009           isa<ConstantSDNode>(BinOp.getOperand(i))) {
8010         Inputs.push_back(BinOp.getOperand(i)); 
8011       } else if (BinOp.getOperand(i).getOpcode() == ISD::AND ||
8012                  BinOp.getOperand(i).getOpcode() == ISD::OR  ||
8013                  BinOp.getOperand(i).getOpcode() == ISD::XOR ||
8014                  BinOp.getOperand(i).getOpcode() == ISD::SELECT ||
8015                  BinOp.getOperand(i).getOpcode() == ISD::SELECT_CC) {
8016         BinOps.push_back(BinOp.getOperand(i));
8017       } else {
8018         // We have an input that is not a truncation or another binary
8019         // operation; we'll abort this transformation.
8020         return SDValue();
8021       }
8022     }
8023   }
8025   // Make sure that this is a self-contained cluster of operations (which
8026   // is not quite the same thing as saying that everything has only one
8027   // use).
8028   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8029     if (isa<ConstantSDNode>(Inputs[i]))
8030       continue;
8032     for (SDNode::use_iterator UI = Inputs[i].getNode()->use_begin(),
8033                               UE = Inputs[i].getNode()->use_end();
8034          UI != UE; ++UI) {
8035       SDNode *User = *UI;
8036       if (User != N && !Visited.count(User))
8037         return SDValue();
8039       // Make sure that we're not going to promote the non-output-value
8040       // operand(s) or SELECT or SELECT_CC.
8041       // FIXME: Although we could sometimes handle this, and it does occur in
8042       // practice that one of the condition inputs to the select is also one of
8043       // the outputs, we currently can't deal with this.
8044       if (User->getOpcode() == ISD::SELECT) {
8045         if (User->getOperand(0) == Inputs[i])
8046           return SDValue();
8047       } else if (User->getOpcode() == ISD::SELECT_CC) {
8048         if (User->getOperand(0) == Inputs[i] ||
8049             User->getOperand(1) == Inputs[i])
8050           return SDValue();
8051       }
8052     }
8053   }
8055   for (unsigned i = 0, ie = PromOps.size(); i != ie; ++i) {
8056     for (SDNode::use_iterator UI = PromOps[i].getNode()->use_begin(),
8057                               UE = PromOps[i].getNode()->use_end();
8058          UI != UE; ++UI) {
8059       SDNode *User = *UI;
8060       if (User != N && !Visited.count(User))
8061         return SDValue();
8063       // Make sure that we're not going to promote the non-output-value
8064       // operand(s) or SELECT or SELECT_CC.
8065       // FIXME: Although we could sometimes handle this, and it does occur in
8066       // practice that one of the condition inputs to the select is also one of
8067       // the outputs, we currently can't deal with this.
8068       if (User->getOpcode() == ISD::SELECT) {
8069         if (User->getOperand(0) == PromOps[i])
8070           return SDValue();
8071       } else if (User->getOpcode() == ISD::SELECT_CC) {
8072         if (User->getOperand(0) == PromOps[i] ||
8073             User->getOperand(1) == PromOps[i])
8074           return SDValue();
8075       }
8076     }
8077   }
8079   unsigned PromBits = N->getOperand(0).getValueSizeInBits();
8080   bool ReallyNeedsExt = false;
8081   if (N->getOpcode() != ISD::ANY_EXTEND) {
8082     // If all of the inputs are not already sign/zero extended, then
8083     // we'll still need to do that at the end.
8084     for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8085       if (isa<ConstantSDNode>(Inputs[i]))
8086         continue;
8088       unsigned OpBits =
8089         Inputs[i].getOperand(0).getValueSizeInBits();
8090       assert(PromBits < OpBits && "Truncation not to a smaller bit count?");
8092       if ((N->getOpcode() == ISD::ZERO_EXTEND &&
8093            !DAG.MaskedValueIsZero(Inputs[i].getOperand(0),
8094                                   APInt::getHighBitsSet(OpBits,
8095                                                         OpBits-PromBits))) ||
8096           (N->getOpcode() == ISD::SIGN_EXTEND &&
8097            DAG.ComputeNumSignBits(Inputs[i].getOperand(0)) <
8098              (OpBits-(PromBits-1)))) {
8099         ReallyNeedsExt = true;
8100         break;
8101       }
8102     }
8103   }
8105   // Replace all inputs, either with the truncation operand, or a
8106   // truncation or extension to the final output type.
8107   for (unsigned i = 0, ie = Inputs.size(); i != ie; ++i) {
8108     // Constant inputs need to be replaced with the to-be-promoted nodes that
8109     // use them because they might have users outside of the cluster of
8110     // promoted nodes.
8111     if (isa<ConstantSDNode>(Inputs[i]))
8112       continue;
8114     SDValue InSrc = Inputs[i].getOperand(0);
8115     if (Inputs[i].getValueType() == N->getValueType(0))
8116       DAG.ReplaceAllUsesOfValueWith(Inputs[i], InSrc);
8117     else if (N->getOpcode() == ISD::SIGN_EXTEND)
8118       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8119         DAG.getSExtOrTrunc(InSrc, dl, N->getValueType(0)));
8120     else if (N->getOpcode() == ISD::ZERO_EXTEND)
8121       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8122         DAG.getZExtOrTrunc(InSrc, dl, N->getValueType(0)));
8123     else
8124       DAG.ReplaceAllUsesOfValueWith(Inputs[i],
8125         DAG.getAnyExtOrTrunc(InSrc, dl, N->getValueType(0)));
8126   }
8128   // Replace all operations (these are all the same, but have a different
8129   // (promoted) return type). DAG.getNode will validate that the types of
8130   // a binary operator match, so go through the list in reverse so that
8131   // we've likely promoted both operands first.
8132   while (!PromOps.empty()) {
8133     SDValue PromOp = PromOps.back();
8134     PromOps.pop_back();
8136     unsigned C;
8137     switch (PromOp.getOpcode()) {
8138     default:             C = 0; break;
8139     case ISD::SELECT:    C = 1; break;
8140     case ISD::SELECT_CC: C = 2; break;
8141     }
8143     if ((!isa<ConstantSDNode>(PromOp.getOperand(C)) &&
8144          PromOp.getOperand(C).getValueType() != N->getValueType(0)) ||
8145         (!isa<ConstantSDNode>(PromOp.getOperand(C+1)) &&
8146          PromOp.getOperand(C+1).getValueType() != N->getValueType(0))) {
8147       // The to-be-promoted operands of this node have not yet been
8148       // promoted (this should be rare because we're going through the
8149       // list backward, but if one of the operands has several users in
8150       // this cluster of to-be-promoted nodes, it is possible).
8151       PromOps.insert(PromOps.begin(), PromOp);
8152       continue;
8153     }
8155     SmallVector<SDValue, 3> Ops(PromOp.getNode()->op_begin(),
8156                                 PromOp.getNode()->op_end());
8158     // If this node has constant inputs, then they'll need to be promoted here.
8159     for (unsigned i = 0; i < 2; ++i) {
8160       if (!isa<ConstantSDNode>(Ops[C+i]))
8161         continue;
8162       if (Ops[C+i].getValueType() == N->getValueType(0))
8163         continue;
8165       if (N->getOpcode() == ISD::SIGN_EXTEND)
8166         Ops[C+i] = DAG.getSExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8167       else if (N->getOpcode() == ISD::ZERO_EXTEND)
8168         Ops[C+i] = DAG.getZExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8169       else
8170         Ops[C+i] = DAG.getAnyExtOrTrunc(Ops[C+i], dl, N->getValueType(0));
8171     }
8173     DAG.ReplaceAllUsesOfValueWith(PromOp,
8174       DAG.getNode(PromOp.getOpcode(), dl, N->getValueType(0), Ops));
8175   }
8177   // Now we're left with the initial extension itself.
8178   if (!ReallyNeedsExt)
8179     return N->getOperand(0);
8181   // To zero extend, just mask off everything except for the first bit (in the
8182   // i1 case).
8183   if (N->getOpcode() == ISD::ZERO_EXTEND)
8184     return DAG.getNode(ISD::AND, dl, N->getValueType(0), N->getOperand(0),
8185                        DAG.getConstant(APInt::getLowBitsSet(
8186                                          N->getValueSizeInBits(0), PromBits),
8187                                        N->getValueType(0)));
8189   assert(N->getOpcode() == ISD::SIGN_EXTEND &&
8190          "Invalid extension type");
8191   EVT ShiftAmountTy = getShiftAmountTy(N->getValueType(0));
8192   SDValue ShiftCst =
8193     DAG.getConstant(N->getValueSizeInBits(0)-PromBits, ShiftAmountTy);
8194   return DAG.getNode(ISD::SRA, dl, N->getValueType(0), 
8195                      DAG.getNode(ISD::SHL, dl, N->getValueType(0),
8196                                  N->getOperand(0), ShiftCst), ShiftCst);
8199 SDValue PPCTargetLowering::PerformDAGCombine(SDNode *N,
8200                                              DAGCombinerInfo &DCI) const {
8201   const TargetMachine &TM = getTargetMachine();
8202   SelectionDAG &DAG = DCI.DAG;
8203   SDLoc dl(N);
8204   switch (N->getOpcode()) {
8205   default: break;
8206   case PPCISD::SHL:
8207     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8208       if (C->isNullValue())   // 0 << V -> 0.
8209         return N->getOperand(0);
8210     }
8211     break;
8212   case PPCISD::SRL:
8213     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8214       if (C->isNullValue())   // 0 >>u V -> 0.
8215         return N->getOperand(0);
8216     }
8217     break;
8218   case PPCISD::SRA:
8219     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8220       if (C->isNullValue() ||   //  0 >>s V -> 0.
8221           C->isAllOnesValue())    // -1 >>s V -> -1.
8222         return N->getOperand(0);
8223     }
8224     break;
8225   case ISD::SIGN_EXTEND:
8226   case ISD::ZERO_EXTEND:
8227   case ISD::ANY_EXTEND: 
8228     return DAGCombineExtBoolTrunc(N, DCI);
8229   case ISD::TRUNCATE:
8230   case ISD::SETCC:
8231   case ISD::SELECT_CC:
8232     return DAGCombineTruncBoolExt(N, DCI);
8233   case ISD::SINT_TO_FP:
8234     if (TM.getSubtarget<PPCSubtarget>().has64BitSupport()) {
8235       if (N->getOperand(0).getOpcode() == ISD::FP_TO_SINT) {
8236         // Turn (sint_to_fp (fp_to_sint X)) -> fctidz/fcfid without load/stores.
8237         // We allow the src/dst to be either f32/f64, but the intermediate
8238         // type must be i64.
8239         if (N->getOperand(0).getValueType() == MVT::i64 &&
8240             N->getOperand(0).getOperand(0).getValueType() != MVT::ppcf128) {
8241           SDValue Val = N->getOperand(0).getOperand(0);
8242           if (Val.getValueType() == MVT::f32) {
8243             Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8244             DCI.AddToWorklist(Val.getNode());
8245           }
8247           Val = DAG.getNode(PPCISD::FCTIDZ, dl, MVT::f64, Val);
8248           DCI.AddToWorklist(Val.getNode());
8249           Val = DAG.getNode(PPCISD::FCFID, dl, MVT::f64, Val);
8250           DCI.AddToWorklist(Val.getNode());
8251           if (N->getValueType(0) == MVT::f32) {
8252             Val = DAG.getNode(ISD::FP_ROUND, dl, MVT::f32, Val,
8253                               DAG.getIntPtrConstant(0));
8254             DCI.AddToWorklist(Val.getNode());
8255           }
8256           return Val;
8257         } else if (N->getOperand(0).getValueType() == MVT::i32) {
8258           // If the intermediate type is i32, we can avoid the load/store here
8259           // too.
8260         }
8261       }
8262     }
8263     break;
8264   case ISD::STORE:
8265     // Turn STORE (FP_TO_SINT F) -> STFIWX(FCTIWZ(F)).
8266     if (TM.getSubtarget<PPCSubtarget>().hasSTFIWX() &&
8267         !cast<StoreSDNode>(N)->isTruncatingStore() &&
8268         N->getOperand(1).getOpcode() == ISD::FP_TO_SINT &&
8269         N->getOperand(1).getValueType() == MVT::i32 &&
8270         N->getOperand(1).getOperand(0).getValueType() != MVT::ppcf128) {
8271       SDValue Val = N->getOperand(1).getOperand(0);
8272       if (Val.getValueType() == MVT::f32) {
8273         Val = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f64, Val);
8274         DCI.AddToWorklist(Val.getNode());
8275       }
8276       Val = DAG.getNode(PPCISD::FCTIWZ, dl, MVT::f64, Val);
8277       DCI.AddToWorklist(Val.getNode());
8279       SDValue Ops[] = {
8280         N->getOperand(0), Val, N->getOperand(2),
8281         DAG.getValueType(N->getOperand(1).getValueType())
8282       };
8284       Val = DAG.getMemIntrinsicNode(PPCISD::STFIWX, dl,
8285               DAG.getVTList(MVT::Other), Ops,
8286               cast<StoreSDNode>(N)->getMemoryVT(),
8287               cast<StoreSDNode>(N)->getMemOperand());
8288       DCI.AddToWorklist(Val.getNode());
8289       return Val;
8290     }
8292     // Turn STORE (BSWAP) -> sthbrx/stwbrx.
8293     if (cast<StoreSDNode>(N)->isUnindexed() &&
8294         N->getOperand(1).getOpcode() == ISD::BSWAP &&
8295         N->getOperand(1).getNode()->hasOneUse() &&
8296         (N->getOperand(1).getValueType() == MVT::i32 ||
8297          N->getOperand(1).getValueType() == MVT::i16 ||
8298          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8299           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8300           N->getOperand(1).getValueType() == MVT::i64))) {
8301       SDValue BSwapOp = N->getOperand(1).getOperand(0);
8302       // Do an any-extend to 32-bits if this is a half-word input.
8303       if (BSwapOp.getValueType() == MVT::i16)
8304         BSwapOp = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, BSwapOp);
8306       SDValue Ops[] = {
8307         N->getOperand(0), BSwapOp, N->getOperand(2),
8308         DAG.getValueType(N->getOperand(1).getValueType())
8309       };
8310       return
8311         DAG.getMemIntrinsicNode(PPCISD::STBRX, dl, DAG.getVTList(MVT::Other),
8312                                 Ops, cast<StoreSDNode>(N)->getMemoryVT(),
8313                                 cast<StoreSDNode>(N)->getMemOperand());
8314     }
8315     break;
8316   case ISD::LOAD: {
8317     LoadSDNode *LD = cast<LoadSDNode>(N);
8318     EVT VT = LD->getValueType(0);
8319     Type *Ty = LD->getMemoryVT().getTypeForEVT(*DAG.getContext());
8320     unsigned ABIAlignment = getDataLayout()->getABITypeAlignment(Ty);
8321     if (ISD::isNON_EXTLoad(N) && VT.isVector() &&
8322         TM.getSubtarget<PPCSubtarget>().hasAltivec() &&
8323         // P8 and later hardware should just use LOAD.
8324         !TM.getSubtarget<PPCSubtarget>().hasP8Vector() &&
8325         (VT == MVT::v16i8 || VT == MVT::v8i16 ||
8326          VT == MVT::v4i32 || VT == MVT::v4f32) &&
8327         LD->getAlignment() < ABIAlignment) {
8328       // This is a type-legal unaligned Altivec load.
8329       SDValue Chain = LD->getChain();
8330       SDValue Ptr = LD->getBasePtr();
8331       bool isLittleEndian = Subtarget.isLittleEndian();
8333       // This implements the loading of unaligned vectors as described in
8334       // the venerable Apple Velocity Engine overview. Specifically:
8335       // https://developer.apple.com/hardwaredrivers/ve/alignment.html
8336       // https://developer.apple.com/hardwaredrivers/ve/code_optimization.html
8337       //
8338       // The general idea is to expand a sequence of one or more unaligned
8339       // loads into an alignment-based permutation-control instruction (lvsl
8340       // or lvsr), a series of regular vector loads (which always truncate
8341       // their input address to an aligned address), and a series of
8342       // permutations.  The results of these permutations are the requested
8343       // loaded values.  The trick is that the last "extra" load is not taken
8344       // from the address you might suspect (sizeof(vector) bytes after the
8345       // last requested load), but rather sizeof(vector) - 1 bytes after the
8346       // last requested vector. The point of this is to avoid a page fault if
8347       // the base address happened to be aligned. This works because if the
8348       // base address is aligned, then adding less than a full vector length
8349       // will cause the last vector in the sequence to be (re)loaded.
8350       // Otherwise, the next vector will be fetched as you might suspect was
8351       // necessary.
8353       // We might be able to reuse the permutation generation from
8354       // a different base address offset from this one by an aligned amount.
8355       // The INTRINSIC_WO_CHAIN DAG combine will attempt to perform this
8356       // optimization later.
8357       Intrinsic::ID Intr = (isLittleEndian ?
8358                             Intrinsic::ppc_altivec_lvsr :
8359                             Intrinsic::ppc_altivec_lvsl);
8360       SDValue PermCntl = BuildIntrinsicOp(Intr, Ptr, DAG, dl, MVT::v16i8);
8362       // Create the new MMO for the new base load. It is like the original MMO,
8363       // but represents an area in memory almost twice the vector size centered
8364       // on the original address. If the address is unaligned, we might start
8365       // reading up to (sizeof(vector)-1) bytes below the address of the
8366       // original unaligned load.
8367       MachineFunction &MF = DAG.getMachineFunction();
8368       MachineMemOperand *BaseMMO =
8369         MF.getMachineMemOperand(LD->getMemOperand(),
8370                                 -LD->getMemoryVT().getStoreSize()+1,
8371                                 2*LD->getMemoryVT().getStoreSize()-1);
8373       // Create the new base load.
8374       SDValue LDXIntID = DAG.getTargetConstant(Intrinsic::ppc_altivec_lvx,
8375                                                getPointerTy());
8376       SDValue BaseLoadOps[] = { Chain, LDXIntID, Ptr };
8377       SDValue BaseLoad =
8378         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8379                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8380                                 BaseLoadOps, MVT::v4i32, BaseMMO);
8382       // Note that the value of IncOffset (which is provided to the next
8383       // load's pointer info offset value, and thus used to calculate the
8384       // alignment), and the value of IncValue (which is actually used to
8385       // increment the pointer value) are different! This is because we
8386       // require the next load to appear to be aligned, even though it
8387       // is actually offset from the base pointer by a lesser amount.
8388       int IncOffset = VT.getSizeInBits() / 8;
8389       int IncValue = IncOffset;
8391       // Walk (both up and down) the chain looking for another load at the real
8392       // (aligned) offset (the alignment of the other load does not matter in
8393       // this case). If found, then do not use the offset reduction trick, as
8394       // that will prevent the loads from being later combined (as they would
8395       // otherwise be duplicates).
8396       if (!findConsecutiveLoad(LD, DAG))
8397         --IncValue;
8399       SDValue Increment = DAG.getConstant(IncValue, getPointerTy());
8400       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
8402       MachineMemOperand *ExtraMMO =
8403         MF.getMachineMemOperand(LD->getMemOperand(),
8404                                 1, 2*LD->getMemoryVT().getStoreSize()-1);
8405       SDValue ExtraLoadOps[] = { Chain, LDXIntID, Ptr };
8406       SDValue ExtraLoad =
8407         DAG.getMemIntrinsicNode(ISD::INTRINSIC_W_CHAIN, dl,
8408                                 DAG.getVTList(MVT::v4i32, MVT::Other),
8409                                 ExtraLoadOps, MVT::v4i32, ExtraMMO);
8411       SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
8412         BaseLoad.getValue(1), ExtraLoad.getValue(1));
8414       // Because vperm has a big-endian bias, we must reverse the order
8415       // of the input vectors and complement the permute control vector
8416       // when generating little endian code.  We have already handled the
8417       // latter by using lvsr instead of lvsl, so just reverse BaseLoad
8418       // and ExtraLoad here.
8419       SDValue Perm;
8420       if (isLittleEndian)
8421         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8422                                 ExtraLoad, BaseLoad, PermCntl, DAG, dl);
8423       else
8424         Perm = BuildIntrinsicOp(Intrinsic::ppc_altivec_vperm,
8425                                 BaseLoad, ExtraLoad, PermCntl, DAG, dl);
8427       if (VT != MVT::v4i32)
8428         Perm = DAG.getNode(ISD::BITCAST, dl, VT, Perm);
8430       // The output of the permutation is our loaded result, the TokenFactor is
8431       // our new chain.
8432       DCI.CombineTo(N, Perm, TF);
8433       return SDValue(N, 0);
8434     }
8435     }
8436     break;
8437   case ISD::INTRINSIC_WO_CHAIN: {
8438     bool isLittleEndian = Subtarget.isLittleEndian();
8439     Intrinsic::ID Intr = (isLittleEndian ?
8440                           Intrinsic::ppc_altivec_lvsr :
8441                           Intrinsic::ppc_altivec_lvsl);
8442     if (cast<ConstantSDNode>(N->getOperand(0))->getZExtValue() == Intr &&
8443         N->getOperand(1)->getOpcode() == ISD::ADD) {
8444       SDValue Add = N->getOperand(1);
8446       if (DAG.MaskedValueIsZero(Add->getOperand(1),
8447             APInt::getAllOnesValue(4 /* 16 byte alignment */).zext(
8448               Add.getValueType().getScalarType().getSizeInBits()))) {
8449         SDNode *BasePtr = Add->getOperand(0).getNode();
8450         for (SDNode::use_iterator UI = BasePtr->use_begin(),
8451              UE = BasePtr->use_end(); UI != UE; ++UI) {
8452           if (UI->getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8453               cast<ConstantSDNode>(UI->getOperand(0))->getZExtValue() ==
8454                 Intr) {
8455             // We've found another LVSL/LVSR, and this address is an aligned
8456             // multiple of that one. The results will be the same, so use the
8457             // one we've just found instead.
8459             return SDValue(*UI, 0);
8460           }
8461         }
8462       }
8463     }
8464     }
8466     break;
8467   case ISD::BSWAP:
8468     // Turn BSWAP (LOAD) -> lhbrx/lwbrx.
8469     if (ISD::isNON_EXTLoad(N->getOperand(0).getNode()) &&
8470         N->getOperand(0).hasOneUse() &&
8471         (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i16 ||
8472          (TM.getSubtarget<PPCSubtarget>().hasLDBRX() &&
8473           TM.getSubtarget<PPCSubtarget>().isPPC64() &&
8474           N->getValueType(0) == MVT::i64))) {
8475       SDValue Load = N->getOperand(0);
8476       LoadSDNode *LD = cast<LoadSDNode>(Load);
8477       // Create the byte-swapping load.
8478       SDValue Ops[] = {
8479         LD->getChain(),    // Chain
8480         LD->getBasePtr(),  // Ptr
8481         DAG.getValueType(N->getValueType(0)) // VT
8482       };
8483       SDValue BSLoad =
8484         DAG.getMemIntrinsicNode(PPCISD::LBRX, dl,
8485                                 DAG.getVTList(N->getValueType(0) == MVT::i64 ?
8486                                               MVT::i64 : MVT::i32, MVT::Other),
8487                                 Ops, LD->getMemoryVT(), LD->getMemOperand());
8489       // If this is an i16 load, insert the truncate.
8490       SDValue ResVal = BSLoad;
8491       if (N->getValueType(0) == MVT::i16)
8492         ResVal = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, BSLoad);
8494       // First, combine the bswap away.  This makes the value produced by the
8495       // load dead.
8496       DCI.CombineTo(N, ResVal);
8498       // Next, combine the load away, we give it a bogus result value but a real
8499       // chain result.  The result value is dead because the bswap is dead.
8500       DCI.CombineTo(Load.getNode(), ResVal, BSLoad.getValue(1));
8502       // Return N so it doesn't get rechecked!
8503       return SDValue(N, 0);
8504     }
8506     break;
8507   case PPCISD::VCMP: {
8508     // If a VCMPo node already exists with exactly the same operands as this
8509     // node, use its result instead of this node (VCMPo computes both a CR6 and
8510     // a normal output).
8511     //
8512     if (!N->getOperand(0).hasOneUse() &&
8513         !N->getOperand(1).hasOneUse() &&
8514         !N->getOperand(2).hasOneUse()) {
8516       // Scan all of the users of the LHS, looking for VCMPo's that match.
8517       SDNode *VCMPoNode = nullptr;
8519       SDNode *LHSN = N->getOperand(0).getNode();
8520       for (SDNode::use_iterator UI = LHSN->use_begin(), E = LHSN->use_end();
8521            UI != E; ++UI)
8522         if (UI->getOpcode() == PPCISD::VCMPo &&
8523             UI->getOperand(1) == N->getOperand(1) &&
8524             UI->getOperand(2) == N->getOperand(2) &&
8525             UI->getOperand(0) == N->getOperand(0)) {
8526           VCMPoNode = *UI;
8527           break;
8528         }
8530       // If there is no VCMPo node, or if the flag value has a single use, don't
8531       // transform this.
8532       if (!VCMPoNode || VCMPoNode->hasNUsesOfValue(0, 1))
8533         break;
8535       // Look at the (necessarily single) use of the flag value.  If it has a
8536       // chain, this transformation is more complex.  Note that multiple things
8537       // could use the value result, which we should ignore.
8538       SDNode *FlagUser = nullptr;
8539       for (SDNode::use_iterator UI = VCMPoNode->use_begin();
8540            FlagUser == nullptr; ++UI) {
8541         assert(UI != VCMPoNode->use_end() && "Didn't find user!");
8542         SDNode *User = *UI;
8543         for (unsigned i = 0, e = User->getNumOperands(); i != e; ++i) {
8544           if (User->getOperand(i) == SDValue(VCMPoNode, 1)) {
8545             FlagUser = User;
8546             break;
8547           }
8548         }
8549       }
8551       // If the user is a MFOCRF instruction, we know this is safe.
8552       // Otherwise we give up for right now.
8553       if (FlagUser->getOpcode() == PPCISD::MFOCRF)
8554         return SDValue(VCMPoNode, 0);
8555     }
8556     break;
8557   }
8558   case ISD::BRCOND: {
8559     SDValue Cond = N->getOperand(1);
8560     SDValue Target = N->getOperand(2);
8561  
8562     if (Cond.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8563         cast<ConstantSDNode>(Cond.getOperand(1))->getZExtValue() ==
8564           Intrinsic::ppc_is_decremented_ctr_nonzero) {
8566       // We now need to make the intrinsic dead (it cannot be instruction
8567       // selected).
8568       DAG.ReplaceAllUsesOfValueWith(Cond.getValue(1), Cond.getOperand(0));
8569       assert(Cond.getNode()->hasOneUse() &&
8570              "Counter decrement has more than one use");
8572       return DAG.getNode(PPCISD::BDNZ, dl, MVT::Other,
8573                          N->getOperand(0), Target);
8574     }
8575   }
8576   break;
8577   case ISD::BR_CC: {
8578     // If this is a branch on an altivec predicate comparison, lower this so
8579     // that we don't have to do a MFOCRF: instead, branch directly on CR6.  This
8580     // lowering is done pre-legalize, because the legalizer lowers the predicate
8581     // compare down to code that is difficult to reassemble.
8582     ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(1))->get();
8583     SDValue LHS = N->getOperand(2), RHS = N->getOperand(3);
8585     // Sometimes the promoted value of the intrinsic is ANDed by some non-zero
8586     // value. If so, pass-through the AND to get to the intrinsic.
8587     if (LHS.getOpcode() == ISD::AND &&
8588         LHS.getOperand(0).getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8589         cast<ConstantSDNode>(LHS.getOperand(0).getOperand(1))->getZExtValue() ==
8590           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8591         isa<ConstantSDNode>(LHS.getOperand(1)) &&
8592         !cast<ConstantSDNode>(LHS.getOperand(1))->getConstantIntValue()->
8593           isZero())
8594       LHS = LHS.getOperand(0);
8596     if (LHS.getOpcode() == ISD::INTRINSIC_W_CHAIN &&
8597         cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue() ==
8598           Intrinsic::ppc_is_decremented_ctr_nonzero &&
8599         isa<ConstantSDNode>(RHS)) {
8600       assert((CC == ISD::SETEQ || CC == ISD::SETNE) &&
8601              "Counter decrement comparison is not EQ or NE");
8603       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8604       bool isBDNZ = (CC == ISD::SETEQ && Val) ||
8605                     (CC == ISD::SETNE && !Val);
8607       // We now need to make the intrinsic dead (it cannot be instruction
8608       // selected).
8609       DAG.ReplaceAllUsesOfValueWith(LHS.getValue(1), LHS.getOperand(0));
8610       assert(LHS.getNode()->hasOneUse() &&
8611              "Counter decrement has more than one use");
8613       return DAG.getNode(isBDNZ ? PPCISD::BDNZ : PPCISD::BDZ, dl, MVT::Other,
8614                          N->getOperand(0), N->getOperand(4));
8615     }
8617     int CompareOpc;
8618     bool isDot;
8620     if (LHS.getOpcode() == ISD::INTRINSIC_WO_CHAIN &&
8621         isa<ConstantSDNode>(RHS) && (CC == ISD::SETEQ || CC == ISD::SETNE) &&
8622         getAltivecCompareInfo(LHS, CompareOpc, isDot)) {
8623       assert(isDot && "Can't compare against a vector result!");
8625       // If this is a comparison against something other than 0/1, then we know
8626       // that the condition is never/always true.
8627       unsigned Val = cast<ConstantSDNode>(RHS)->getZExtValue();
8628       if (Val != 0 && Val != 1) {
8629         if (CC == ISD::SETEQ)      // Cond never true, remove branch.
8630           return N->getOperand(0);
8631         // Always !=, turn it into an unconditional branch.
8632         return DAG.getNode(ISD::BR, dl, MVT::Other,
8633                            N->getOperand(0), N->getOperand(4));
8634       }
8636       bool BranchOnWhenPredTrue = (CC == ISD::SETEQ) ^ (Val == 0);
8638       // Create the PPCISD altivec 'dot' comparison node.
8639       SDValue Ops[] = {
8640         LHS.getOperand(2),  // LHS of compare
8641         LHS.getOperand(3),  // RHS of compare
8642         DAG.getConstant(CompareOpc, MVT::i32)
8643       };
8644       EVT VTs[] = { LHS.getOperand(2).getValueType(), MVT::Glue };
8645       SDValue CompNode = DAG.getNode(PPCISD::VCMPo, dl, VTs, Ops);
8647       // Unpack the result based on how the target uses it.
8648       PPC::Predicate CompOpc;
8649       switch (cast<ConstantSDNode>(LHS.getOperand(1))->getZExtValue()) {
8650       default:  // Can't happen, don't crash on invalid number though.
8651       case 0:   // Branch on the value of the EQ bit of CR6.
8652         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_EQ : PPC::PRED_NE;
8653         break;
8654       case 1:   // Branch on the inverted value of the EQ bit of CR6.
8655         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_NE : PPC::PRED_EQ;
8656         break;
8657       case 2:   // Branch on the value of the LT bit of CR6.
8658         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_LT : PPC::PRED_GE;
8659         break;
8660       case 3:   // Branch on the inverted value of the LT bit of CR6.
8661         CompOpc = BranchOnWhenPredTrue ? PPC::PRED_GE : PPC::PRED_LT;
8662         break;
8663       }
8665       return DAG.getNode(PPCISD::COND_BRANCH, dl, MVT::Other, N->getOperand(0),
8666                          DAG.getConstant(CompOpc, MVT::i32),
8667                          DAG.getRegister(PPC::CR6, MVT::i32),
8668                          N->getOperand(4), CompNode.getValue(1));
8669     }
8670     break;
8671   }
8672   }
8674   return SDValue();
8677 //===----------------------------------------------------------------------===//
8678 // Inline Assembly Support
8679 //===----------------------------------------------------------------------===//
8681 void PPCTargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
8682                                                       APInt &KnownZero,
8683                                                       APInt &KnownOne,
8684                                                       const SelectionDAG &DAG,
8685                                                       unsigned Depth) const {
8686   KnownZero = KnownOne = APInt(KnownZero.getBitWidth(), 0);
8687   switch (Op.getOpcode()) {
8688   default: break;
8689   case PPCISD::LBRX: {
8690     // lhbrx is known to have the top bits cleared out.
8691     if (cast<VTSDNode>(Op.getOperand(2))->getVT() == MVT::i16)
8692       KnownZero = 0xFFFF0000;
8693     break;
8694   }
8695   case ISD::INTRINSIC_WO_CHAIN: {
8696     switch (cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue()) {
8697     default: break;
8698     case Intrinsic::ppc_altivec_vcmpbfp_p:
8699     case Intrinsic::ppc_altivec_vcmpeqfp_p:
8700     case Intrinsic::ppc_altivec_vcmpequb_p:
8701     case Intrinsic::ppc_altivec_vcmpequh_p:
8702     case Intrinsic::ppc_altivec_vcmpequw_p:
8703     case Intrinsic::ppc_altivec_vcmpgefp_p:
8704     case Intrinsic::ppc_altivec_vcmpgtfp_p:
8705     case Intrinsic::ppc_altivec_vcmpgtsb_p:
8706     case Intrinsic::ppc_altivec_vcmpgtsh_p:
8707     case Intrinsic::ppc_altivec_vcmpgtsw_p:
8708     case Intrinsic::ppc_altivec_vcmpgtub_p:
8709     case Intrinsic::ppc_altivec_vcmpgtuh_p:
8710     case Intrinsic::ppc_altivec_vcmpgtuw_p:
8711       KnownZero = ~1U;  // All bits but the low one are known to be zero.
8712       break;
8713     }
8714   }
8715   }
8719 /// getConstraintType - Given a constraint, return the type of
8720 /// constraint it is for this target.
8721 PPCTargetLowering::ConstraintType
8722 PPCTargetLowering::getConstraintType(const std::string &Constraint) const {
8723   if (Constraint.size() == 1) {
8724     switch (Constraint[0]) {
8725     default: break;
8726     case 'b':
8727     case 'r':
8728     case 'f':
8729     case 'v':
8730     case 'y':
8731       return C_RegisterClass;
8732     case 'Z':
8733       // FIXME: While Z does indicate a memory constraint, it specifically
8734       // indicates an r+r address (used in conjunction with the 'y' modifier
8735       // in the replacement string). Currently, we're forcing the base
8736       // register to be r0 in the asm printer (which is interpreted as zero)
8737       // and forming the complete address in the second register. This is
8738       // suboptimal.
8739       return C_Memory;
8740     }
8741   } else if (Constraint == "wc") { // individual CR bits.
8742     return C_RegisterClass;
8743   } else if (Constraint == "wa" || Constraint == "wd" ||
8744              Constraint == "wf" || Constraint == "ws") {
8745     return C_RegisterClass; // VSX registers.
8746   }
8747   return TargetLowering::getConstraintType(Constraint);
8750 /// Examine constraint type and operand type and determine a weight value.
8751 /// This object must already have been set up with the operand type
8752 /// and the current alternative constraint selected.
8753 TargetLowering::ConstraintWeight
8754 PPCTargetLowering::getSingleConstraintMatchWeight(
8755     AsmOperandInfo &info, const char *constraint) const {
8756   ConstraintWeight weight = CW_Invalid;
8757   Value *CallOperandVal = info.CallOperandVal;
8758     // If we don't have a value, we can't do a match,
8759     // but allow it at the lowest weight.
8760   if (!CallOperandVal)
8761     return CW_Default;
8762   Type *type = CallOperandVal->getType();
8764   // Look at the constraint type.
8765   if (StringRef(constraint) == "wc" && type->isIntegerTy(1))
8766     return CW_Register; // an individual CR bit.
8767   else if ((StringRef(constraint) == "wa" ||
8768             StringRef(constraint) == "wd" ||
8769             StringRef(constraint) == "wf") &&
8770            type->isVectorTy())
8771     return CW_Register;
8772   else if (StringRef(constraint) == "ws" && type->isDoubleTy())
8773     return CW_Register;
8775   switch (*constraint) {
8776   default:
8777     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
8778     break;
8779   case 'b':
8780     if (type->isIntegerTy())
8781       weight = CW_Register;
8782     break;
8783   case 'f':
8784     if (type->isFloatTy())
8785       weight = CW_Register;
8786     break;
8787   case 'd':
8788     if (type->isDoubleTy())
8789       weight = CW_Register;
8790     break;
8791   case 'v':
8792     if (type->isVectorTy())
8793       weight = CW_Register;
8794     break;
8795   case 'y':
8796     weight = CW_Register;
8797     break;
8798   case 'Z':
8799     weight = CW_Memory;
8800     break;
8801   }
8802   return weight;
8805 std::pair<unsigned, const TargetRegisterClass*>
8806 PPCTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
8807                                                 MVT VT) const {
8808   if (Constraint.size() == 1) {
8809     // GCC RS6000 Constraint Letters
8810     switch (Constraint[0]) {
8811     case 'b':   // R1-R31
8812       if (VT == MVT::i64 && Subtarget.isPPC64())
8813         return std::make_pair(0U, &PPC::G8RC_NOX0RegClass);
8814       return std::make_pair(0U, &PPC::GPRC_NOR0RegClass);
8815     case 'r':   // R0-R31
8816       if (VT == MVT::i64 && Subtarget.isPPC64())
8817         return std::make_pair(0U, &PPC::G8RCRegClass);
8818       return std::make_pair(0U, &PPC::GPRCRegClass);
8819     case 'f':
8820       if (VT == MVT::f32 || VT == MVT::i32)
8821         return std::make_pair(0U, &PPC::F4RCRegClass);
8822       if (VT == MVT::f64 || VT == MVT::i64)
8823         return std::make_pair(0U, &PPC::F8RCRegClass);
8824       break;
8825     case 'v':
8826       return std::make_pair(0U, &PPC::VRRCRegClass);
8827     case 'y':   // crrc
8828       return std::make_pair(0U, &PPC::CRRCRegClass);
8829     }
8830   } else if (Constraint == "wc") { // an individual CR bit.
8831     return std::make_pair(0U, &PPC::CRBITRCRegClass);
8832   } else if (Constraint == "wa" || Constraint == "wd" ||
8833              Constraint == "wf") {
8834     return std::make_pair(0U, &PPC::VSRCRegClass);
8835   } else if (Constraint == "ws") {
8836     return std::make_pair(0U, &PPC::VSFRCRegClass);
8837   }
8839   std::pair<unsigned, const TargetRegisterClass*> R =
8840     TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
8842   // r[0-9]+ are used, on PPC64, to refer to the corresponding 64-bit registers
8843   // (which we call X[0-9]+). If a 64-bit value has been requested, and a
8844   // 32-bit GPR has been selected, then 'upgrade' it to the 64-bit parent
8845   // register.
8846   // FIXME: If TargetLowering::getRegForInlineAsmConstraint could somehow use
8847   // the AsmName field from *RegisterInfo.td, then this would not be necessary.
8848   if (R.first && VT == MVT::i64 && Subtarget.isPPC64() &&
8849       PPC::GPRCRegClass.contains(R.first)) {
8850     const TargetRegisterInfo *TRI =
8851         getTargetMachine().getSubtargetImpl()->getRegisterInfo();
8852     return std::make_pair(TRI->getMatchingSuperReg(R.first,
8853                             PPC::sub_32, &PPC::G8RCRegClass),
8854                           &PPC::G8RCRegClass);
8855   }
8857   return R;
8861 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
8862 /// vector.  If it is invalid, don't add anything to Ops.
8863 void PPCTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
8864                                                      std::string &Constraint,
8865                                                      std::vector<SDValue>&Ops,
8866                                                      SelectionDAG &DAG) const {
8867   SDValue Result;
8869   // Only support length 1 constraints.
8870   if (Constraint.length() > 1) return;
8872   char Letter = Constraint[0];
8873   switch (Letter) {
8874   default: break;
8875   case 'I':
8876   case 'J':
8877   case 'K':
8878   case 'L':
8879   case 'M':
8880   case 'N':
8881   case 'O':
8882   case 'P': {
8883     ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op);
8884     if (!CST) return; // Must be an immediate to match.
8885     unsigned Value = CST->getZExtValue();
8886     switch (Letter) {
8887     default: llvm_unreachable("Unknown constraint letter!");
8888     case 'I':  // "I" is a signed 16-bit constant.
8889       if ((short)Value == (int)Value)
8890         Result = DAG.getTargetConstant(Value, Op.getValueType());
8891       break;
8892     case 'J':  // "J" is a constant with only the high-order 16 bits nonzero.
8893     case 'L':  // "L" is a signed 16-bit constant shifted left 16 bits.
8894       if ((short)Value == 0)
8895         Result = DAG.getTargetConstant(Value, Op.getValueType());
8896       break;
8897     case 'K':  // "K" is a constant with only the low-order 16 bits nonzero.
8898       if ((Value >> 16) == 0)
8899         Result = DAG.getTargetConstant(Value, Op.getValueType());
8900       break;
8901     case 'M':  // "M" is a constant that is greater than 31.
8902       if (Value > 31)
8903         Result = DAG.getTargetConstant(Value, Op.getValueType());
8904       break;
8905     case 'N':  // "N" is a positive constant that is an exact power of two.
8906       if ((int)Value > 0 && isPowerOf2_32(Value))
8907         Result = DAG.getTargetConstant(Value, Op.getValueType());
8908       break;
8909     case 'O':  // "O" is the constant zero.
8910       if (Value == 0)
8911         Result = DAG.getTargetConstant(Value, Op.getValueType());
8912       break;
8913     case 'P':  // "P" is a constant whose negation is a signed 16-bit constant.
8914       if ((short)-Value == (int)-Value)
8915         Result = DAG.getTargetConstant(Value, Op.getValueType());
8916       break;
8917     }
8918     break;
8919   }
8920   }
8922   if (Result.getNode()) {
8923     Ops.push_back(Result);
8924     return;
8925   }
8927   // Handle standard constraint letters.
8928   TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
8931 // isLegalAddressingMode - Return true if the addressing mode represented
8932 // by AM is legal for this target, for a load/store of the specified type.
8933 bool PPCTargetLowering::isLegalAddressingMode(const AddrMode &AM,
8934                                               Type *Ty) const {
8935   // FIXME: PPC does not allow r+i addressing modes for vectors!
8937   // PPC allows a sign-extended 16-bit immediate field.
8938   if (AM.BaseOffs <= -(1LL << 16) || AM.BaseOffs >= (1LL << 16)-1)
8939     return false;
8941   // No global is ever allowed as a base.
8942   if (AM.BaseGV)
8943     return false;
8945   // PPC only support r+r,
8946   switch (AM.Scale) {
8947   case 0:  // "r+i" or just "i", depending on HasBaseReg.
8948     break;
8949   case 1:
8950     if (AM.HasBaseReg && AM.BaseOffs)  // "r+r+i" is not allowed.
8951       return false;
8952     // Otherwise we have r+r or r+i.
8953     break;
8954   case 2:
8955     if (AM.HasBaseReg || AM.BaseOffs)  // 2*r+r  or  2*r+i is not allowed.
8956       return false;
8957     // Allow 2*r as r+r.
8958     break;
8959   default:
8960     // No other scales are supported.
8961     return false;
8962   }
8964   return true;
8967 SDValue PPCTargetLowering::LowerRETURNADDR(SDValue Op,
8968                                            SelectionDAG &DAG) const {
8969   MachineFunction &MF = DAG.getMachineFunction();
8970   MachineFrameInfo *MFI = MF.getFrameInfo();
8971   MFI->setReturnAddressIsTaken(true);
8973   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
8974     return SDValue();
8976   SDLoc dl(Op);
8977   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
8979   // Make sure the function does not optimize away the store of the RA to
8980   // the stack.
8981   PPCFunctionInfo *FuncInfo = MF.getInfo<PPCFunctionInfo>();
8982   FuncInfo->setLRStoreRequired();
8983   bool isPPC64 = Subtarget.isPPC64();
8984   bool isDarwinABI = Subtarget.isDarwinABI();
8986   if (Depth > 0) {
8987     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
8988     SDValue Offset =
8990       DAG.getConstant(PPCFrameLowering::getReturnSaveOffset(isPPC64, isDarwinABI),
8991                       isPPC64? MVT::i64 : MVT::i32);
8992     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
8993                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
8994                                    FrameAddr, Offset),
8995                        MachinePointerInfo(), false, false, false, 0);
8996   }
8998   // Just load the return address off the stack.
8999   SDValue RetAddrFI = getReturnAddrFrameIndex(DAG);
9000   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9001                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9004 SDValue PPCTargetLowering::LowerFRAMEADDR(SDValue Op,
9005                                           SelectionDAG &DAG) const {
9006   SDLoc dl(Op);
9007   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9009   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
9010   bool isPPC64 = PtrVT == MVT::i64;
9012   MachineFunction &MF = DAG.getMachineFunction();
9013   MachineFrameInfo *MFI = MF.getFrameInfo();
9014   MFI->setFrameAddressIsTaken(true);
9016   // Naked functions never have a frame pointer, and so we use r1. For all
9017   // other functions, this decision must be delayed until during PEI.
9018   unsigned FrameReg;
9019   if (MF.getFunction()->getAttributes().hasAttribute(
9020         AttributeSet::FunctionIndex, Attribute::Naked))
9021     FrameReg = isPPC64 ? PPC::X1 : PPC::R1;
9022   else
9023     FrameReg = isPPC64 ? PPC::FP8 : PPC::FP;
9025   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg,
9026                                          PtrVT);
9027   while (Depth--)
9028     FrameAddr = DAG.getLoad(Op.getValueType(), dl, DAG.getEntryNode(),
9029                             FrameAddr, MachinePointerInfo(), false, false,
9030                             false, 0);
9031   return FrameAddr;
9034 // FIXME? Maybe this could be a TableGen attribute on some registers and
9035 // this table could be generated automatically from RegInfo.
9036 unsigned PPCTargetLowering::getRegisterByName(const char* RegName,
9037                                               EVT VT) const {
9038   bool isPPC64 = Subtarget.isPPC64();
9039   bool isDarwinABI = Subtarget.isDarwinABI();
9041   if ((isPPC64 && VT != MVT::i64 && VT != MVT::i32) ||
9042       (!isPPC64 && VT != MVT::i32))
9043     report_fatal_error("Invalid register global variable type");
9045   bool is64Bit = isPPC64 && VT == MVT::i64;
9046   unsigned Reg = StringSwitch<unsigned>(RegName)
9047                    .Case("r1", is64Bit ? PPC::X1 : PPC::R1)
9048                    .Case("r2", isDarwinABI ? 0 : (is64Bit ? PPC::X2 : PPC::R2))
9049                    .Case("r13", (!isPPC64 && isDarwinABI) ? 0 :
9050                                   (is64Bit ? PPC::X13 : PPC::R13))
9051                    .Default(0);
9053   if (Reg)
9054     return Reg;
9055   report_fatal_error("Invalid register name global variable");
9058 bool
9059 PPCTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
9060   // The PowerPC target isn't yet aware of offsets.
9061   return false;
9064 bool PPCTargetLowering::getTgtMemIntrinsic(IntrinsicInfo &Info,
9065                                            const CallInst &I,
9066                                            unsigned Intrinsic) const {
9068   switch (Intrinsic) {
9069   case Intrinsic::ppc_altivec_lvx:
9070   case Intrinsic::ppc_altivec_lvxl:
9071   case Intrinsic::ppc_altivec_lvebx:
9072   case Intrinsic::ppc_altivec_lvehx:
9073   case Intrinsic::ppc_altivec_lvewx: {
9074     EVT VT;
9075     switch (Intrinsic) {
9076     case Intrinsic::ppc_altivec_lvebx:
9077       VT = MVT::i8;
9078       break;
9079     case Intrinsic::ppc_altivec_lvehx:
9080       VT = MVT::i16;
9081       break;
9082     case Intrinsic::ppc_altivec_lvewx:
9083       VT = MVT::i32;
9084       break;
9085     default:
9086       VT = MVT::v4i32;
9087       break;
9088     }
9090     Info.opc = ISD::INTRINSIC_W_CHAIN;
9091     Info.memVT = VT;
9092     Info.ptrVal = I.getArgOperand(0);
9093     Info.offset = -VT.getStoreSize()+1;
9094     Info.size = 2*VT.getStoreSize()-1;
9095     Info.align = 1;
9096     Info.vol = false;
9097     Info.readMem = true;
9098     Info.writeMem = false;
9099     return true;
9100   }
9101   case Intrinsic::ppc_altivec_stvx:
9102   case Intrinsic::ppc_altivec_stvxl:
9103   case Intrinsic::ppc_altivec_stvebx:
9104   case Intrinsic::ppc_altivec_stvehx:
9105   case Intrinsic::ppc_altivec_stvewx: {
9106     EVT VT;
9107     switch (Intrinsic) {
9108     case Intrinsic::ppc_altivec_stvebx:
9109       VT = MVT::i8;
9110       break;
9111     case Intrinsic::ppc_altivec_stvehx:
9112       VT = MVT::i16;
9113       break;
9114     case Intrinsic::ppc_altivec_stvewx:
9115       VT = MVT::i32;
9116       break;
9117     default:
9118       VT = MVT::v4i32;
9119       break;
9120     }
9122     Info.opc = ISD::INTRINSIC_VOID;
9123     Info.memVT = VT;
9124     Info.ptrVal = I.getArgOperand(1);
9125     Info.offset = -VT.getStoreSize()+1;
9126     Info.size = 2*VT.getStoreSize()-1;
9127     Info.align = 1;
9128     Info.vol = false;
9129     Info.readMem = false;
9130     Info.writeMem = true;
9131     return true;
9132   }
9133   default:
9134     break;
9135   }
9137   return false;
9140 /// getOptimalMemOpType - Returns the target specific optimal type for load
9141 /// and store operations as a result of memset, memcpy, and memmove
9142 /// lowering. If DstAlign is zero that means it's safe to destination
9143 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
9144 /// means there isn't a need to check it against alignment requirement,
9145 /// probably because the source does not need to be loaded. If 'IsMemset' is
9146 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
9147 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
9148 /// source is constant so it does not need to be loaded.
9149 /// It returns EVT::Other if the type should be determined using generic
9150 /// target-independent logic.
9151 EVT PPCTargetLowering::getOptimalMemOpType(uint64_t Size,
9152                                            unsigned DstAlign, unsigned SrcAlign,
9153                                            bool IsMemset, bool ZeroMemset,
9154                                            bool MemcpyStrSrc,
9155                                            MachineFunction &MF) const {
9156   if (Subtarget.isPPC64()) {
9157     return MVT::i64;
9158   } else {
9159     return MVT::i32;
9160   }
9163 /// \brief Returns true if it is beneficial to convert a load of a constant
9164 /// to just the constant itself.
9165 bool PPCTargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
9166                                                           Type *Ty) const {
9167   assert(Ty->isIntegerTy());
9169   unsigned BitSize = Ty->getPrimitiveSizeInBits();
9170   if (BitSize == 0 || BitSize > 64)
9171     return false;
9172   return true;
9175 bool PPCTargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
9176   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
9177     return false;
9178   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
9179   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
9180   return NumBits1 == 64 && NumBits2 == 32;
9183 bool PPCTargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
9184   if (!VT1.isInteger() || !VT2.isInteger())
9185     return false;
9186   unsigned NumBits1 = VT1.getSizeInBits();
9187   unsigned NumBits2 = VT2.getSizeInBits();
9188   return NumBits1 == 64 && NumBits2 == 32;
9191 bool PPCTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
9192   return isInt<16>(Imm) || isUInt<16>(Imm);
9195 bool PPCTargetLowering::isLegalAddImmediate(int64_t Imm) const {
9196   return isInt<16>(Imm) || isUInt<16>(Imm);
9199 bool PPCTargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
9200                                                        unsigned,
9201                                                        unsigned,
9202                                                        bool *Fast) const {
9203   if (DisablePPCUnaligned)
9204     return false;
9206   // PowerPC supports unaligned memory access for simple non-vector types.
9207   // Although accessing unaligned addresses is not as efficient as accessing
9208   // aligned addresses, it is generally more efficient than manual expansion,
9209   // and generally only traps for software emulation when crossing page
9210   // boundaries.
9212   if (!VT.isSimple())
9213     return false;
9215   if (VT.getSimpleVT().isVector()) {
9216     if (Subtarget.hasVSX()) {
9217       if (VT != MVT::v2f64 && VT != MVT::v2i64 &&
9218           VT != MVT::v4f32 && VT != MVT::v4i32)
9219         return false;
9220     } else {
9221       return false;
9222     }
9223   }
9225   if (VT == MVT::ppcf128)
9226     return false;
9228   if (Fast)
9229     *Fast = true;
9231   return true;
9234 bool PPCTargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
9235   VT = VT.getScalarType();
9237   if (!VT.isSimple())
9238     return false;
9240   switch (VT.getSimpleVT().SimpleTy) {
9241   case MVT::f32:
9242   case MVT::f64:
9243     return true;
9244   default:
9245     break;
9246   }
9248   return false;
9251 bool
9252 PPCTargetLowering::shouldExpandBuildVectorWithShuffles(
9253                      EVT VT , unsigned DefinedValues) const {
9254   if (VT == MVT::v2i64)
9255     return false;
9257   return TargetLowering::shouldExpandBuildVectorWithShuffles(VT, DefinedValues);
9260 Sched::Preference PPCTargetLowering::getSchedulingPreference(SDNode *N) const {
9261   if (DisableILPPref || Subtarget.enableMachineScheduler())
9262     return TargetLowering::getSchedulingPreference(N);
9264   return Sched::ILP;
9267 // Create a fast isel object.
9268 FastISel *
9269 PPCTargetLowering::createFastISel(FunctionLoweringInfo &FuncInfo,
9270                                   const TargetLibraryInfo *LibInfo) const {
9271   return PPC::createFastISel(FuncInfo, LibInfo);