]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - opencl/llvm.git/blob - test/DebugInfo/inheritance.ll
IR: Make metadata typeless in assembly
[opencl/llvm.git] / test / DebugInfo / inheritance.ll
1 ; RUN: llc %s -o /dev/null
2 ; PR 2613.
4 %struct.__class_type_info_pseudo = type { %struct.__type_info_pseudo }
5 %struct.__type_info_pseudo = type { i8*, i8* }
6 %struct.test1 = type { i32 (...)** }
8 @_ZTV5test1 = weak_odr constant [4 x i32 (...)*] [i32 (...)* null, i32 (...)* bitcast (%struct.__class_type_info_pseudo* @_ZTI5test1 to i32 (...)*), i32 (...)* bitcast (void (%struct.test1*)* @_ZN5test1D1Ev to i32 (...)*), i32 (...)* bitcast (void (%struct.test1*)* @_ZN5test1D0Ev to i32 (...)*)], align 32 ; <[4 x i32 (...)*]*> [#uses=1]
9 @_ZTI5test1 = weak_odr constant %struct.__class_type_info_pseudo { %struct.__type_info_pseudo { i8* inttoptr (i64 add (i64 ptrtoint ([0 x i32 (...)*]* @_ZTVN10__cxxabiv117__class_type_infoE to i64), i64 16) to i8*), i8* getelementptr inbounds ([7 x i8]* @_ZTS5test1, i64 0, i64 0) } }, align 16 ; <%struct.__class_type_info_pseudo*> [#uses=1]
10 @_ZTVN10__cxxabiv117__class_type_infoE = external constant [0 x i32 (...)*] ; <[0 x i32 (...)*]*> [#uses=1]
11 @_ZTS5test1 = weak_odr constant [7 x i8] c"5test1\00" ; <[7 x i8]*> [#uses=2]
13 define i32 @main() nounwind ssp {
14 entry:
15   %retval = alloca i32                            ; <i32*> [#uses=2]
16   %0 = alloca i32                                 ; <i32*> [#uses=2]
17   %tst = alloca %struct.test1                     ; <%struct.test1*> [#uses=1]
18   %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
19   call void @llvm.dbg.declare(metadata %struct.test1* %tst, metadata !0, metadata !{!"0x102"}), !dbg !21
20   call void @_ZN5test1C1Ev(%struct.test1* %tst) nounwind, !dbg !22
21   store i32 0, i32* %0, align 4, !dbg !23
22   %1 = load i32* %0, align 4, !dbg !23            ; <i32> [#uses=1]
23   store i32 %1, i32* %retval, align 4, !dbg !23
24   br label %return, !dbg !23
26 return:                                           ; preds = %entry
27   %retval1 = load i32* %retval, !dbg !23          ; <i32> [#uses=1]
28   ret i32 %retval1, !dbg !23
29 }
31 define linkonce_odr void @_ZN5test1C1Ev(%struct.test1* %this) nounwind ssp align 2 {
32 entry:
33   %this_addr = alloca %struct.test1*              ; <%struct.test1**> [#uses=2]
34   %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
35   call void @llvm.dbg.declare(metadata %struct.test1** %this_addr, metadata !24, metadata !{!"0x102"}), !dbg !28
36   store %struct.test1* %this, %struct.test1** %this_addr
37   %0 = load %struct.test1** %this_addr, align 8, !dbg !28 ; <%struct.test1*> [#uses=1]
38   %1 = getelementptr inbounds %struct.test1* %0, i32 0, i32 0, !dbg !28 ; <i32 (...)***> [#uses=1]
39   store i32 (...)** getelementptr inbounds ([4 x i32 (...)*]* @_ZTV5test1, i64 0, i64 2), i32 (...)*** %1, align 8, !dbg !28
40   br label %return, !dbg !28
42 return:                                           ; preds = %entry
43   ret void, !dbg !29
44 }
46 declare void @llvm.dbg.declare(metadata, metadata, metadata) nounwind readnone
48 define linkonce_odr void @_ZN5test1D1Ev(%struct.test1* %this) nounwind ssp align 2 {
49 entry:
50   %this_addr = alloca %struct.test1*              ; <%struct.test1**> [#uses=3]
51   %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
52   call void @llvm.dbg.declare(metadata %struct.test1** %this_addr, metadata !32, metadata !{!"0x102"}), !dbg !34
53   store %struct.test1* %this, %struct.test1** %this_addr
54   %0 = load %struct.test1** %this_addr, align 8, !dbg !35 ; <%struct.test1*> [#uses=1]
55   %1 = getelementptr inbounds %struct.test1* %0, i32 0, i32 0, !dbg !35 ; <i32 (...)***> [#uses=1]
56   store i32 (...)** getelementptr inbounds ([4 x i32 (...)*]* @_ZTV5test1, i64 0, i64 2), i32 (...)*** %1, align 8, !dbg !35
57   br label %bb, !dbg !37
59 bb:                                               ; preds = %entry
60   %2 = trunc i32 0 to i8, !dbg !37                ; <i8> [#uses=1]
61   %toBool = icmp ne i8 %2, 0, !dbg !37            ; <i1> [#uses=1]
62   br i1 %toBool, label %bb1, label %bb2, !dbg !37
64 bb1:                                              ; preds = %bb
65   %3 = load %struct.test1** %this_addr, align 8, !dbg !37 ; <%struct.test1*> [#uses=1]
66   %4 = bitcast %struct.test1* %3 to i8*, !dbg !37 ; <i8*> [#uses=1]
67   call void @_ZdlPv(i8* %4) nounwind, !dbg !37
68   br label %bb2, !dbg !37
70 bb2:                                              ; preds = %bb1, %bb
71   br label %return, !dbg !37
73 return:                                           ; preds = %bb2
74   ret void, !dbg !37
75 }
77 define linkonce_odr void @_ZN5test1D0Ev(%struct.test1* %this) nounwind ssp align 2 {
78 entry:
79   %this_addr = alloca %struct.test1*              ; <%struct.test1**> [#uses=3]
80   %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
81   call void @llvm.dbg.declare(metadata %struct.test1** %this_addr, metadata !38, metadata !{!"0x102"}), !dbg !40
82   store %struct.test1* %this, %struct.test1** %this_addr
83   %0 = load %struct.test1** %this_addr, align 8, !dbg !41 ; <%struct.test1*> [#uses=1]
84   %1 = getelementptr inbounds %struct.test1* %0, i32 0, i32 0, !dbg !41 ; <i32 (...)***> [#uses=1]
85   store i32 (...)** getelementptr inbounds ([4 x i32 (...)*]* @_ZTV5test1, i64 0, i64 2), i32 (...)*** %1, align 8, !dbg !41
86   br label %bb, !dbg !43
88 bb:                                               ; preds = %entry
89   %2 = trunc i32 1 to i8, !dbg !43                ; <i8> [#uses=1]
90   %toBool = icmp ne i8 %2, 0, !dbg !43            ; <i1> [#uses=1]
91   br i1 %toBool, label %bb1, label %bb2, !dbg !43
93 bb1:                                              ; preds = %bb
94   %3 = load %struct.test1** %this_addr, align 8, !dbg !43 ; <%struct.test1*> [#uses=1]
95   %4 = bitcast %struct.test1* %3 to i8*, !dbg !43 ; <i8*> [#uses=1]
96   call void @_ZdlPv(i8* %4) nounwind, !dbg !43
97   br label %bb2, !dbg !43
99 bb2:                                              ; preds = %bb1, %bb
100   br label %return, !dbg !43
102 return:                                           ; preds = %bb2
103   ret void, !dbg !43
106 declare void @_ZdlPv(i8*) nounwind
108 !0 = !{!"0x100\00tst\0013\000", !1, !4, !8} ; [ DW_TAG_auto_variable ]
109 !1 = !{!"0xb\000\000\000", !44, !2} ; [ DW_TAG_lexical_block ]
110 !2 = !{!"0xb\000\000\000", !44, !3} ; [ DW_TAG_lexical_block ]
111 !3 = !{!"0x2e\00main\00main\00main\0011\000\001\000\006\000\000\000", i32 0, !4, !5, null, null, null, null, null} ; [ DW_TAG_subprogram ]
112 !4 = !{!"0x11\004\004.2.1 (Based on Apple Inc. build 5658) (LLVM build)\001\00\000\00\000", !44, !45, !45, null, null, null} ; [ DW_TAG_compile_unit ]
113 !5 = !{!"0x15\00\000\000\000\000\000\000", !4, null, null, !6, null, null, null} ; [ DW_TAG_subroutine_type ] [line 0, size 0, align 0, offset 0] [from ]
114 !6 = !{!7}
115 !7 = !{!"0x24\00int\000\0032\0032\000\000\005", null, !4} ; [ DW_TAG_base_type ]
116 !8 = !{!"0x13\00test1\001\0064\0064\000\000\000", !44, !4, null, !9, !8, null, null} ; [ DW_TAG_structure_type ] [test1] [line 1, size 64, align 64, offset 0] [def] [from ]
117 !9 = !{!10, !14, !18}
118 !10 = !{!"0xd\00_vptr$test1\001\0064\0064\000\000", !44, !8, !11} ; [ DW_TAG_member ]
119 !11 = !{!"0xf\00\000\0064\0064\000\000", !4, null, !12} ; [ DW_TAG_pointer_type ]
120 !12 = !{!"0xf\00__vtbl_ptr_type\000\000\000\000\000", null, !4, !5} ; [ DW_TAG_pointer_type ]
121 !13 = !{!"0x11\004\004.2.1 (Based on Apple Inc. build 5658) (LLVM build)\000\00\000\00\000", !46, !45, !45, null, null, null} ; [ DW_TAG_compile_unit ]
122 !14 = !{!"0x2e\00test1\00test1\00\001\000\000\000\006\001\000\000", i32 0, !8, !15, null, null, null, null, null} ; [ DW_TAG_subprogram ]
123 !15 = !{!"0x15\00\000\000\000\000\000\000", !4, null, null, !16, null, null, null} ; [ DW_TAG_subroutine_type ] [line 0, size 0, align 0, offset 0] [from ]
124 !16 = !{null, !17}
125 !17 = !{!"0xf\00\000\0064\0064\000\0064", !4, null, !8} ; [ DW_TAG_pointer_type ]
126 !18 = !{!"0x2e\00~test1\00~test1\00\004\000\000\001\006\000\000\000", i32 0, !8, !19, !8, null, null, null, null} ; [ DW_TAG_subprogram ]
127 !19 = !{!"0x15\00\000\000\000\000\000\000", !4, null, null, !20, null, null, null} ; [ DW_TAG_subroutine_type ] [line 0, size 0, align 0, offset 0] [from ]
128 !20 = !{null, !17, !7}
129 !21 = !{i32 11, i32 0, !1, null}
130 !22 = !{i32 13, i32 0, !1, null}
131 !23 = !{i32 14, i32 0, !1, null}
132 !24 = !{!"0x101\00this\0013\000", !25, !4, !26} ; [ DW_TAG_arg_variable ]
133 !25 = !{!"0x2e\00test1\00test1\00_ZN5test1C1Ev\001\000\001\000\006\000\000\000", i32 0, !4, !15, null, null, null, null, null} ; [ DW_TAG_subprogram ]
134 !26 = !{!"0x26\00\000\0064\0064\000\0064", !4, null, !27} ; [ DW_TAG_const_type ]
135 !27 = !{!"0xf\00\000\0064\0064\000\000", !4, null, !8} ; [ DW_TAG_pointer_type ]
136 !28 = !{i32 1, i32 0, !25, null}
137 !29 = !{i32 1, i32 0, !30, null}
138 !30 = !{!"0xb\000\000\000", !44, !31} ; [ DW_TAG_lexical_block ]
139 !31 = !{!"0xb\000\000\000", !44, !25} ; [ DW_TAG_lexical_block ]
140 !32 = !{!"0x101\00this\004\000", !33, !4, !26} ; [ DW_TAG_arg_variable ]
141 !33 = !{!"0x2e\00~test1\00~test1\00_ZN5test1D1Ev\004\000\001\001\006\000\000\000", i32 0, !8, !15, !8, null, null, null, null} ; [ DW_TAG_subprogram ]
142 !34 = !{i32 4, i32 0, !33, null}
143 !35 = !{i32 5, i32 0, !36, null}
144 !36 = !{!"0xb\000\000\000", !44, !33} ; [ DW_TAG_lexical_block ]
145 !37 = !{i32 6, i32 0, !36, null}
146 !38 = !{!"0x101\00this\004\000", !39, !4, !26} ; [ DW_TAG_arg_variable ]
147 !39 = !{!"0x2e\00~test1\00~test1\00_ZN5test1D0Ev\004\000\001\001\006\000\000\000", i32 0, !8, !15, !8, null, null, null, null} ; [ DW_TAG_subprogram ]
148 !40 = !{i32 4, i32 0, !39, null}
149 !41 = !{i32 5, i32 0, !42, null}
150 !42 = !{!"0xb\000\000\000", !44, !39} ; [ DW_TAG_lexical_block ]
151 !43 = !{i32 6, i32 0, !42, null}
152 !44 = !{!"inheritance.cpp", !"/tmp/"}
153 !45 = !{i32 0}
154 !46 = !{!"<built-in>", !"/tmp/"}