j721e: am65x: sec-cfg: Add otp_config section
[processor-firmware/system-firmware-image-gen.git] / soc / am65x / evm / sec-cfg.c
1 /*
2  * K3 System Firmware Security Configuration Data
3  *
4  * Copyright (C) 2018-2020 Texas Instruments Incorporated - http://www.ti.com/
5  *      Andreas Dannenberg <dannenberg@ti.com>
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  *
11  *    Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  *
14  *    Redistributions in binary form must reproduce the above copyright
15  *    notice, this list of conditions and the following disclaimer in the
16  *    documentation and/or other materials provided with the
17  *    distribution.
18  *
19  *    Neither the name of Texas Instruments Incorporated nor the names of
20  *    its contributors may be used to endorse or promote products derived
21  *    from this software without specific prior written permission.
22  *
23  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
24  * "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
25  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
26  * A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
27  * OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
28  * SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
29  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
30  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
31  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
32  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
33  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
34  */
36 #include "common.h"
38 const struct boardcfg_security am65_boardcfg_security_data = {
39         /* boardcfg_abi_rev */
40         .rev = {
41                 .boardcfg_abi_maj = 0x0,
42                 .boardcfg_abi_min = 0x1,
43         },
45         /* boardcfg_proc_acl */
46         .processor_acl_list = {
47                 .subhdr = {
48                         .magic = BOARDCFG_PROC_ACL_MAGIC_NUM,
49                         .size = sizeof(struct boardcfg_proc_acl),
50                 },
51                 .proc_acl_entries = {{ 0 } },
52         },
54         /* boardcfg_host_hierarchy */
55         .host_hierarchy = {
56                         .subhdr = {
57                                 .magic = BOARDCFG_HOST_HIERARCHY_MAGIC_NUM,
58                                 .size = sizeof(struct boardcfg_host_hierarchy),
59                         },
60                         .host_hierarchy_entries = {{ 0 } },
61         },
63         /* OTP access configuration */
64         .otp_config = {
65                 .subhdr = {
66                         .magic = BOARDCFG_OTP_CFG_MAGIC_NUM,
67                         .size = sizeof(struct boardcfg_extended_otp),
68                 },
69                 /* Host ID 0 is DMSC. This means no host has write access to OTP array */
70                 .write_host_id = 0,
71                 /* This is an array with 32 entries */
72                 .otp_entry = {{ 0 } },
73         },
74 };