]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - processor-sdk/pdk.git/blob - packages/ti/drv/sciclient/soc/sysfw/include/j7200/tisci_hosts.h
rm_pm_hal: Being able to build RM and PM HAL from PDK
[processor-sdk/pdk.git] / packages / ti / drv / sciclient / soc / sysfw / include / j7200 / tisci_hosts.h
1 /*
2  *  Copyright (C) 2017-2020 Texas Instruments Incorporated
3  *
4  *  Redistribution and use in source and binary forms, with or without
5  *  modification, are permitted provided that the following conditions
6  *  are met:
7  *
8  *    Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  *
11  *    Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the
14  *    distribution.
15  *
16  *    Neither the name of Texas Instruments Incorporated nor the names of
17  *    its contributors may be used to endorse or promote products derived
18  *    from this software without specific prior written permission.
19  *
20  *  THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
21  *  "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
22  *  LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23  *  A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
24  *  OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
25  *  SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
26  *  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27  *  DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28  *  THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29  *  (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
30  *  OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  *
32  */
33 /**
34  * \ingroup TISCI
35  * \defgroup tisci_hosts tisci_hosts
36  *
37  * DMSC controls the power management, security and resource management
38  * of the device.
39  *
40  *
41  * @{
42  */
43 /**
44  *
45  *  \brief  This file contains:
46  *
47  *          WARNING!!: Autogenerated file from SYSFW. DO NOT MODIFY!!
48  * System Firmware Source File
49  *
50  * Host IDs for J7200 device
51  *
52  * Data version: 200730_091422
53  *
54  */
55 #ifndef TISCI_HOSTS_H
56 #define TISCI_HOSTS_H
58 /** DMSC(Secure): Security Controller */
59 #define TISCI_HOST_ID_DMSC (0U)
60 /** DM(Non Secure): Device Management */
61 #define TISCI_HOST_ID_DM (254U)
62 /** MCU_0_R5_0(Non Secure): Cortex R5 context 0 on MCU island */
63 #define TISCI_HOST_ID_R5_0 (3U)
64 /** MCU_0_R5_1(Secure): Cortex R5 context 1 on MCU island(Boot) */
65 #define TISCI_HOST_ID_R5_1 (4U)
66 /** MCU_0_R5_2(Non Secure): Cortex R5 context 2 on MCU island */
67 #define TISCI_HOST_ID_R5_2 (5U)
68 /** MCU_0_R5_3(Secure): Cortex R5 context 3 on MCU island */
69 #define TISCI_HOST_ID_R5_3 (6U)
70 /** A72_0(Secure): Cortex A72 context 0 on Main island */
71 #define TISCI_HOST_ID_A72_0 (10U)
72 /** A72_1(Secure): Cortex A72 context 1 on Main island */
73 #define TISCI_HOST_ID_A72_1 (11U)
74 /** A72_2(Non Secure): Cortex A72 context 2 on Main island */
75 #define TISCI_HOST_ID_A72_2 (12U)
76 /** A72_3(Non Secure): Cortex A72 context 3 on Main island */
77 #define TISCI_HOST_ID_A72_3 (13U)
78 /** A72_4(Non Secure): Cortex A72 context 4 on Main island */
79 #define TISCI_HOST_ID_A72_4 (14U)
80 /** MAIN_0_R5_0(Non Secure): Cortex R5_0 context 0 on Main island */
81 #define TISCI_HOST_ID_MAIN_0_R5_0 (35U)
82 /** MAIN_0_R5_1(Secure): Cortex R5_0 context 1 on Main island */
83 #define TISCI_HOST_ID_MAIN_0_R5_1 (36U)
84 /** MAIN_0_R5_2(Non Secure): Cortex R5_0 context 2 on Main island */
85 #define TISCI_HOST_ID_MAIN_0_R5_2 (37U)
86 /** MAIN_0_R5_3(Secure): Cortex R5_0 context 3 on MCU island */
87 #define TISCI_HOST_ID_MAIN_0_R5_3 (38U)
88 /** DM2DMSC(Secure): DM to DMSC communication */
89 #define TISCI_HOST_ID_DM2DMSC (250U)
90 /** DMSC2DM(Non Secure): DMSC to DM communication */
91 #define TISCI_HOST_ID_DMSC2DM (251U)
93 /**
94  * Host catch all. Used in board configuration resource assignments to define
95  * resource ranges useable by all hosts. Cannot be used
96  */
97 #define TISCI_HOST_ID_ALL (128U)
99 /** Number of unique hosts on the SoC */
100 #define TISCI_HOST_ID_CNT (17U)
102 #endif /* TISCI_HOSTS_H */
104 /* @} */