Merge branch 'master' of gitorious.design.ti.com:dolby-harmonious/ddp_demo
[processor-sdk/performance-audio-sr.git] / procsdk_audio_x_xx_xx_xx / shared / ipc.cfg.xs
1 /*
2  * Copyright (c) 2012-2014 Texas Instruments Incorporated - http://www.ti.com
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  *
9  * *  Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  *
12  * *  Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  *
16  * *  Neither the name of Texas Instruments Incorporated nor the names of
17  *    its contributors may be used to endorse or promote products derived
18  *    from this software without specific prior written permission.
19  *
20  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
22  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
23  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
24  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
25  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
26  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS;
27  * OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
28  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR
29  * OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
30  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  */
33 /*
34  *  ======== ipc.cfg.xs ========
35  */
37 /* root of the configuration object model */
38 var Program = xdc.useModule('xdc.cfg.Program');
39 var cfgArgs = Program.build.cfgArgs;
41 /* configure processor names */
42 var procNameAry = ["HOST", "CORE0"];
43 var MultiProc = xdc.useModule('ti.sdo.utils.MultiProc');
44 MultiProc.setConfig(xdc.global.procName, procNameAry);
46 /* ipc configuration */
47 var Ipc = xdc.useModule('ti.sdo.ipc.Ipc');
48 Ipc.procSync = Ipc.ProcSync_PAIR;
49 Ipc.sr0MemorySetup = true;
51 /* shared region configuration */
52 var SharedRegion = xdc.useModule('ti.sdo.ipc.SharedRegion');
54 /* configure SharedRegion #0 (IPC) */
55 var Sr0Mem = Program.cpu.memoryMap["SR_0"];
57 SharedRegion.setEntryMeta(0,
58     new SharedRegion.Entry({
59         name:           "SR_0",
60         base:           Sr0Mem.base,
61         len:            Sr0Mem.len,
62         ownerProcId:    1,
63         isValid:        true,
64         cacheEnable:    xdc.global.SR0_cacheEnable
65     })
66 );
68 /* configure SharedRegion #1 (MSMC) */
69 var SrMsmcMem = Program.cpu.memoryMap["SR_MSMC"];
71 SharedRegion.setEntryMeta(1,
72     new SharedRegion.Entry({
73         name:           "SR_MSMC",
74         base:           SrMsmcMem.base,
75         len:            SrMsmcMem.len,
76         ownerProcId:    1,
77         isValid:        true,
78         cacheEnable:    xdc.global.SrMsmcMem_cacheEnable,
79         createHeap:     true
80     })
81 );
83 /* configure SharedRegion #2 (DDR3) */
84 var SrDDr3Mem = Program.cpu.memoryMap["SR_DDR3"];
86 SharedRegion.setEntryMeta(2,
87     new SharedRegion.Entry({
88         name:           "SR_DDR3",
89         base:           SrDDr3Mem.base,
90         len:            SrDDr3Mem.len,
91         ownerProcId:    1,
92         isValid:        true,
93         cacheEnable:    xdc.global.SrDDr3Mem_cacheEnable,
94         createHeap:     true
95     })
96 );