drivers: mailbox: Make ti-msgmr driver depend on ARCH_K3
[rpmsg/hwspinlock.git] / drivers / mailbox / Kconfig
1 menuconfig MAILBOX
2         bool "Mailbox Hardware Support"
3         help
4           Mailbox is a framework to control hardware communication between
5           on-chip processors through queued messages and interrupt driven
6           signals. Say Y if your platform supports hardware mailboxes.
10 config ARM_MHU
11         tristate "ARM MHU Mailbox"
12         depends on ARM_AMBA
13         help
14           Say Y here if you want to build the ARM MHU controller driver.
15           The controller has 3 mailbox channels, the last of which can be
16           used in Secure mode only.
18 config IMX_MBOX
19         tristate "i.MX Mailbox"
20         depends on ARCH_MXC || COMPILE_TEST
21         help
22           Mailbox implementation for i.MX Messaging Unit (MU).
24 config PLATFORM_MHU
25         tristate "Platform MHU Mailbox"
26         depends on OF
27         depends on HAS_IOMEM
28         help
29           Say Y here if you want to build a platform specific variant MHU
30           controller driver.
31           The controller has a maximum of 3 mailbox channels, the last of
32           which can be used in Secure mode only.
34 config PL320_MBOX
35         bool "ARM PL320 Mailbox"
36         depends on ARM_AMBA
37         help
38           An implementation of the ARM PL320 Interprocessor Communication
39           Mailbox (IPCM), tailored for the Calxeda Highbank. It is used to
40           send short messages between Highbank's A9 cores and the EnergyCore
41           Management Engine, primarily for cpufreq. Say Y here if you want
42           to use the PL320 IPCM support.
44 config OMAP2PLUS_MBOX
45         tristate "OMAP2+ Mailbox framework support"
46         depends on ARCH_OMAP2PLUS
47         help
48           Mailbox implementation for OMAP family chips with hardware for
49           interprocessor communication involving DSP, IVA1.0 and IVA2 in
50           OMAP2/3; or IPU, IVA HD and DSP in OMAP4/5. Say Y here if you
51           want to use OMAP2+ Mailbox framework support.
54         int "Mailbox kfifo default buffer size (bytes)"
55         depends on OMAP2PLUS_MBOX
56         default 256
57         help
58           Specify the default size of mailbox's kfifo buffers (bytes).
59           This can also be changed at runtime (via the mbox_kfifo_size
60           module parameter).
63         bool "Rockchip Soc Intergrated Mailbox Support"
64         depends on ARCH_ROCKCHIP || COMPILE_TEST
65         help
66           This driver provides support for inter-processor communication
67           between CPU cores and MCU processor on Some Rockchip SOCs.
68           Please check it that the Soc you use have Mailbox hardware.
69           Say Y here if you want to use the Rockchip Mailbox support.
71 config PCC
72         bool "Platform Communication Channel Driver"
73         depends on ACPI
74         default n
75         help
76           ACPI 5.0+ spec defines a generic mode of communication
77           between the OS and a platform such as the BMC. This medium
78           (PCC) is typically used by CPPC (ACPI CPU Performance management),
79           RAS (ACPI reliability protocol) and MPST (ACPI Memory power
80           states). Select this driver if your platform implements the
81           PCC clients mentioned above.
83 config ALTERA_MBOX
84         tristate "Altera Mailbox"
85         depends on HAS_IOMEM
86         help
87           An implementation of the Altera Mailbox soft core. It is used
88           to send message between processors. Say Y here if you want to use the
89           Altera mailbox support.
91 config BCM2835_MBOX
92         tristate "BCM2835 Mailbox"
93         depends on ARCH_BCM2835
94         help
95           An implementation of the BCM2385 Mailbox.  It is used to invoke
96           the services of the Videocore. Say Y here if you want to use the
97           BCM2835 Mailbox.
99 config STI_MBOX
100         tristate "STI Mailbox framework support"
101         depends on ARCH_STI && OF
102         help
103           Mailbox implementation for STMicroelectonics family chips with
104           hardware for interprocessor communication.
107         tristate "Texas Instruments Message Manager Driver"
108         depends on ARCH_KEYSTONE || ARCH_K3
109         help
110           An implementation of Message Manager slave driver for Keystone
111           and K3 architecture SoCs from Texas Instruments. Message Manager
112           is a communication entity found on few of Texas Instrument's keystone
113           and K3 architecture SoCs. These may be used for communication between
114           multiple processors within the SoC. Select this driver if your
115           platform has support for the hardware block.
117 config HI3660_MBOX
118         tristate "Hi3660 Mailbox" if EXPERT
119         depends on (ARCH_HISI || COMPILE_TEST)
120         depends on OF
121         default ARCH_HISI
122         help
123           An implementation of the hi3660 mailbox. It is used to send message
124           between application processors and other processors/MCU/DSP. Select
125           Y here if you want to use Hi3660 mailbox controller.
127 config HI6220_MBOX
128         tristate "Hi6220 Mailbox" if EXPERT
129         depends on (ARCH_HISI || COMPILE_TEST)
130         depends on OF
131         default ARCH_HISI
132         help
133           An implementation of the hi6220 mailbox. It is used to send message
134           between application processors and MCU. Say Y here if you want to
135           build Hi6220 mailbox controller driver.
137 config MAILBOX_TEST
138         tristate "Mailbox Test Client"
139         depends on OF
140         depends on HAS_IOMEM
141         help
142           Test client to help with testing new Controller driver
143           implementations.
145 config QCOM_APCS_IPC
146         tristate "Qualcomm APCS IPC driver"
147         depends on ARCH_QCOM || COMPILE_TEST
148         help
149           Say y here to enable support for the APCS IPC mailbox driver,
150           providing an interface for invoking the inter-process communication
151           signals from the application processor to other masters.
153 config TEGRA_HSP_MBOX
154         bool "Tegra HSP (Hardware Synchronization Primitives) Driver"
155         depends on ARCH_TEGRA
156         help
157           The Tegra HSP driver is used for the interprocessor communication
158           between different remote processors and host processors on Tegra186
159           and later SoCs. Say Y here if you want to have this support.
160           If unsure say N.
163         tristate "APM SoC X-Gene SLIMpro Mailbox Controller"
164         depends on ARCH_XGENE
165         help
166           An implementation of the APM X-Gene Interprocessor Communication
167           Mailbox (IPCM) between the ARM 64-bit cores and SLIMpro controller.
168           It is used to send short messages between ARM64-bit cores and
169           the SLIMpro Management Engine, primarily for PM. Say Y here if you
170           want to use the APM X-Gene SLIMpro IPCM support.
172 config BCM_PDC_MBOX
173         tristate "Broadcom FlexSparx DMA Mailbox"
174         depends on ARCH_BCM_IPROC || COMPILE_TEST
175         help
176           Mailbox implementation for the Broadcom FlexSparx DMA ring manager,
177           which provides access to various offload engines on Broadcom
178           SoCs, including FA2/FA+ on Northstar Plus and PDC on Northstar 2.
180 config BCM_FLEXRM_MBOX
181         tristate "Broadcom FlexRM Mailbox"
182         depends on ARM64
183         depends on ARCH_BCM_IPROC || COMPILE_TEST
184         select GENERIC_MSI_IRQ_DOMAIN
185         default m if ARCH_BCM_IPROC
186         help
187           Mailbox implementation of the Broadcom FlexRM ring manager,
188           which provides access to various offload engines on Broadcom
189           SoCs. Say Y here if you want to use the Broadcom FlexRM.
191 config STM32_IPCC
192         tristate "STM32 IPCC Mailbox"
193         depends on MACH_STM32MP157
194         help
195           Mailbox implementation for STMicroelectonics STM32 family chips
196           with hardware for Inter-Processor Communication Controller (IPCC)
197           between processors. Say Y here if you want to have this support.
199 config MTK_CMDQ_MBOX
200         tristate "MediaTek CMDQ Mailbox Support"
201         depends on ARCH_MEDIATEK || COMPILE_TEST
202         select MTK_INFRACFG
203         help
204           Say yes here to add support for the MediaTek Command Queue (CMDQ)
205           mailbox driver. The CMDQ is used to help read/write registers with
206           critical time limitation, such as updating display configuration
207           during the vblank.
208 endif