]> Gitweb @ Texas Instruments - Open Source Git Repositories - git.TI.com/gitweb - rpmsg/hwspinlock.git/commitdiff
PCI: keystone: Assume controller is already in RC mode
authorMurali Karicheri <m-karicheri2@ti.com>
Wed, 10 Sep 2014 17:12:38 +0000 (13:12 -0400)
committerBjorn Helgaas <bhelgaas@google.com>
Tue, 16 Sep 2014 21:45:45 +0000 (15:45 -0600)
Keystone PCI hardware supports both RC and EP modes and devcfg register has
bits to boot strap the device to either of these modes.  It seems proper to
add this functionality to the boot loader rather than in the driver as
device will be operating in either mode, not both any time.  Currently the
driver supports only RC mode and hence register configuration in the driver
is not needed and the driver can assume the hardware is in RC mode.

Also update the DT documentation accordingly.

Signed-off-by: Murali Karicheri <m-karicheri2@ti.com>
Signed-off-by: Bjorn Helgaas <bhelgaas@google.com>
Acked-by: Arnd Bergmann <arnd@arndb.de>
Documentation/devicetree/bindings/pci/pci-keystone.txt
drivers/pci/host/pci-keystone.c

index de9c475b66f42fa603c26fb824f1f01ec305173f..54eae2938174d7e91b262f60a43753d2319da051 100644 (file)
@@ -13,9 +13,7 @@ Required Properties:-
 
 compatibility: "ti,keystone-pcie"
 reg:   index 1 is the base address and length of DW application registers.
-       index 2 is the base address and length of PCI mode configuration
-       register.
-       index 3 is the base address and length of PCI device ID register.
+       index 2 is the base address and length of PCI device ID register.
 
 pcie_msi_intc : Interrupt controller device node for MSI IRQ chip
        interrupt-cells: should be set to 1
index c58a9eb60141e7d87f327a72b441947e2511736c..e69932ddd19c04470fb82a26f258c8120717c868 100644 (file)
 #define MAX_MSI_HOST_IRQS              8
 #define MAX_LEGACY_HOST_IRQS           4
 
-/* RC mode settings masks */
-#define PCIE_RC_MODE           BIT(2)
-#define PCIE_MODE_MASK         (BIT(1) | BIT(2))
-
 /* DEV_STAT_CTRL */
 #define PCIE_CAP_BASE          0x70
 
@@ -355,7 +351,6 @@ static int __init ks_pcie_probe(struct platform_device *pdev)
        void __iomem *reg_p;
        struct phy *phy;
        int ret = 0;
-       u32 val;
 
        ks_pcie = devm_kzalloc(&pdev->dev, sizeof(*ks_pcie),
                                GFP_KERNEL);
@@ -365,18 +360,6 @@ static int __init ks_pcie_probe(struct platform_device *pdev)
        }
        pp = &ks_pcie->pp;
 
-       /* index 2 is the devcfg register for RC mode settings */
-       res = platform_get_resource(pdev, IORESOURCE_MEM, 2);
-       reg_p = devm_ioremap_resource(dev, res);
-       if (IS_ERR(reg_p))
-               return PTR_ERR(reg_p);
-
-       /* enable RC mode in devcfg */
-       val = readl(reg_p);
-       val &= ~PCIE_MODE_MASK;
-       val |= PCIE_RC_MODE;
-       writel(val, reg_p);
-
        /* initialize SerDes Phy if present */
        phy = devm_phy_get(dev, "pcie-phy");
        if (!IS_ERR_OR_NULL(phy)) {
@@ -385,8 +368,8 @@ static int __init ks_pcie_probe(struct platform_device *pdev)
                        return ret;
        }
 
-       /* index 3 is to read PCI DEVICE_ID */
-       res = platform_get_resource(pdev, IORESOURCE_MEM, 3);
+       /* index 2 is to read PCI DEVICE_ID */
+       res = platform_get_resource(pdev, IORESOURCE_MEM, 2);
        reg_p = devm_ioremap_resource(dev, res);
        if (IS_ERR(reg_p))
                return PTR_ERR(reg_p);